技術(shù)編號:6581191
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明屬于信息處理系統(tǒng)的處理器的存儲,具體涉及一種片上多核處理器的高速緩存協(xié)作系統(tǒng)及其協(xié)作處理方法。 背景技術(shù)隨著集成電路工藝向納米級發(fā)展,不斷縮小的工藝尺寸滿足了芯片微型化、高速 度和更高的集成度方向發(fā)展。片上多核處理器(ChipMulti-Processor, CMP)是在20世紀(jì) 90年代出現(xiàn)的一種體系結(jié)構(gòu)設(shè)計,最初是由美國斯坦福大學(xué)的研究人員提出,其思想是在 單個芯片上利用豐富的晶體管資源集成多個處理器核,通過多核并行執(zhí)行的方式開發(fā)指令 級、線程級...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。