技術(shù)編號:6564412
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明的實施例大體上涉及多線程處理,且更確切地說,涉及一種用于將執(zhí)行線程分組以實現(xiàn)改進的硬件利用率的系統(tǒng)和方法。背景技術(shù) 一般來說,計算機指令需要執(zhí)行多個時鐘周期。為此原因,多線程處理器以連續(xù)的方式執(zhí)行若干并行指令線程,以使得可盡可能地將用于執(zhí)行指令的硬件保持繁忙。舉例來說,當(dāng)執(zhí)行具有以下所示的特征的指令線程時,多線程處理器可連續(xù)調(diào)度四個并行線程。通過以此方式調(diào)度線程,多線程處理器能夠在23個時鐘周期之后完成4個線程的執(zhí)行,其中在時鐘周期1-20期間執(zhí)行第...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。