技術(shù)編號:6416486
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及計(jì)算機(jī)系統(tǒng)中的調(diào)度線程。具體地,本發(fā)明涉及為了超高速緩存靈敏的調(diào)度的目的方便跟蹤線程的超高速緩存足跡的方法與系統(tǒng)。在現(xiàn)代計(jì)算機(jī)體系結(jié)構(gòu)中,CPU速度不斷地以比存儲器存取速度快得多地提高。因此,處理存儲器等待時(shí)間的后果已越來越重要。為了緩和相對高的存儲器存取時(shí)間,如附圖說明圖1中所示的計(jì)算機(jī)系統(tǒng)在μP(12)與存儲器(13)之間介入越來越大的超高速緩存(14a,14b),并且經(jīng)常配置甚至多級超高速緩存(14,15)[1]。然而,CPU速度提高與存儲...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。