技術(shù)編號(hào):40581037
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及rapidio網(wǎng)絡(luò),具體而言,涉及一種rapidio網(wǎng)絡(luò)主備同步異常的處理方法及系統(tǒng)。背景技術(shù)、在嵌入式系統(tǒng)應(yīng)用中,所有硬件元件都是基于總線方式連接的,傳統(tǒng)的互連總線由于傳輸速率和系統(tǒng)拓?fù)浣Y(jié)構(gòu)的局限,已經(jīng)不能滿足處理器主頻和性能不斷增長的需要。因此在嵌入式環(huán)境中,基本采用rapidio互連架構(gòu),rapidio互連架構(gòu)與通信處理器、數(shù)字信號(hào)處理器等兼容,滿足了高性能嵌入式工業(yè)在系統(tǒng)內(nèi)部互連中對(duì)可靠性、高帶寬、高速率的需求。、目前綜合化電子信息系統(tǒng)中,rapidio技術(shù)可以實(shí)現(xiàn)系統(tǒng)內(nèi)各...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。