技術(shù)編號:11951140
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種驗(yàn)證全芯片網(wǎng)表截取方法,尤其是一種用于大容量FPGA電路的功能仿真的最優(yōu)網(wǎng)表的生成方法,屬于可編程邏輯器件的技術(shù)領(lǐng)域。背景技術(shù)隨著半導(dǎo)體制造技術(shù)的不斷快速發(fā)展,芯片的集成度越來越高、功能也越來越強(qiáng)大,隨之而來的芯片驗(yàn)證復(fù)雜度也不斷提高,一塊系統(tǒng)芯片的測試用例從數(shù)量上就足夠驚人,驗(yàn)證工作在整個(gè)芯片研發(fā)過程中的重要性也越來越大。FPGA芯片中包括數(shù)字電路和模擬電路,包括定制設(shè)計(jì)的電路和半定制設(shè)計(jì)的電路,同時(shí)包含大量的可編程資源。為了驗(yàn)證整個(gè)FPGA芯片的邏輯功能的正確性必須做大量的驗(yàn)證...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。