技術編號:11948588
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發(fā)明涉及半導體技術領域,尤其是一種電流沉負載電路及低壓差線性穩(wěn)壓器。背景技術近來,越來越多的場合需要使用LDO(低壓差線性穩(wěn)壓器)給芯片供電。請參見附圖1,圖1示出了一種當前使用的LDO的結構示意圖。所述傳統的LDO包括:一帶隙參考電路101、一放大器102、一第十二MOS晶體管M12、一第二電阻R2、一第三電阻R3以及一第一電容C1,其中,所述帶隙參考電路101的輸出端連接于所述放大器102的反相輸入端,所述放大器102的輸出端連接于所述第十二MOS晶體管M12的柵極,所述第十二MOS晶體管...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。