技術編號:11857186
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本實用新型涉及計算機技術領域,具體涉及一種RISC架構保密電路。背景技術在計算機中執(zhí)行代碼和讀出代碼是兩個概念。CPU執(zhí)行代碼是將一串指令編碼翻譯成CPU動作,而讀出代碼則是獲得這一串編碼的數(shù)值。基于數(shù)據(jù)和指令的存儲結(jié)構,SOC中CPU的結(jié)構可以分為兩大類:哈佛結(jié)構和馮諾依曼結(jié)構。本實用新型基于哈佛結(jié)構,哈佛結(jié)構處理器具有指令和數(shù)據(jù)分開的特性,讀寫數(shù)據(jù)指令(load/store)只通過數(shù)據(jù)通道發(fā)命令,取指令只通過指令通道。如果CPU要把存儲器中的內(nèi)容讀出來則必須通過數(shù)據(jù)通道。隨著集成電路的發(fā)展,...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。