技術(shù)編號:11774406
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及計算機(jī)領(lǐng)域的共享緩存調(diào)控,特別是涉及在緩存分配技術(shù)下的共享緩存的分配方法、裝置、介質(zhì)以及設(shè)備。背景技術(shù)高速緩存的作用在于加速訪存速度,在現(xiàn)在多核處理器架構(gòu)中,往往采用多級緩存架構(gòu)。如IntelX86架構(gòu)的CPU,每個核會有獨(dú)占的L1,L2緩存,所有核會共享L3緩存。在實(shí)際使用中,不同的核上往往會運(yùn)行不同的線程,它們會在共享緩存上產(chǎn)生競爭。傳統(tǒng)的LRU策略對所有訪存一視同仁,這會導(dǎo)致緩存污染的問題,即某一個程序可能會侵占大量緩存,導(dǎo)致其他程序性能下降。學(xué)術(shù)界對此進(jìn)行了大量研究,但大部分都...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。