阻Ru= 8. 578K,所述電 位器Rul= 0. 478K和所述電阻Ru2 = 5.化、Ru3 = 2K、Ru4 =化、Ru5 =OK,所述電容Cu =188. 4nF,所述電容Cul=lOOnF、化2 = 68nF、化3 =lOnF、化4 =lOnF。
[0026] 2、基于混合型結(jié)構(gòu)0. 8階積分電路模塊及包括該模塊的含y方的Lil混濁系統(tǒng)電 路,其特征在于:
[0027] (1)含y方的Lil混濁系統(tǒng)i為;
[002引
[0029] (2)含y方的0. 8階Lil混濁系統(tǒng)ii為;
[0030]
[003U(2)根據(jù)含y方的0. 8階Lil混濁系統(tǒng)ii構(gòu)造模擬電路,利用運(yùn)算放大器U1、運(yùn)算 放大器U2及電阻構(gòu)成反向加法器,利用運(yùn)算放大器U1、運(yùn)算放大器U2及混合型結(jié)構(gòu)0. 8 階積分電路模塊呪、U6、U7構(gòu)成反相0. 8階積分器,利用乘法器U3和乘法器U4實(shí)現(xiàn)乘法 運(yùn)算,所述運(yùn)算放大器U1和運(yùn)算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用 AD633JN;
[0032] 所述運(yùn)算放大器U1連接運(yùn)算放大器U2、乘法器U3、乘法器U4和混合型結(jié)構(gòu)0. 8 階積分電路模塊呪、混合型結(jié)構(gòu)0. 8階積分電路模塊U6,所述運(yùn)算放大器U2連接乘法器U3 和混合型結(jié)構(gòu)0. 8階積分電路模塊U7,所述乘法器U3連接運(yùn)算放大器U1,所述乘法器U4 連接運(yùn)算放大器U2 ;
[0033] 所述運(yùn)算放大器U1的第1引腳通過電阻R8與U1的第6引腳相接,第2引腳通過 電阻R6與第1引腳相接,第3、5、10、12引腳接地,第4引腳接VCC,第11引腳接VEE,第6 引腳接混合型分?jǐn)?shù)階積分電路U6的A引腳,第7引腳接輸出y,通過電阻R1與第13引腳 相接,通過電阻R5與第2引腳相接,接混合型分?jǐn)?shù)階積分電路U6的B引腳,接乘法器U4的 第1、3引腳,第8引腳接輸出X,通過電阻R4與第9引腳相接,接乘法器U3的第1引腳,接 混合型分?jǐn)?shù)階積分電路呪的B引腳,第9引腳接混合型分?jǐn)?shù)階積分電路呪的A引腳,第13 引腳通過電阻R2與第14引腳相接,第14引腳通過電阻R3與第9引腳相接;
[0034] 所述運(yùn)算放大器U2的第1、2、6、7引腳懸空,第3、5、10、12引腳接地,第4引腳接 VCC,第11引腳接VEE,第8引腳輸出Z,通過電阻R12與第9引腳相接,接乘法器U3的第3 引腳,接接混合型分?jǐn)?shù)階積分電路U7的B引腳,第9引腳接混合型分?jǐn)?shù)階積分電路U7的A 引腳,第13引腳通過電阻R9接第14引腳,第14引腳通過電阻R11接第9引腳;
[0035] 所述乘法器U3的第1引腳接U1的第8腳,第3引腳接U2的第8引腳,第2、4、6 引腳均接地,第5引腳接VEE,第7引腳通過電阻R7接U1第6引腳,第8引腳接VCC;
[0036] 所述乘法器U4的第1引腳接U1的第7腳,第3引腳接U1的第8引腳,第2、4、6 引腳均接地,第5引腳接VEE,第7引腳通過電阻R10接U2第13引腳,第8引腳接VCC。
[0037] 所述混合型結(jié)構(gòu)0. 8階積分電路模塊呪的A引腳接運(yùn)算放大器U1的第9引腳, B引腳接接運(yùn)算放大器U1的第8引腳;
[003引所述混合型結(jié)構(gòu)0. 8階積分電路模塊U6的A引腳接運(yùn)算放大器U1的第6引腳,B引腳接接運(yùn)算放大器U1的第7引腳;
[0039] 所述混合型結(jié)構(gòu)0.8階積分電路模塊U7的A引腳接運(yùn)算放大器U2的第9引腳, B引腳接接運(yùn)算放大器U2的第8引腳。
[0040] 電路中電阻R1 =R4 = 2. 78kQ,R2 =R3 =R6 =R8 =R9 =R11 =lOkQ,貼= 化Q,R7 =RIO=化Q,R12 = 33. 33kQ。
[0041] 當(dāng)然,上述說明并非對(duì)本發(fā)明的限制,本發(fā)明也不僅限于上述舉例,本技術(shù)領(lǐng)域的 普通技術(shù)人員在本發(fā)明的實(shí)質(zhì)范圍內(nèi)所做出的變化、改型、添加或替換,也屬于本發(fā)明的保 護(hù)范圍。
【主權(quán)項(xiàng)】
1. 基于混合型結(jié)構(gòu)的0. 8階積分電路模塊,其特征是在于:電阻Rx與電容Cx并聯(lián),形 成第一部分,第一部分與電阻Ry串聯(lián)后再與電容Cy并聯(lián),形成第二部分,前兩部分與電阻 Rz串聯(lián)后再與電容Cz并聯(lián),形成第三部分,前三部分與電阻Rw串聯(lián)后再與電容Cw并聯(lián), 形成第四部分,前四部分與電阻Ru串聯(lián)后再與電容Cu并聯(lián),形成第五部分電路模塊的輸出 引腳A接第一部分Rx未與第二部分Ry相連的那一端,電路模塊的輸出引腳B接第五部分 Ru未與第四部分Rw相連的那一端;所述電阻Rx由電位器Rxl和電阻Rx2、Rx3、Rx4、Rx5 串聯(lián)組成,所述電容Cx由電容Cxl、Cx2、Cx3、Cx4并聯(lián)組成;所述電阻Ry由電位器Ryl和 電阻1^2、1^3、1^4、1^5串聯(lián)組成,所述電容07由電容0 71、072、073、074,并聯(lián)組成;所述 電阻Rz由電位器Rzl和電阻Rz2、Rz3、Rz4、Rz5串聯(lián)組成,所述電容Cz由電容Czl、Cz2、 Cz3、Cz4并聯(lián)組成;所述電阻Rw由電位器Rwl和電阻Rw2、Rw3、Rw4、Rw5串聯(lián)組成,所述電 容Cw由電容〇¥1、〇¥2、〇¥3、〇¥4并聯(lián)組成;所述電阻1?11由電位器1?111和電阻1?112、1?113、1?114、 此5串聯(lián)組成,所述電容(:11由電容(:111、(:112、(:113、(:114并聯(lián)組成 ;所述電阻1^由電位器1^1 和電阻1^2、1^3、1^4、1^5串聯(lián)組成,所述電容0由電容01、02、03、04并聯(lián)組成 ;所 述電阻Rx= 31. 10M,所述電位器Rxl= 0K,所述電阻Rx2 = 22M、Rx3 = 5. 1M、Rx4 = 2M、 Rx5 = 2M,所述電容Cx= 1. 097uF,所述電容Cxi=luF、Cx2 = 68nF、Cx3 = 22nF、Cx4 = 6. 8nF;所述電阻Ry= 7. 763M,所述電位器Ryl= 2K,所述電阻Ry2 = 7. 5M、Ry3 = 200K、 Ry4 = 51K、Ry5 = 20K,所述電容Cy= 0? 5073uF,所述電容Cyl= 470nF、Cy2 = 33nF、Cy3 =3. 3nF、Cy4 =InF;所述電阻Rz= 0? 8377M,所述電位器Rzl= 2. 6K和所述電阻Rz2 = 820K、Rz3 = 10K、Rz4 = 5. 1K、Rz5 = 1K,所述電容Cz= 0? 2833uF,所述電容Czl= 220nF、 Cz2 = 47nF、Cz3 = 10nF、Cz4 = 6. 8nF;所述電阻Rw= 84. 47K,所述電位器Rwl= 3. 47K 和所述電阻Rw2 = 51K、Rw3 = 20K、Rw4 = 10K、Rw5 = 0K,所述電容Cw= 0? 1722uF,所述電 容Cwl= 100nF、Cw2 = 68nF、Cw3 = 2. 2nF、Cw4 = 2. 2nF;所述電阻Ru= 8. 578K,所述電 位器Rul= 0? 478K和所述電阻Ru2 = 5. 1K、Ru3 = 2K、Ru4 = 1K、Ru5 = 0K,所述電容Cu =188. 4nF,所述電容Cul= 100nF、Cu2 = 68nF、Cu3 = 10nF、Cu4 = 10nF。2.包括權(quán)利要求1所述基于混合型結(jié)構(gòu)0.8階積分電路模塊的含y方的LU混沌系統(tǒng) 電路,其特征在于: (1) 含y方的LU混沌系統(tǒng)i為:(2)含y方的0.8階LU混沌系統(tǒng)ii為:(2)根據(jù)含y方的0. 8階LU混沌系統(tǒng)ii構(gòu)造模擬電路,利用運(yùn)算放大器U1、運(yùn)算放大 器U2及電阻構(gòu)成反向加法器,利用運(yùn)算放大器U1、運(yùn)算放大器U2及混合型結(jié)構(gòu)0. 8階積分 電路模塊U5、U6、U7構(gòu)成反相0. 8階積分器,利用乘法器U3和乘法器U4實(shí)現(xiàn)乘法運(yùn)算,所 述運(yùn)算放大器U1和運(yùn)算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN; 所述運(yùn)算放大器U1連接運(yùn)算放大器U2、乘法器U3、乘法器U4和混合型結(jié)構(gòu)0. 8階積 分電路模塊U5、混合型結(jié)構(gòu)0. 8階積分電路模塊U6,所述運(yùn)算放大器U2連接乘法器U3和 混合型結(jié)構(gòu)0. 8階積分電路模塊U7,所述乘法器U3連接運(yùn)算放大器U1,所述乘法器U4連 接運(yùn)算放大器U2 ; 所述運(yùn)算放大器U1的第1引腳通過電阻R8與U1的第6引腳相接,第2引腳通過電阻 尺6與第1引腳相接,第3、5、10、12引腳接地,第4引腳接¥〇:,第11引腳接¥££,第6引腳 接混合型分?jǐn)?shù)階積分電路U6的A引腳,第7引腳接輸出y,通過電阻R1與第13引腳相接, 通過電阻R5與第2引腳相接,接混合型分?jǐn)?shù)階積分電路U6的B引腳,接乘法器U4的第1、 3引腳,第8引腳接輸出X,通過電阻R4與第9引腳相接,接乘法器U3的第1引腳,接混合 型分?jǐn)?shù)階積分電路U5的B引腳,第9引腳接混合型分?jǐn)?shù)階積分電路U5的A引腳,第13引 腳通過電阻R2與第14引腳相接,第14引腳通過電阻R3與第9引腳相接; 所述運(yùn)算放大器U2的第1、2、6、7引腳懸空,第3、5、10、12引腳接地,第4引腳接VCC, 第11引腳接VEE,第8引腳輸出z,通過電阻R12與第9引腳相接,接乘法器U3的第3引腳, 接接混合型分?jǐn)?shù)階積分電路U7的B引腳,第9引腳接混合型分?jǐn)?shù)階積分電路U7的A引腳, 第13引腳通過電阻R9接第14引腳,第14引腳通過電阻R11接第9引腳; 所述乘法器U3的第1引腳接U1的第8腳,第3引腳接U2的第8引腳,第2、4、6引腳 均接地,第5引腳接VEE,第7引腳通過電阻R7接U1第6引腳,第8引腳接VCC; 所述乘法器U4的第1引腳接U1的第7腳,第3引腳接U1的第8引腳,第2、4、6引腳 均接地,第5引腳接VEE,第7引腳通過電阻R10接U2第13引腳,第8引腳接VCC。 所述混合型結(jié)構(gòu)0. 8階積分電路模塊U5的A引腳接運(yùn)算放大器U1的第9引腳,B引 腳接接運(yùn)算放大器U1的第8引腳; 所述混合型結(jié)構(gòu)0. 8階積分電路模塊U6的A引腳接運(yùn)算放大器U1的第6引腳,B引 腳接接運(yùn)算放大器U1的第7引腳; 所述混合型結(jié)構(gòu)0. 8階積分電路模塊U7的A引腳接運(yùn)算放大器U2的第9引腳,B引 腳接接運(yùn)算放大器U2的第8引腳。
【專利摘要】本實(shí)用新型提供一種鏈?zhǔn)浇Y(jié)構(gòu)0.8階積分電路模塊及基于該模塊的Zhang混沌系統(tǒng)電路,鏈?zhǔn)浇Y(jié)構(gòu)0.8階積分電路模塊,電阻Rx與電容Cx并聯(lián),形成第一部分,電阻Ry與電容Cy并聯(lián),形成第二部分,電阻Rz與電容Cz并聯(lián),形成第三部分,電阻Rw與電容Cw并聯(lián),形成第四部分,電阻Rv與電容Cv并聯(lián)形成第五部分,級(jí)聯(lián)輸入引腳PI1、PI2和輸出引腳P接第一部分,第一部分接輸出引腳P1和第二部分,第二部分接輸出引腳P2和第三部分,第三部分接輸出引腳P3和第四部分,第四部分接輸出引腳P4和第五部分,第五部分接輸出引腳P5和級(jí)聯(lián)輸出引腳PO1、PO2。本實(shí)用新型采用鏈?zhǔn)浇Y(jié)構(gòu),設(shè)計(jì)制作了PCB電路,0.8階分?jǐn)?shù)階積分電路由五部分組成,采用這種方法的實(shí)現(xiàn)0.8階分?jǐn)?shù)階混沌系統(tǒng)電路,可靠性高,不易出錯(cuò)。
【IPC分類】H04L9/00
【公開號(hào)】CN204652397
【申請(qǐng)?zhí)枴緾N201520280486
【發(fā)明人】吳新華, 王忠林
【申請(qǐng)人】濱州學(xué)院, 王忠林
【公開日】2015年9月16日
【申請(qǐng)日】2015年5月4日