SPS資源,無(wú)任何數(shù)據(jù)發(fā)送。 陽(yáng)207] 步驟3 :根據(jù)上述各種情況的肥行為,eNodeB可W判斷,肥是否已經(jīng)成功接收 PDCCH釋放命令。 陽(yáng)20引如果eNodeB會(huì)收到來(lái)自肥的上行反饋(ACKBSRMCCE),則肥已經(jīng)成功接收PDCCH命令,eNodeB釋放SPS資源; 陽(yáng)209] 如果eNodeB沒(méi)有收到來(lái)自肥的上行反饋(攜帶ACKBSRMCCE的MCPDU),則 肥接收PDCCH命令失敗,eNodeB在相應(yīng)的下行時(shí)刻重傳PDCCH釋放命令,重復(fù)步驟2,直到 能PDCCH命令接收成功。
[0210] 基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例中還提供了一種終端,由于該終端解決問(wèn)題的 原理與本發(fā)明實(shí)施例圖1中發(fā)送反饋的方法相似,因此該終端的實(shí)施可W參見(jiàn)方法的實(shí) 施,重復(fù)之處不再寶述。 悅11] 如圖3所示,本發(fā)明實(shí)施例第一種發(fā)送反饋的終端包括:
[0212] 第一接收模塊300,用于接收來(lái)自網(wǎng)絡(luò)側(cè)設(shè)備的PDCCH命令; 陽(yáng)21引發(fā)送模塊301,用于將所述PDCCH命令接收成功的反饋信息通過(guò)MACPDU中的MAC控制單元或BSRMC控制單元發(fā)送給所述網(wǎng)絡(luò)側(cè)設(shè)備。
[0214] 可選的,所述發(fā)送模塊301具體用于: 陽(yáng)215] 在收到來(lái)自網(wǎng)絡(luò)側(cè)設(shè)備的PDCCH命令后,在最近一次上行傳輸或最近一次SPS Occasion將所述PDCCH命令接收成功的反饋信息通過(guò)MCPDU中的MC控制單元或BSR MC控制單元發(fā)送給所述網(wǎng)絡(luò)側(cè)設(shè)備。
[0216] 可選的,所述發(fā)送模塊301具體用于:
[0217] 將所述PDCCH命令接收成功的反饋信息通過(guò)新的MC控制單元發(fā)送給所述網(wǎng)絡(luò)側(cè) 設(shè)備;
[0218] 其中,所述新的MC控制單元為與3GPPTS36. 321協(xié)議中規(guī)定的MC控制單元不 同的MC控制單元。
[0219] 可選的,所述新的MC控制單元長(zhǎng)度為化it或8bit。
[0220] 可選的,所述發(fā)送模塊301還用于: 陽(yáng)22U 將新的第一MC子頭邏輯信道標(biāo)識(shí)值置于所述MCPUD中; 悅巧其中,所述新的第一MC子頭邏輯信道標(biāo)識(shí)值用于指示所述MC控制單元為新的MAC控制單元。 陽(yáng)223] 可選的,所述發(fā)送模塊301具體用于:
[0224] 將所述PDCCH命令接收成功的反饋信息通過(guò)新的BSRMC控制單元發(fā)送給所述網(wǎng) 絡(luò)側(cè)設(shè)備; 陽(yáng)2巧]其中,所述新的BSRMC控制單元為與3GPPTS36. 321協(xié)議中規(guī)定的BSRMC控 制單元不同的BSRMC控制單元。
[0226] 可選的,所述新的BSRMAC控制單元的結(jié)構(gòu)為下列中的部分或全部: 陽(yáng)227] longBSR、shortBSR和truncatedBSRo
[0228] 可選的,所述新的BSRMAC控制單元的MACPDU中沒(méi)有傳統(tǒng)的BSRMAC控制單元; 陽(yáng)229] 其中,所述傳統(tǒng)的BSRMC控制單元為3GPPTS36. 321協(xié)議中規(guī)定的BSRMC控 制單元。
[0230] 可選的,所述發(fā)送模塊301還用于: 陽(yáng)23U 將新的第二MC子頭邏輯信道標(biāo)識(shí)值置于所述MCPUD中; 陽(yáng)232] 其中,所述新的第二MC子頭邏輯信道標(biāo)識(shí)值用于指示所述BSRMC控制單元為 新的BSRMC控制單元。 陽(yáng)233] 基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例中還提供了一種網(wǎng)絡(luò)側(cè)設(shè)備,由于該終端解決 問(wèn)題的原理與本發(fā)明實(shí)施例圖2中發(fā)送反饋的方法相似,因此該網(wǎng)絡(luò)側(cè)設(shè)備的實(shí)施可W參 見(jiàn)方法的實(shí)施,重復(fù)之處不再寶述。
[0234] 如圖4所示,本發(fā)明實(shí)施例第一種接收的網(wǎng)絡(luò)側(cè)設(shè)備包括: 陽(yáng)235] 第二發(fā)送模塊400,用于向終端發(fā)送PDCCH命令; 陽(yáng)236] 處理模塊401,用于在接收來(lái)自所述終端的MC控制單元或BSRMC控制單元后, 若確定所述終端將所述PDCCH命令接收成功的反饋信息通過(guò)MACPDU中的MAC控制單元或BSRMC控制單元發(fā)送,則確定所述終端成功接收到所述PDCCH命令。 陽(yáng)237] 可選的,所述處理模塊401具體用于: 陽(yáng)238] 確定所述終端將所述PDCCH命令接收成功的反饋信息通過(guò)新的MAC控制單元發(fā)送 給所述網(wǎng)絡(luò)側(cè)設(shè)備;
[0239] 其中,所述新的MC控制單元為與3GPPTS36. 321協(xié)議中規(guī)定的MC控制單元不 同的MC控制單元。
[0240] 可選的,所述處理模塊401具體用于:
[0241] 根據(jù)所述MACPUD中新的第一MAC子頭邏輯信道標(biāo)識(shí)值確定對(duì)應(yīng)的所述MAC控制 單元為新的MC控制單元。 陽(yáng)242] 可選的,所述處理模塊401具體用于: 陽(yáng)243] 確定所述終端將所述PDCCH命令接收成功的反饋信息通過(guò)新的BSRMAC控制單元 發(fā)送給所述網(wǎng)絡(luò)側(cè)設(shè)備;
[0244] 其中,所述新的BSRMC控制單元為與3GPPTS36. 321協(xié)議中規(guī)定的BSRMC控 制單元不同的BSRMC控制單元。
[0245] 可選的,所述處理模塊401具體用于:
[0246] 根據(jù)所述MACPUD中新的第二MAC子頭邏輯信道標(biāo)識(shí)值確定對(duì)應(yīng)的所述BSRMAC 控制單元為新的BSRMC控制單元。 陽(yáng)247] 基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例中還提供了一種終端,由于該終端解決問(wèn)題的 原理與本發(fā)明實(shí)施例圖1中發(fā)送反饋的方法相似,因此該終端的實(shí)施可W參見(jiàn)方法的實(shí) 施,重復(fù)之處不再寶述。
[0248] 如圖5所示,本發(fā)明實(shí)施例第二種發(fā)送反饋的終端包括:
[0249] 處理器501,用于讀取存儲(chǔ)器504中的程序,執(zhí)行下列過(guò)程: 陽(yáng)巧日]通過(guò)收發(fā)機(jī)502接收來(lái)自網(wǎng)絡(luò)側(cè)設(shè)備的PDCCH命令; 陽(yáng)巧1 ] 通過(guò)收發(fā)機(jī)502將所述PDCCH命令接收成功的反饋信息通過(guò)MACPDU中的MAC控 制單元或BSRMAC控制單元發(fā)送給所述網(wǎng)絡(luò)側(cè)設(shè)備。 陽(yáng)巧2] 收發(fā)機(jī)502,用于在處理器501的控制下接收和發(fā)送數(shù)據(jù)。 陽(yáng)巧3] 可選的,所述處理器501具體用于: 陽(yáng)巧4] 在收到來(lái)自網(wǎng)絡(luò)側(cè)設(shè)備的PDCCH命令后,在最近一次上行傳輸或最近一次SPS Occasion將所述PDCCH命令接收成功的反饋信息通過(guò)MACPDU中的MAC控制單元或BSR MC控制單元發(fā)送給所述網(wǎng)絡(luò)側(cè)設(shè)備。 陽(yáng)巧5] 可選的,所述處理器501具體用于: 陽(yáng)巧6] 將所述PDCCH命令接收成功的反饋信息通過(guò)新的MC控制單元發(fā)送給所述網(wǎng)絡(luò)側(cè) 設(shè)備; 陽(yáng)巧7] 其中,所述新的MC控制單元為與3GPPTS36. 321協(xié)議中規(guī)定的MC控制單元不 同的MC控制單元。 陽(yáng)巧8] 可選的,所述新的MC控制單元長(zhǎng)度為化it或Sbit。 陽(yáng)巧9] 可選的,所述處理器501還用于:
[0260] 將新的第一MC子頭邏輯信道標(biāo)識(shí)值置于所述MCPUD中; 陽(yáng)%U其中,所述新的第一MC子頭邏輯信道標(biāo)識(shí)值用于指示所述MC控制單元為新的MC控制單元。 陽(yáng)%2] 可選的,所述處理器501具體用于: 陽(yáng)263] 將所述PDCCH命令接收成功的反饋信息通過(guò)新的BSRMC控制單元發(fā)送給所述網(wǎng) 絡(luò)側(cè)設(shè)備;
[0264] 其中,所述新的BSRMC控制單元為與3GPPTS36. 321協(xié)議中規(guī)定的BSRMC控 制單元不同的BSRMC控制單元。 陽(yáng)2化]可選的,所述新的BSRMAC控制單元的結(jié)構(gòu)為下列中的部分或全部: 陽(yáng)266] longBSR、shortBSR和truncatedBSRo
[0267] 可選的,所述新的BSRMAC控制單元的MACPDU中沒(méi)有傳統(tǒng)的BSRMAC控制單元;
[0268] 其中,所述傳統(tǒng)的BSRMC控制單元為3GPPTS36. 321協(xié)議中規(guī)定的BSRMC控 制單元。
[0269] 可選的,所述處理器501還用于: 陽(yáng)270] 將新的第二MC子頭邏輯信道標(biāo)識(shí)值置于所述MCPUD中; 陽(yáng)271] 其中,所述新的第二MAC子頭邏輯信道標(biāo)識(shí)值用于指示所述BSRMAC控制單元為 新的BSRMC控制單元。 陽(yáng)272] 在圖5中,總線架構(gòu)(用總線500來(lái)代表),總線500可W包括任意數(shù)量的互聯(lián)的 總線和橋,總線500將包括由處理器501代表的一個(gè)或多個(gè)處理器和存儲(chǔ)器504代表的存 儲(chǔ)器的各種電路鏈接在一起。總線500還可W將諸如外圍設(shè)備、穩(wěn)壓器和功率管理電路等 之類的各種其他電路鏈接在一起,運(yùn)些都是本領(lǐng)域所公知的,因此,本文不再對(duì)其進(jìn)行進(jìn)一 步描述??偩€接口 503在總線500和收發(fā)機(jī)502之間提供接口。收發(fā)機(jī)502可W是一個(gè)元 件,也可W是多個(gè)元件,比如多個(gè)接收器和發(fā)送器,提供用于在傳輸介質(zhì)上與各種其他裝置 通信的單元。經(jīng)處理器501處理的數(shù)據(jù)通過(guò)天線505在無(wú)線介質(zhì)上進(jìn)行傳輸,進(jìn)一步,天線 505還接收數(shù)據(jù)并將數(shù)據(jù)傳送給處理器501。 陽(yáng)27引處理器501負(fù)責(zé)管理總線500和通常的處理,還可W提供各種功能,包括定時(shí),外 圍接口,電壓調(diào)節(jié)、電源管理W及其他控制功能。而存儲(chǔ)器504可W被用于存儲(chǔ)處理器501 在執(zhí)行操作時(shí)所使用的數(shù)據(jù)。 陽(yáng)274] 可選的,處理器501可W是CPU(中央處埋器)、ASIC(ApplicationSpecific IntegratedCir州it,專用集成電路)、FPGA(Field-Programm油IeGateArray,現(xiàn)場(chǎng)可 編程口陣列)或CPLD(ComplexProgramm油IeLogicDevice,復(fù)雜可編程邏輯器件)。 陽(yáng)275] 基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例中還提供了一種網(wǎng)絡(luò)側(cè)設(shè)備,由于該終端解決 問(wèn)題的原理與本發(fā)明實(shí)施例圖2中發(fā)送反饋的方法相似,因此該網(wǎng)絡(luò)側(cè)設(shè)備的實(shí)施可W參 見(jiàn)方法的實(shí)施,重復(fù)之處不再寶述。 陽(yáng)276] 如圖6所示,本發(fā)明實(shí)施例第二種接收反饋的網(wǎng)絡(luò)側(cè)設(shè)備包括: 陽(yáng)277] 處理器601,用于讀取存儲(chǔ)器604中的程序,執(zhí)行下列過(guò)程: 陽(yáng)27引通過(guò)收發(fā)機(jī)602向終端發(fā)送PDCCH命令; 陽(yáng)279] 通過(guò)收發(fā)機(jī)602在接收來(lái)自所述終端的MC控制單元或BSRMC控制單元后,若確 定所述終端將所述PDCCH命令接收成功的反饋信息通過(guò)MCPDU中的MC控制單元或BSR MAC控制單元發(fā)送,則確定所述終端成功接收到所述PDCCH命令。 陽(yáng)280] 收發(fā)機(jī)602,用于在處理器601的控制下接收和發(fā)送數(shù)據(jù)。 陽(yáng)281] 可選的,所述處理器601具體用于: 陽(yáng)282] 確定所述終端將所述PDCCH命令接收成功的反饋信息通過(guò)新的MAC控制單元發(fā)送 給所述網(wǎng)絡(luò)側(cè)設(shè)備; 陽(yáng)28引其中,所述新的MC控制單元為與3GPPTS36. 321協(xié)議中規(guī)定的MC控制單元不 同的MC控制單元。 陽(yáng)284] 可選的,所述處理器601具體用于:
[0285] 根據(jù)所述MACPUD中新的第一MAC子頭邏輯信道標(biāo)識(shí)值確定對(duì)應(yīng)的所述MAC控制 單元為新的MC控制單元。 陽(yáng)286] 可選的,所述處理器601具體用于: 陽(yáng)287] 確定所述終端將所述PDCCH命令接收成功的反饋信息通過(guò)新的BSRMC控制單元 發(fā)送給所述網(wǎng)絡(luò)側(cè)設(shè)備; 陽(yáng)288] 其中,所述新的BSRMC控制單元為與3GPPTS36. 321協(xié)議中規(guī)定的BSRMC控 制單元不同的BSRMC