技術(shù)總結(jié)
本發(fā)明公開(kāi)了一種基于SRAM型存儲(chǔ)器的物理不可克隆函數(shù)響應(yīng)糾錯(cuò)電路,包括:編碼模塊用于將物理不可克隆函數(shù)的響應(yīng)結(jié)合由隨機(jī)數(shù)組成的密鑰序列通過(guò)特定的編碼規(guī)則映射成唯一對(duì)應(yīng)的位置碼序列;解碼模塊用于將物理不可克隆函數(shù)的響應(yīng)結(jié)合原有的位置碼序列反映射還原出密鑰序列;控制模塊實(shí)現(xiàn)編碼和解碼之間的轉(zhuǎn)換、時(shí)序和地址的生成、各模塊電路之間的線路控制和計(jì)算編碼前密鑰和解碼后密鑰之間的相似度的功能。本發(fā)明克服了SRAM?PUF響應(yīng)的不穩(wěn)定性,將不穩(wěn)定的SRAMPUF響應(yīng)輸出轉(zhuǎn)換為穩(wěn)定的密鑰和位置碼之間的映射關(guān)系,從而實(shí)現(xiàn)了硬件身份的認(rèn)證,提高了身份認(rèn)證的安全性,簡(jiǎn)化了認(rèn)證過(guò)程,提高了認(rèn)證效率,降低了硬件成本。
技術(shù)研發(fā)人員:闞諾文;劉偉強(qiáng)
受保護(hù)的技術(shù)使用者:南京航空航天大學(xué)
文檔號(hào)碼:201610654990
技術(shù)研發(fā)日:2016.08.10
技術(shù)公布日:2017.01.04