一種高溫單芯電纜800k調(diào)制解調(diào)器電路的制作方法
【專利摘要】本實(shí)用新型公開了一種高溫單芯電纜800K調(diào)制解調(diào)器電路,包括發(fā)送端和接收端和FPGA芯片;所述FPGA芯片包括FPGA發(fā)送模塊和FPGA接收模塊;發(fā)送端設(shè)置有FPGA發(fā)送模塊;接收端設(shè)置有FPGA接收模塊;發(fā)送端的FPGA發(fā)送模塊包括依次順序電連接的第一數(shù)據(jù)接口、編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和第一頻率放大器、電流驅(qū)動(dòng)放大器;接收端的FPGA接收模塊包括依次順序電連接的高速混合前端器件、高速采樣器、時(shí)域均衡器、FFT解調(diào)器、解碼器和第二數(shù)據(jù)接口。該調(diào)制解調(diào)器電路,實(shí)現(xiàn)信號(hào)的等幅頻率放大以及傳輸,其接收效果更好,信號(hào)抗干擾性更好,同時(shí)也具有較高的通訊速率。
【專利說明】一種高溫單芯電纜800K調(diào)制解調(diào)器電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及石油測井儀器電子【技術(shù)領(lǐng)域】,尤其是涉及一種高溫單芯電纜800K調(diào)制解調(diào)器電路。
【背景技術(shù)】
[0002]在進(jìn)行石油測井作業(yè)時(shí),電纜石油測井儀器其通訊速率始終是一個(gè)影響測井性能的關(guān)鍵因素;目前利用7芯電纜通過應(yīng)用OFDM技術(shù)進(jìn)行通訊傳輸,其4線通訊速率最高可以達(dá)到2Mbps ;然而對(duì)于單芯儀器來說,其通訊速率目前最高也只有350Kbps,很顯然單芯儀器通訊速率較低其無法滿足高質(zhì)量測井作業(yè)的要求。
[0003]單芯儀器通訊速率較低,宄其原因是因?yàn)楝F(xiàn)有技術(shù)中的單芯電纜的分布電容達(dá)到了 1.3uF(微法),波形通過電纜后時(shí)域上完整性被嚴(yán)重破壞(即信號(hào)幅度變化較大,對(duì)后續(xù)接收信號(hào)的完整性產(chǎn)生嚴(yán)重影響),通用做法是使用激勵(lì)監(jiān)測,添加時(shí)域均衡濾波器,達(dá)到恢復(fù)波形的目的,但是單芯電纜的延時(shí)太大,時(shí)域平衡效果變差,尤其是OFDM的調(diào)制幅度參數(shù)影響很大,所以傳統(tǒng)做法只能達(dá)到350kbps的效果(即利用OFDM調(diào)幅后對(duì)后續(xù)信號(hào)接收產(chǎn)生了較大干擾)。
[0004]因此,如何克服現(xiàn)有技術(shù)中的上述缺陷,是本領(lǐng)域技術(shù)人員亟待解決的問題。實(shí)用新型內(nèi)容
[0005]本實(shí)用新型的目的在于提供一種高溫單芯電纜800K調(diào)制解調(diào)器電路,以解決上述技術(shù)問題。
[0006]為了達(dá)到上述目的,本實(shí)用新型的技術(shù)方案是這樣實(shí)現(xiàn)的:
[0007]本實(shí)用新型提供的一種高溫單芯電纜800K調(diào)制解調(diào)器電路,包括發(fā)送端和接收端和FPGA芯片;所述FPGA芯片包括FPGA發(fā)送模塊和FPGA接收模塊;所述發(fā)送端設(shè)置有FPGA發(fā)送模塊;所述接收端設(shè)置有FPGA接收模塊,其中:
[0008]所述發(fā)送端的所述FPGA發(fā)送模塊包括依次順序電連接的第一數(shù)據(jù)接口、編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和第一頻率放大器、電流驅(qū)動(dòng)放大器;所述第一數(shù)據(jù)接口、所述編碼器、所述IFFT調(diào)制器、所述第一高通濾波器、所述高速DAC數(shù)模轉(zhuǎn)換器和所述第一頻率放大器、所述電流驅(qū)動(dòng)放大器均集成在所述FPGA發(fā)送模塊上;
[0009]所述接收端的所述FPGA接收模塊包括依次順序電連接的高速混合前端器件、高速采樣器、時(shí)域均衡器、FFT解調(diào)器、解碼器和第二數(shù)據(jù)接口 ;所述高速混合前端器件、所述高速采樣器、所述時(shí)域均衡器、所述FFT解調(diào)器、所述解碼器和所述第二數(shù)據(jù)接口均集成在所述FPGA接收模塊上。
[0010]優(yōu)選的,作為一種可實(shí)施方案,所述編碼器為BCH編碼器。
[0011]優(yōu)選的,作為一種可實(shí)施方案,所述解碼器為BCH解碼器。
[0012]所述高速混合前端器件包括第二頻率放大器、第二高通濾波器和電平調(diào)節(jié)器。
[0013]優(yōu)選的,作為一種可實(shí)施方案,所述發(fā)送端的所述FPGA發(fā)送模塊還包括QAM正交幅度調(diào)制器。
[0014]優(yōu)選的,作為一種可實(shí)施方案,所述QAM正交幅度調(diào)制器為16QAM調(diào)制器。
[0015]優(yōu)選的,作為一種可實(shí)施方案,所述高速DAC數(shù)模轉(zhuǎn)換器為雙路16位800MSPS通信DAC數(shù)模轉(zhuǎn)換器?;蛘咚龈咚貲AC數(shù)模轉(zhuǎn)換器為雙路16位625MSPS通信DAC數(shù)模轉(zhuǎn)換器。
[0016]與現(xiàn)有技術(shù)相比,本實(shí)用新型實(shí)施例的優(yōu)點(diǎn)在于:
[0017]本實(shí)用新型提供的一種高溫單芯電纜800K調(diào)制解調(diào)器電路,其主要由發(fā)送端上的FPGA發(fā)送模塊以及接收端的FPGA接收模塊組成;分析上述結(jié)構(gòu)可知:所述發(fā)送端的所述FPGA發(fā)送模塊包括依次順序電連接的第一數(shù)據(jù)接口、編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和第一頻率放大器、電流驅(qū)動(dòng)放大器;所述接收端的所述FPGA接收模塊包括依次順序電連接的高速混合前端器件、高速采樣器、時(shí)域均衡器、FFT解調(diào)器、解碼器和第二數(shù)據(jù)接口 ;很顯然,F(xiàn)PGA發(fā)送模塊具有集成電連接的第一數(shù)據(jù)接口、編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和第一頻率放大器、電流驅(qū)動(dòng)放大器具有重要意義;首先其FPGA芯片性能優(yōu)越,可適應(yīng)高溫工況環(huán)境;另外,數(shù)據(jù)通過同步數(shù)據(jù)接口進(jìn)入FPGA發(fā)送模塊,F(xiàn)PGA發(fā)送模塊中對(duì)數(shù)據(jù)進(jìn)行16QAM調(diào)制,通過256階FFT算法,調(diào)制到110個(gè)數(shù)據(jù)通道中,每個(gè)通道速率2Kbps,達(dá)到原始物理通道880Kbps,然后通過加入前導(dǎo),等冗余數(shù)據(jù),完成數(shù)據(jù)發(fā)送。FPGA發(fā)送模塊中的IFFT調(diào)制器和第一頻率放大器對(duì)信號(hào)進(jìn)行等幅變頻調(diào)節(jié),即調(diào)頻波形,然后發(fā)送,最終收到了理想的應(yīng)用效果(這樣其避免了傳統(tǒng)的信號(hào)調(diào)幅處理,避免了調(diào)幅后頻率變化大對(duì)后續(xù)信號(hào)接收產(chǎn)生了較大干擾的影響)。
[0018]接收端,F(xiàn)PGA接收模塊接收到信號(hào),經(jīng)過放大和平衡,然后通過同步前導(dǎo)碼,確認(rèn)采樣窗口,8倍過采樣2048點(diǎn)數(shù)據(jù),進(jìn)行FFT解調(diào),解調(diào)出數(shù)據(jù),經(jīng)過高速同步接口送出。這樣經(jīng)過上述處理后的調(diào)制解調(diào)器電路可以實(shí)現(xiàn)較高的通訊質(zhì)量,減少了延時(shí),并實(shí)現(xiàn)了較高的通訊速率。
[0019]本實(shí)用新型提供的高溫單芯電纜800K調(diào)制解調(diào)器電路,在現(xiàn)有技術(shù)中的時(shí)域均衡濾波器,高通濾波器等器件的基礎(chǔ)上,加裝編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和頻率放大器實(shí)現(xiàn)信號(hào)的等幅頻率放大以及傳輸,其接收效果更好,避免了接收信號(hào)的干擾,同時(shí)也具有較高的通訊速率。
【專利附圖】
【附圖說明】
[0020]為了更清楚地說明本實(shí)用新型【具體實(shí)施方式】或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)【具體實(shí)施方式】或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖是本實(shí)用新型的一些實(shí)施方式,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0021]圖1為本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路的一視角立體結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0022]下面將結(jié)合附圖對(duì)本實(shí)用新型的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本實(shí)用新型一部分實(shí)施例,而不是全部的實(shí)施例?;诒緦?shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。
[0023]在本實(shí)用新型的描述中,需要說明的是,術(shù)語“中心”、“上”、“下”、“左”、“右”、“豎直”、“水平”、“內(nèi)”、“外”等指示的方位或位置關(guān)系為基于附圖所示的方位或位置關(guān)系,僅是為了便于描述本實(shí)用新型和簡化描述,而不是指示或暗示所指的裝置或元件必須具有特定的方位、以特定的方位構(gòu)造和操作,因此不能理解為對(duì)本實(shí)用新型的限制。此外,術(shù)語“第一”、“第二”、“第三”僅用于描述目的,而不能理解為指示或暗示相對(duì)重要性。
[0024]在本實(shí)用新型的描述中,需要說明的是,除非另有明確的規(guī)定和限定,術(shù)語“安裝”、“相連”、“連接”應(yīng)做廣義理解,例如,可以是固定連接,也可以是可拆卸連接,或一體地連接;可以是機(jī)械連接,也可以是電連接;可以是直接相連,也可以通過中間媒介間接相連,可以是兩個(gè)元件內(nèi)部的連通。對(duì)于本領(lǐng)域的普通技術(shù)人員而言,可以具體情況理解上述術(shù)語在本實(shí)用新型中的具體含義。
[0025]下面通過具體的實(shí)施例子并結(jié)合附圖對(duì)本實(shí)用新型做進(jìn)一步的詳細(xì)描述。
[0026]參見圖1,本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路,包括發(fā)送端和接收端和FPGA芯片;所述FPGA芯片具體包括FPGA發(fā)送模塊和FPGA接收模塊(如圖1所示FGPA芯片同時(shí)具有發(fā)送處理功能(即FPGA發(fā)送模塊)和接收處理功能(即FPGA接收模塊));所述發(fā)送端設(shè)置有上述FPGA發(fā)送模塊I ;所述接收端設(shè)置有上述FPGA接收模塊2,其中:
[0027]所述發(fā)送端的所述FPGA發(fā)送模塊I包括依次順序電連接的第一數(shù)據(jù)接口 11、編碼器12、IFFT調(diào)制器13、第一高通濾波器14、高速DAC數(shù)模轉(zhuǎn)換器15和第一頻率放大器16、電流驅(qū)動(dòng)放大器17 ;所述第一數(shù)據(jù)接口 11、所述編碼器12、所述IFFT調(diào)制器13、所述第一高通濾波器14、所述高速DAC數(shù)模轉(zhuǎn)換器15和所述第一頻率放大器16、所述電流驅(qū)動(dòng)放大器17均集成在所述FPGA發(fā)送模塊I上;
[0028]所述接收端的所述FPGA接收模塊2包括依次順序電連接的高速混合前端器件21、高速采樣器22、時(shí)域均衡器23、FFT解調(diào)器24、解碼器25和第二數(shù)據(jù)接口 26 ;所述高速混合前端器件21、所述高速采樣器22、所述時(shí)域均衡器23、所述FFT解調(diào)器24、所述解碼器25和所述第二數(shù)據(jù)接口 26均集成在所述FPGA接收模塊上。
[0029]分析上述結(jié)構(gòu)可知:高溫單芯電纜800K調(diào)制解調(diào)器電路,其主要由發(fā)送端上的FPGA發(fā)送模塊以及接收端的FPGA接收模塊組成;分析上述結(jié)構(gòu)可知:所述發(fā)送端的所述FPGA發(fā)送模塊包括依次順序電連接的第一數(shù)據(jù)接口、編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和第一頻率放大器、電流驅(qū)動(dòng)放大器;所述接收端的所述FPGA接收模塊包括依次順序電連接的高速混合前端器件、高速采樣器、時(shí)域均衡器、FFT解調(diào)器、解碼器和第二數(shù)據(jù)接口 ;很顯然,F(xiàn)PGA發(fā)送模塊具有集成電連接的第一數(shù)據(jù)接口、編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和第一頻率放大器、電流驅(qū)動(dòng)放大器具有重要意義;首先其FPGA芯片性能優(yōu)越,可適應(yīng)高溫工況環(huán)境;另外,數(shù)據(jù)通過同步數(shù)據(jù)接口進(jìn)入FPGA發(fā)送模塊,F(xiàn)PGA發(fā)送模塊中對(duì)數(shù)據(jù)進(jìn)行16QAM調(diào)制,通過256階FFT算法,調(diào)制到110個(gè)數(shù)據(jù)通道中,每個(gè)通道速率2Kbps,達(dá)到原始物理通道880Kbps,然后通過加入前導(dǎo),等冗余數(shù)據(jù),完成數(shù)據(jù)發(fā)送。FPGA發(fā)送模塊中的IFFT調(diào)制器和第一頻率放大器對(duì)信號(hào)進(jìn)行等幅變頻調(diào)節(jié),即調(diào)頻波形,然后發(fā)送,最終收到了理想的應(yīng)用效果(這樣其避免了傳統(tǒng)的信號(hào)調(diào)幅處理,避免了調(diào)幅后頻率變化大對(duì)后續(xù)信號(hào)接收產(chǎn)生了較大干擾的影響)。
[0030]接收端,F(xiàn)PGA接收模塊接收到信號(hào),經(jīng)過放大和平衡,然后通過同步前導(dǎo)碼,確認(rèn)采樣窗口,8倍過采樣2048點(diǎn)數(shù)據(jù),進(jìn)行FFT解調(diào),解調(diào)出數(shù)據(jù),經(jīng)過高速同步接口送出。這樣經(jīng)過上述處理后的調(diào)制解調(diào)器電路可以實(shí)現(xiàn)較高的通訊質(zhì)量,減少了延時(shí),并實(shí)現(xiàn)了較高的通訊速率(FPGA芯片上的FPGA發(fā)送模塊和FPGA接收模塊處理程序均為公知技術(shù)對(duì)此不再一一贅述,本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路側(cè)重保護(hù)的是其具有的電路結(jié)構(gòu))。
[0031]本實(shí)用新型提供的高溫單芯電纜800K調(diào)制解調(diào)器電路,在現(xiàn)有技術(shù)中的時(shí)域均衡濾波器,高通濾波器等器件的基礎(chǔ)上,加裝編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和頻率放大器實(shí)現(xiàn)信號(hào)的等幅頻率放大以及傳輸,其接收效果更好,避免了接收信號(hào)的干擾,同時(shí)也具有較高的通訊速率。
[0032]下面對(duì)本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路的具體結(jié)構(gòu)做一下詳細(xì)說明:
[0033]優(yōu)選的,作為一種可實(shí)施方案,所述編碼器12為BCH編碼器。所述解碼器25為BCH解碼器。
[0034]所述高速混合前端器件21包括第二頻率放大器、第二高通濾波器和電平調(diào)節(jié)器。
[0035]需要說明的是,在接收端的數(shù)據(jù)處理和應(yīng)用中,同樣也要經(jīng)過第二頻率放大器、第二高通濾波器和電平調(diào)節(jié)器這樣的前端處理器件進(jìn)行處理。
[0036]優(yōu)選的,作為一種可實(shí)施方案,所述發(fā)送端的所述FPGA發(fā)送模塊I還包括QAM正交幅度調(diào)制器。所述QAM正交幅度調(diào)制器為16QAM調(diào)制器。
[0037]需要說明的是,QAM中文全稱:正交振幅調(diào)制,其幅度和相位同時(shí)變化,屬于非恒包絡(luò)二維調(diào)制。QAM是正交載波調(diào)制技術(shù)與多電平振幅鍵控的結(jié)合。正交幅度調(diào)制(QAM,Quadrature Amplitude Modulat1n)是一種在兩個(gè)正交載波上進(jìn)行幅度調(diào)制的調(diào)制方式。這兩個(gè)載波通常是相位差為90度(/2)的正弦波,因此被稱作正交載波。因此使用上述調(diào)制方式應(yīng)用在本實(shí)用新型實(shí)施例中的調(diào)制解調(diào)器電路。
[0038]優(yōu)選的,作為一種可實(shí)施方案,所述高速DAC數(shù)模轉(zhuǎn)換器為雙路16位800MSPS通信DAC數(shù)模轉(zhuǎn)換器?;蛘咚龈咚貲AC數(shù)模轉(zhuǎn)換器為雙路16位625MSPS通信DAC數(shù)模轉(zhuǎn)換器。
[0039]需要說明的是,本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路為了增加其傳輸通訊速率應(yīng)該選用高速DAC數(shù)模轉(zhuǎn)換器,例如:雙路16位800MSPS通信DAC數(shù)模轉(zhuǎn)換器?;蛘咚龈咚貲AC數(shù)模轉(zhuǎn)換器為雙路16位625MSPS通信DAC數(shù)模轉(zhuǎn)換器。
[0040]本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路,其通過增加了接口調(diào)頻方案,把儀器通信速率提高到800kbps。并且其保持了 175°C的工作溫度的穩(wěn)定性和適應(yīng)性。
[0041]很顯然,現(xiàn)有技術(shù)中的石油測井儀器使用單芯電纜通訊時(shí),通訊速率是限制儀器性能的一個(gè)瓶頸,為此我們?cè)O(shè)計(jì)了在單芯電纜上完成800kbps通訊速率的調(diào)制解調(diào)器,采用了高溫FPGA實(shí)現(xiàn)了 OFDM調(diào)制解調(diào)和單芯電纜時(shí)域均衡,完成了有效的通訊功能;
[0042]下面對(duì)本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路的工作原理做一下詳細(xì)的介紹:
[0043]由于成熟的芯片工作溫度只能達(dá)到85°C,本方案采用了高溫FPGA和高溫ADC等175°C芯片方案。
[0044]數(shù)據(jù)通過同步數(shù)據(jù)接口進(jìn)入FPGA,F(xiàn)PGA中對(duì)數(shù)據(jù)進(jìn)行16QAM調(diào)制,通過256階FFT算法,調(diào)制到110個(gè)數(shù)據(jù)通道中,每個(gè)通道速率2Kbps,達(dá)到原始物理通道880Kbps,然后通過加入前導(dǎo),等冗余數(shù)據(jù),完成數(shù)據(jù)發(fā)送。
[0045]接收端,接收到信號(hào),經(jīng)過放大和平衡,然后通過同步前導(dǎo)碼,確認(rèn)采樣窗口,8倍過采樣2048點(diǎn)數(shù)據(jù),進(jìn)行FFT分析,再通過8倍插值算法計(jì)算,解調(diào)出數(shù)據(jù),經(jīng)過高速同步接口送出。
[0046]由于單芯電纜的分布電容達(dá)到了 1.3uF,波形通過電纜后時(shí)域上完整性被嚴(yán)重破壞,通用做法是使用激勵(lì)監(jiān)測,添加時(shí)域均衡濾波器,達(dá)到恢復(fù)波形的目的,但是單芯電纜的延時(shí)太大,時(shí)域平衡效果變差,尤其是OFDM的調(diào)制幅度參數(shù)影響很大,所以傳統(tǒng)做法只能達(dá)到350kbps的效果,我們把幅度變化率大的OFDM數(shù)據(jù)包,變換為幅度等幅頻率變化的調(diào)頻波形,然后發(fā)送,最終收到了理想的應(yīng)用效果。以上芯片的最高工作溫度為175°C,采用以上芯片可以達(dá)到175°C穩(wěn)定工作的目的。只有以上連接才能配合FPGA內(nèi)部程序正常工作,實(shí)現(xiàn)系統(tǒng)要求的功能。
[0047]綜上所述,本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路,其FPGA芯片性能優(yōu)越,可適應(yīng)高溫工況環(huán)境;另外,數(shù)據(jù)通過同步數(shù)據(jù)接口進(jìn)入FPGA發(fā)送模塊,F(xiàn)PGA發(fā)送模塊中對(duì)數(shù)據(jù)進(jìn)行16QAM調(diào)制,通過256階FFT算法,調(diào)制到110個(gè)數(shù)據(jù)通道中,每個(gè)通道速率2Kbps,達(dá)到原始物理通道880Kbps,然后通過加入前導(dǎo),等冗余數(shù)據(jù),完成數(shù)據(jù)發(fā)送。FPGA發(fā)送模塊中的IFFT調(diào)制器和第一頻率放大器對(duì)信號(hào)進(jìn)行等幅變頻調(diào)節(jié),即調(diào)頻波形,然后發(fā)送,最終收到了理想的應(yīng)用效果(這樣其避免了傳統(tǒng)的信號(hào)調(diào)幅處理,避免了調(diào)幅后頻率變化大對(duì)后續(xù)信號(hào)接收產(chǎn)生了較大干擾的影響)。
[0048]接收端,F(xiàn)PGA接收模塊接收到信號(hào),經(jīng)過放大和平衡,然后通過同步前導(dǎo)碼,確認(rèn)采樣窗口,8倍過采樣2048點(diǎn)數(shù)據(jù),進(jìn)行FFT解調(diào),解調(diào)出數(shù)據(jù),經(jīng)過高速同步接口送出。這樣經(jīng)過上述處理后的調(diào)制解調(diào)器電路可以實(shí)現(xiàn)較高的通訊質(zhì)量,減少了延時(shí),并實(shí)現(xiàn)了較高的通訊速率;與現(xiàn)有技術(shù)相比,本實(shí)用新型實(shí)施例提供的高溫單芯電纜800K調(diào)制解調(diào)器電路,其較高的通訊速率和通信質(zhì)量可以大幅度提升石油測井的智能化測井效率,保證石油測井的可靠性和測井質(zhì)量。
[0049]最后應(yīng)說明的是:以上各實(shí)施例僅用以說明本實(shí)用新型的技術(shù)方案,而非對(duì)其限制;盡管參照前述各實(shí)施例對(duì)本實(shí)用新型進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解:其依然可以對(duì)前述各實(shí)施例所記載的技術(shù)方案進(jìn)行修改,或者對(duì)其中部分或者全部技術(shù)特征進(jìn)行等同替換;而這些修改或者替換,并不使相應(yīng)技術(shù)方案的本質(zhì)脫離本實(shí)用新型各實(shí)施例技術(shù)方案的范圍。
【權(quán)利要求】
1.一種高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 包括發(fā)送端和接收端和FPGA芯片;所述FPGA芯片包括FPGA發(fā)送模塊和FPGA接收模塊;所述發(fā)送端設(shè)置有FPGA發(fā)送模塊;所述接收端設(shè)置有FPGA接收模塊,其中: 所述發(fā)送端的所述FPGA發(fā)送模塊包括依次順序電連接的第一數(shù)據(jù)接口、編碼器、IFFT調(diào)制器、第一高通濾波器、高速DAC數(shù)模轉(zhuǎn)換器和第一頻率放大器、電流驅(qū)動(dòng)放大器;所述第一數(shù)據(jù)接口、所述編碼器、所述IFFT調(diào)制器、所述第一高通濾波器、所述高速DAC數(shù)模轉(zhuǎn)換器和所述第一頻率放大器、所述電流驅(qū)動(dòng)放大器均集成在所述FPGA發(fā)送模塊上; 所述接收端的所述FPGA接收模塊包括依次順序電連接的高速混合前端器件、高速采樣器、時(shí)域均衡器、FFT解調(diào)器、解碼器和第二數(shù)據(jù)接口 ;所述高速混合前端器件、所述高速采樣器、所述時(shí)域均衡器、所述FFT解調(diào)器、所述解碼器和所述第二數(shù)據(jù)接口均集成在所述FPGA接收模塊上。
2.根據(jù)權(quán)利要求1所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述編碼器為BCH編碼器。
3.根據(jù)權(quán)利要求2所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述解碼器為BCH解碼器。
4.根據(jù)權(quán)利要求1所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述高速混合前端器件包括第二頻率放大器。
5.根據(jù)權(quán)利要求4所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述高速混合前端器件還包括第二高通濾波器。
6.根據(jù)權(quán)利要求5所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述高速混合前端器件還包括電平調(diào)節(jié)器。
7.根據(jù)權(quán)利要求6所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述發(fā)送端的所述FPGA發(fā)送模塊還包括QAM正交幅度調(diào)制器。
8.根據(jù)權(quán)利要求7所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述QAM正交幅度調(diào)制器為16QAM調(diào)制器。
9.根據(jù)權(quán)利要求1所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述高速DAC數(shù)模轉(zhuǎn)換器為雙路16位800MSPS通信DAC數(shù)模轉(zhuǎn)換器。
10.根據(jù)權(quán)利要求1所述的高溫單芯電纜800K調(diào)制解調(diào)器電路,其特征在于, 所述高速DAC數(shù)模轉(zhuǎn)換器為雙路16位625 MSPS通信DAC數(shù)模轉(zhuǎn)換器。
【文檔編號(hào)】H04L25/03GK204258855SQ201420831423
【公開日】2015年4月8日 申請(qǐng)日期:2014年12月23日 優(yōu)先權(quán)日:2014年12月23日
【發(fā)明者】 田 浩 申請(qǐng)人:北京泰瑞博創(chuàng)科技有限公司