一種耳機(jī)座兼容電路的制作方法
【專利摘要】本實用新型涉及移動互聯(lián)網(wǎng)設(shè)備領(lǐng)域,尤其涉及一種耳機(jī)座兼容電路,包括:主控電路、兼容電路和轉(zhuǎn)換電路,所述主控電路與兼容電路連接,所述轉(zhuǎn)換電路與兼容電路連接,所述主控電路包括主控芯片RK3188,所述兼容電路包括耳機(jī)座J5,所述主控電路通過主控芯片RK3188的SARADC_ANI2管腳檢測所述耳機(jī)座J5內(nèi)插入的是三段式耳機(jī)還是四段式耳機(jī),并通過主控電路和轉(zhuǎn)換電路實現(xiàn)耳機(jī)座J5與三段式耳機(jī)或四段式耳機(jī)的配對,本實用新型公開的耳機(jī)座兼容電路同時兼容三段式耳機(jī)和四段式耳機(jī),降低了移動互聯(lián)網(wǎng)設(shè)備的成本。
【專利說明】一種耳機(jī)座兼容電路
【技術(shù)領(lǐng)域】
[0001] 本實用新型涉及移動互聯(lián)網(wǎng)設(shè)備領(lǐng)域,尤其涉及一種耳機(jī)座兼容電路。
【背景技術(shù)】
[0002] 移動互聯(lián)網(wǎng)設(shè)備(Mobile Internet Device,簡稱MID),是一種新的"比智能電話 大,比筆記本小"的互聯(lián)網(wǎng)終端,是一款能夠提高高端客戶辦事效率、滿足隨時隨地上網(wǎng)需 求、用著舒心、便于攜帶的頂級口袋計算機(jī),現(xiàn)有的MID設(shè)備上的耳機(jī)座分為兩類,分別對 應(yīng)三段式耳機(jī)和四段式耳機(jī),不能兼容使用。 實用新型內(nèi)容
[0003] 本實用新型的目的在于提出一種耳機(jī)座兼容電路,同時兼容三段式耳機(jī)和四段式 耳機(jī),降低了移動互聯(lián)網(wǎng)設(shè)備的成本。
[0004] 為達(dá)此目的,本實用新型采用以下技術(shù)方案:
[0005] -種耳機(jī)座兼容電路,包括:主控電路、兼容電路和轉(zhuǎn)換電路,所述主控電路與兼 容電路連接,所述轉(zhuǎn)換電路與兼容電路連接,所述主控電路包括主控芯片RK3188,所述兼容 電路包括耳機(jī)座J5,所述主控電路通過主控芯片RK3188的SARADC_ANI2管腳檢測所述耳機(jī) 座J5內(nèi)插入的是三段式耳機(jī)還是四段式耳機(jī),并通過主控電路和轉(zhuǎn)換電路實現(xiàn)耳機(jī)座J5 與三段式耳機(jī)或四段式耳機(jī)的配對。
[0006] 其中,所述兼容電路還包括:R97電阻、R265電阻、R267電阻、R269電阻、ED15二極 管、ED16二極管、ED17二極管,其中,R97電阻的一端與R265電阻的一端、R267電阻的一端 及HP_DET節(jié)點連接在一起,R265電阻的另一端接地,R267電阻的另一端連接VCCA_33電源 接口,R97電阻的另一端與耳機(jī)座J5的端子5連接,耳機(jī)座J5的端子1與ED16二極管的 一端、MIC2N節(jié)點連接在一起,耳機(jī)座J5的端子3與ED17二極管的一端、R0UT_A節(jié)點連接 在一起,耳機(jī)座J5的端子4與ED15二極管的一端、L0UT_A節(jié)點連接在一起,耳機(jī)座J5的 端子2連接R269電阻的一端,R269電阻的另一端接地,ED15二極管的另一端與ED16二極 管的另一端、ED17二極管的另一端一起接地。
[0007] 其中,所述主控電路還包括:C52電容、C53電容、C54電容、C55電容、R36電阻、 R37電阻、ADKEY_IN接口、BAT_DET接口,其中,主控芯片RK3188的HSIC_VDD12管腳連接 VCC_10電源接口,主控芯片RK3188的JTAG_SEL管腳接地,主控芯片RK3188的SARADC_ANI0 管腳連接BAT_DET接口,主控芯片RK3188的SARADC_ANI1管腳連接ADKEY_IN接口,主控 芯片RK3188的SARADC_ANI2管腳連接HP_DET節(jié)點,主控芯片RK3188的ADCVDD_1V8管腳 與VCC_18電源接口、C53電容的一端連接在一起,C53電容的另一端接地,主控芯片RK3188 的0TG_DM管腳與0TG電纜的0TG_DM電線連接,主控芯片RK3188的0TG_DP管腳與0TG電 纜的0TG_DP電線連接,主控芯片RK3188的0TG_VBUS管腳與0TG電纜的0TG_DET電線連 接,主控芯片RK3188的0TG_ID管腳與0TG電纜的0TG_ID電線連接,主控芯片RK3188的 0TG_RKELVIN管腳連接R36電阻的一端,R36電阻的另一端接地,主控芯片RK3188的H0ST_ RKELVIN管腳連接R37電阻的一端,R37電阻的另一端接地,主控芯片RK3188的USBVDD_1V0 管腳與C52電容的一端、VCC_10電源接口連接在一起,C52電容的另一端接地,主控芯片 RK3188的USBVDD_1V8管腳與C55電容的一端、VCC_18電源接口連接在一起,C55電容的另 一端接地,主控芯片RK3188的USBVDD_3V3管腳與C54電容的一端、VCC_IO電源接口連接 在一起,C54電容的另一端接地,主控芯片RK3188的其他管腳懸空。
[0008] 其中,所述轉(zhuǎn)換電路包括:L0UT接口、ROUT接口、HP_C0N接口、EC1電容、EC2電容、 C149電容、R88電阻、R89電阻、R90電阻、R91電阻、R92電阻、Q8場效應(yīng)管、Q9場效應(yīng)管, 其中,LOUT接口連接EC1電容的正極,EC1電容的負(fù)極與Q8場效應(yīng)管的漏極、R91電阻的一 端連接在一起,ROUT接口連接EC2電容的正極,EC2電容的負(fù)極與Q9場效應(yīng)管的漏極、R90 電阻的一端連接在一起,R90電阻的另一端和R91電阻的另一端一起接地,HP_C0N接口連接 R92電阻的一端,R92電阻的另一端與C149電容的一端、Q8場效應(yīng)管的柵極、Q9場效應(yīng)管 的柵極連接在一起,C149電容的另一端接地,Q8場效應(yīng)管的源極連接R88電阻的一端,R88 電阻的另一端連接L0UT_A節(jié)點,Q9場效應(yīng)管的源極連接R89電阻的一端,R89電阻的另一 端連接R〇UT_A節(jié)點。
[0009] 其中,還包括GPI0電路,所述GPI0電路包括:PHINE_DET接口、R505電阻和R506 電阻,其中,PHINE_DET接口與R505電阻的一端、R506電阻的一端連接在一起,R505電阻的 另一端連接MIC2N節(jié)點,R506電阻的另一端連接VCC_I0電源接口。
[0010] 其中,所述耳機(jī)座J5內(nèi)插接三段式耳機(jī)時,耳機(jī)座J5的管腳1與HP_DET節(jié)點連 接,所述耳機(jī)座J5內(nèi)插接四段式耳機(jī)時,耳機(jī)座J5的管腳1與MIC2N節(jié)點連接。
[0011] 本實用新型的有益效果為:一種耳機(jī)座兼容電路,包括:主控電路、兼容電路和轉(zhuǎn) 換電路,所述主控電路與兼容電路連接,所述轉(zhuǎn)換電路與兼容電路連接,所述主控電路包 括主控芯片RK3188,所述兼容電路包括耳機(jī)座J5,所述主控電路通過主控芯片RK3188的 SARADC_ANI2管腳檢測所述耳機(jī)座J5內(nèi)插入的是三段式耳機(jī)還是四段式耳機(jī),并通過主控 電路和轉(zhuǎn)換電路實現(xiàn)耳機(jī)座J5與三段式耳機(jī)或四段式耳機(jī)的配對,本實用新型公開的耳 機(jī)座兼容電路同時兼容三段式耳機(jī)和四段式耳機(jī),降低了移動互聯(lián)網(wǎng)設(shè)備的成本。
【專利附圖】
【附圖說明】
[0012] 圖1是本實用新型【具體實施方式】提供的耳機(jī)座兼容電路示意圖。
[0013] 圖2是本實用新型【具體實施方式】提供的兼容電路的電路圖。
[0014] 圖3是本實用新型【具體實施方式】提供的主控電路的電路圖。
[0015] 圖4是本實用新型【具體實施方式】提供的轉(zhuǎn)換電路的電路圖。
[0016] 圖5是本實用新型【具體實施方式】提供的GPI0電路的電路圖。
【具體實施方式】
[0017] 下面結(jié)合圖1-圖5并通過【具體實施方式】來進(jìn)一步說明本實用新型的技術(shù)方案。 [0018] 圖1是本實用新型【具體實施方式】提供的耳機(jī)座兼容電路示意圖。
[0019] 一種耳機(jī)座兼容電路,包括:主控電路、兼容電路和轉(zhuǎn)換電路,所述主控電路與兼 容電路連接,所述轉(zhuǎn)換電路與兼容電路連接,所述主控電路包括主控芯片RK3188,所述兼容 電路包括耳機(jī)座J5,所述主控電路通過主控芯片RK3188的SARADC_ANI2管腳檢測所述耳機(jī) 座J5內(nèi)插入的是三段式耳機(jī)還是四段式耳機(jī),并通過主控電路和轉(zhuǎn)換電路實現(xiàn)耳機(jī)座J5 與三段式耳機(jī)或四段式耳機(jī)的配對。
[0020] 如圖2所示,在本實施例中,所述兼容電路還包括:R97電阻、R265電阻、R267電 阻、R269電阻、ED15二極管、ED16二極管、ED17二極管,其中,R97電阻的一端與R265電阻 的一端、R267電阻的一端及HP_DET節(jié)點連接在一起,R265電阻的另一端接地,R267電阻的 另一端連接VCCA_33電源接口,R97電阻的另一端與耳機(jī)座J5的端子5連接,耳機(jī)座J5的 端子1與ED16二極管的一端、MIC2N節(jié)點連接在一起,耳機(jī)座J5的端子3與ED17二極管 的一端、R〇UT_A節(jié)點連接在一起,耳機(jī)座J5的端子4與ED15二極管的一端、L0UT_A節(jié)點連 接在一起,耳機(jī)座J5的端子2連接R269電阻的一端,R269電阻的另一端接地,ED15二極管 的另一端與ED16二極管的另一端、ED17二極管的另一端一起接地。
[0021] 如圖3所示,在本實施例中,所述主控電路還包括:C52電容、C53電容、C54電容、 C55電容、R36電阻、R37電阻、ADKEY_IN接口、BAT_DET接口,其中,主控芯片RK3188的 HSIC_VDD12管腳連接VCC_10電源接口,主控芯片RK3188的JTAG_SEL管腳接地,主控芯片 RK3188的SARADC_ANI0管腳連接BAT_DET接口,主控芯片RK3188的SARADC_ANI1管腳連接 ADKEY_IN接口,主控芯片RK3188的SARADC_ANI2管腳連接HP_DET節(jié)點,主控芯片RK3188 的ADCVDD_1V8管腳與VCC_18電源接口、C53電容的一端連接在一起,C53電容的另一端接 地,主控芯片RK3188的0TG_DM管腳與0TG電纜的0TG_DM電線連接,主控芯片RK3188的 0TG_DP管腳與0TG電纜的0TG_DP電線連接,主控芯片RK3188的0TG_VBUS管腳與0TG電 纜的0TG_DET電線連接,主控芯片RK3188的0TG_ID管腳與0TG電纜的0TG_ID電線連接, 主控芯片RK3188的0TG_RKELVIN管腳連接R36電阻的一端,R36電阻的另一端接地,主控 芯片RK3188的H0ST_RKELVIN管腳連接R37電阻的一端,R37電阻的另一端接地,主控芯片 RK3188的USBVDD_1V0管腳與C52電容的一端、VCC_10電源接口連接在一起,C52電容的另 一端接地,主控芯片RK3188的USBVDD_1V8管腳與C55電容的一端、VCC_18電源接口連接 在一起,C55電容的另一端接地,主控芯片RK3188的USBVDD_3V3管腳與C54電容的一端、 VCC_I0電源接口連接在一起,C54電容的另一端接地,主控芯片RK3188的其他管腳懸空。
[0022] 如圖4所示,在本實施例中,所述轉(zhuǎn)換電路包括:L0UT接口、ROUT接口、HP_C0N接 口、EC1電容、EC2電容、C149電容、R88電阻、R89電阻、R90電阻、R91電阻、R92電阻、Q8場 效應(yīng)管、Q9場效應(yīng)管,其中,LOUT接口連接EC1電容的正極,EC1電容的負(fù)極與Q8場效應(yīng)管 的漏極、R91電阻的一端連接在一起,ROUT接口連接EC2電容的正極,EC2電容的負(fù)極與Q9 場效應(yīng)管的漏極、R90電阻的一端連接在一起,R90電阻的另一端和R91電阻的另一端一起 接地,HP_C0N接口連接R92電阻的一端,R92電阻的另一端與C149電容的一端、Q8場效應(yīng) 管的柵極、Q9場效應(yīng)管的柵極連接在一起,C149電容的另一端接地,Q8場效應(yīng)管的源極連 接R88電阻的一端,R88電阻的另一端連接L0UT_A節(jié)點,Q9場效應(yīng)管的源極連接R89電阻 的一端,R89電阻的另一端連接R0UT_A節(jié)點。
[0023] 如圖5所示,在本實施例中,還包括GPIO(General-Purpose 10 ports,通用10 口) 電路,所述GPI0電路包括:PHINE_DET接口、R505電阻和R506電阻,其中,PHINE_DET接口與 R505電阻的一端、R506電阻的一端連接在一起,R505電阻的另一端連接MIC2N節(jié)點,R506 電阻的另一端連接VCC_I0電源接口。
[0024] 在本實施例中,所述耳機(jī)座J5內(nèi)插接三段式耳機(jī)時,耳機(jī)座J5的管腳1與HP_DET 節(jié)點連接,所述耳機(jī)座J5內(nèi)插接四段式耳機(jī)時,耳機(jī)座J5的管腳1與MIC2N節(jié)點連接。 [0025] 以上所述僅為本實用新型的【具體實施方式】,這些描述只是為了解釋本實用新型的 原理,而不能以任何結(jié)構(gòu)解釋為對本實用新型保護(hù)范圍的限制。基于此處的解釋,本領(lǐng)域的 技術(shù)人員不需要付出創(chuàng)造性的勞動即可聯(lián)想到本實用新型的其它具體實施方法,這些結(jié)構(gòu) 都將落入本實用新型的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1. 一種耳機(jī)座兼容電路,其特征在于,包括:主控電路、兼容電路和轉(zhuǎn)換電路,所述 主控電路與兼容電路連接,所述轉(zhuǎn)換電路與兼容電路連接,所述主控電路包括主控芯片 RK3188,所述兼容電路包括耳機(jī)座J5,所述主控電路通過主控芯片RK3188的SARADC_ANI2 管腳檢測所述耳機(jī)座J5內(nèi)插入的是三段式耳機(jī)還是四段式耳機(jī),并通過主控電路和轉(zhuǎn)換 電路實現(xiàn)耳機(jī)座J5與三段式耳機(jī)或四段式耳機(jī)的配對。
2. 根據(jù)權(quán)利要求1所述的一種耳機(jī)座兼容電路,其特征在于,所述兼容電路還包括: R97電阻、R265電阻、R267電阻、R269電阻、ED15二極管、ED16二極管、ED17二極管,其中, R97電阻的一端與R265電阻的一端、R267電阻的一端及HP_DET節(jié)點連接在一起,R265電 阻的另一端接地,R267電阻的另一端連接VCCA_33電源接口,R97電阻的另一端與耳機(jī)座 J5的端子5連接,耳機(jī)座J5的端子1與ED16二極管的一端、MIC2N節(jié)點連接在一起,耳機(jī) 座J5的端子3與ED17二極管的一端、ROUT_A節(jié)點連接在一起,耳機(jī)座J5的端子4與ED15 二極管的一端、LOUT_A節(jié)點連接在一起,耳機(jī)座J5的端子2連接R269電阻的一端,R269電 阻的另一端接地,ED15二極管的另一端與ED16二極管的另一端、ED17二極管的另一端一起 接地。
3. 根據(jù)權(quán)利要求2所述的一種耳機(jī)座兼容電路,其特征在于,所述主控電路還包括: C52 電容、C53 電容、C54 電容、C55 電容、R36 電阻、R37 電阻、ADKEY_IN 接口、BAT_DET 接口, 其中,主控芯片RK3188的HSIC_VDD12管腳連接VCC_10電源接口,主控芯片RK3188的JTAG_ SEL管腳接地,主控芯片RK3188的SARADC_ANIO管腳連接BAT_DET接口,主控芯片RK3188 的SARADC_ANI1管腳連接ADKEY_IN接口,主控芯片RK3188的SARADC_ANI2管腳連接HP_ DET節(jié)點,主控芯片RK3188的ADCVDD_1V8管腳與VCC_18電源接口、C53電容的一端連接在 一起,C53電容的另一端接地,主控芯片RK3188的OTG_DM管腳與OTG電纜的OTG_DM電線 連接,主控芯片RK3188的OTG_DP管腳與OTG電纜的OTG_DP電線連接,主控芯片RK3188的 OTG_VBUS管腳與OTG電纜的OTG_DET電線連接,主控芯片RK3188的OTG_ID管腳與OTG電 纜的OTG_ID電線連接,主控芯片RK3188的OTG_RKELVIN管腳連接R36電阻的一端,R36電 阻的另一端接地,主控芯片RK3188的HOST_RKELVIN管腳連接R37電阻的一端,R37電阻的 另一端接地,主控芯片RK3188的USBVDD_1V0管腳與C52電容的一端、VCC_10電源接口連接 在一起,C52電容的另一端接地,主控芯片RK3188的USBVDD_1V8管腳與C55電容的一端、 VCC_18電源接口連接在一起,C55電容的另一端接地,主控芯片RK3188的USBVDD_3V3管腳 與C54電容的一端、VCC_IO電源接口連接在一起,C54電容的另一端接地,主控芯片RK3188 的其他管腳懸空。
4. 根據(jù)權(quán)利要求3所述的一種耳機(jī)座兼容電路,其特征在于,所述轉(zhuǎn)換電路包括:LOUT 接口、ROUT接口、HP_CON接口、EC1電容、EC2電容、C149電容、R88電阻、R89電阻、R90電 阻、R91電阻、R92電阻、Q8場效應(yīng)管、Q9場效應(yīng)管,其中,LOUT接口連接EC1電容的正極, EC1電容的負(fù)極與Q8場效應(yīng)管的漏極、R91電阻的一端連接在一起,ROUT接口連接EC2電 容的正極,EC2電容的負(fù)極與Q9場效應(yīng)管的漏極、R90電阻的一端連接在一起,R90電阻的 另一端和R91電阻的另一端一起接地,HP_C0N接口連接R92電阻的一端,R92電阻的另一端 與C149電容的一端、Q8場效應(yīng)管的柵極、Q9場效應(yīng)管的柵極連接在一起,C149電容的另一 端接地,Q8場效應(yīng)管的源極連接R88電阻的一端,R88電阻的另一端連接L0UT_A節(jié)點,Q9 場效應(yīng)管的源極連接R89電阻的一端,R89電阻的另一端連接R0UT_A節(jié)點。
5. 根據(jù)權(quán)利要求3所述的一種耳機(jī)座兼容電路,其特征在于,還包括GPIO電路,所述 GPI0電路包括:PHINE_DET接口、R505電阻和R506電阻,其中,PHINE_DET接口與R505電 阻的一端、R506電阻的一端連接在一起,R505電阻的另一端連接MIC2N節(jié)點,R506電阻的 另一端連接VCC_I0電源接口。
6. 根據(jù)權(quán)利要求3所述的一種耳機(jī)座兼容電路,其特征在于,所述耳機(jī)座J5內(nèi)插接三 段式耳機(jī)時,耳機(jī)座J5的管腳1與HP_DET節(jié)點連接,所述耳機(jī)座J5內(nèi)插接四段式耳機(jī)時, 耳機(jī)座J5的管腳1與MIC2N節(jié)點連接。
【文檔編號】H04R3/00GK203851279SQ201420240901
【公開日】2014年9月24日 申請日期:2014年5月12日 優(yōu)先權(quán)日:2014年5月12日
【發(fā)明者】周瑞鵬 申請人:深圳恒隆電子有限公司