基于鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊的0.4 階Liu混沌系統(tǒng)電路實(shí)現(xiàn)的制作方法
【專(zhuān)利摘要】本發(fā)明提供一種基于鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊的0.4階Liu混沌系統(tǒng)電路,鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,電阻Rx與電容Cx并聯(lián),形成第一部分,電阻Ry與電容Cy并聯(lián),形成第二部分,電阻Rz與電容Cz并聯(lián),形成第三部分,電阻Rw與電容Cw并聯(lián),形成第四部分,級(jí)聯(lián)輸入引腳PI1、PI2和輸出引腳P接第一部分,第一部分接輸出引腳P1和第二部分,第二部分接輸出引腳P2和第三部分,第三部分接輸出引腳P3和第四部分,第四部分接輸出引腳P4和級(jí)聯(lián)輸出引腳PO1、PO2。本發(fā)明采用鏈?zhǔn)浇Y(jié)構(gòu),設(shè)計(jì)制作了PCB電路,0.4階分?jǐn)?shù)階積分電路由六部分組成,因此要用2個(gè)基于鏈?zhǔn)椒謹(jǐn)?shù)階積分模塊電路進(jìn)行串聯(lián)組成,采用這種方法的實(shí)現(xiàn)0.4階分?jǐn)?shù)階混沌系統(tǒng)電路,可靠性高,不易出錯(cuò)。
【專(zhuān)利說(shuō)明】基于鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊的0.4階Liu混沌系統(tǒng)電路實(shí)現(xiàn)
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種通用分?jǐn)?shù)階積分電路模塊及其0.4階混沌系統(tǒng)電路實(shí)現(xiàn),特別涉及一個(gè)基于鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊的0.4階Liu混沌系統(tǒng)及模擬電路實(shí)現(xiàn)。
【背景技術(shù)】
[0002]因?yàn)閷?shí)現(xiàn)分?jǐn)?shù)階混沌系統(tǒng)的電路的電阻和電容都是非常規(guī)電阻和電容,一般采用電阻串聯(lián)和電容并聯(lián)的方法實(shí)現(xiàn),目前,實(shí)現(xiàn)的主要方法是利用現(xiàn)有的電阻和電容在面包板上組合的方法,這種方法可靠性和穩(wěn)定性比較低,并且存在容易出錯(cuò),出錯(cuò)后不易查找等問(wèn)題,本發(fā)明為克服這個(gè)問(wèn)題,采用鏈?zhǔn)浇Y(jié)構(gòu),設(shè)計(jì)制作了 PCB電路,電路由四部分組成,每部分又由四個(gè)電阻和一個(gè)電位器串聯(lián)后,與四個(gè)電容并聯(lián)組成的通用分?jǐn)?shù)階積分模塊電路,0.4階分?jǐn)?shù)階積分電路由六部分組成,因此要用2個(gè)通用分?jǐn)?shù)階積分模塊電路進(jìn)行串聯(lián)組成,采用這種方法的實(shí)現(xiàn)0.4階分?jǐn)?shù)階混沌系統(tǒng)電路,可靠性高,不易出錯(cuò)。
【發(fā)明內(nèi)容】
[0003]本發(fā)明要解決的技術(shù)問(wèn)題是提供一種基于鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊的0.4階Liu混沌系統(tǒng)及模擬電路實(shí)現(xiàn),本發(fā)明采用如下技術(shù)手段實(shí)現(xiàn)發(fā)明目的:
[0004]1、一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,其特征是在于:電阻Rx與電容Cx并聯(lián),形成第一部分,電阻Ry與電容Cy并聯(lián),形成第二部分,電阻Rz與電容Cz并聯(lián),形成第三部分,電阻Rw與電容Cw并聯(lián),形成第四部分,級(jí)聯(lián)輸入引腳PU、PI2和輸出引腳P接第一部分,第一部分接輸出引腳Pl和第二部分,第二部分接輸出引腳P2和第三部分,第三部分接輸出引腳P3和第四部分,第四部分接輸出引腳P4和級(jí)聯(lián)輸出引腳P01、P02。
[0005]2、根據(jù)權(quán)利要求1所述一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,其特征在于:所述電阻Rx由電位器Rxl和電阻Rx2、Rx3、Rx4、Rx5串聯(lián)組成,所述電容Cx由電容CxU Cx2、Cx3、Cx4并聯(lián)組成;所述電阻Ry由電位器Ryl和電阻Ry2、Ry3, Ry4、Ry5串聯(lián)組成,所述電容Cy由電容071、072、073、074,并聯(lián)組成;所述電阻Rz由電位器Rzl和電阻Rz2、Rz3、Rz4、Rz5串聯(lián)組成,所述電容Cz由電容Czl、Cz2、Cz3、Cz4并聯(lián)組成;所述電阻Rw由電位器Rwl和電阻Rw2、Rw3、Rw4、Rw5串聯(lián)組成,所述電容Cw由電容Cwl、Cw2、Cw3、Cw4并聯(lián)組成。
[0006]3、根據(jù)權(quán)利要求1所述一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,所述0.4階積分電路模塊,其特征在于:所述0.4階積分電路模塊由鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I和鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II級(jí)聯(lián)組成,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I級(jí)聯(lián)輸入引腳PI1、PI2懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I輸出引腳P1、P2、P3、P4懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I級(jí)聯(lián)輸出引腳POl接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的PU,鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的P02接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的PI2,鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的P、P1、P3、P4和P01、P02均懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rx = 3.744M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rxl = 1.5M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rx2 = 2M、Rx3 = 200K、Rx4 = 20K、Rx5 = 20K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cx = 15.02uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cxl = 1uF, Cx2 = 4.7uF、Cx3=330nF、Cx4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Ry = 1.392M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Ryl = 1M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Ry2 = 200K、Ry3 = 200K、Ry4 = 0K、Ry5 = OK,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cy = 5.926uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cyl = 4.7uF、Cy2 = luF, Cy3 = 220nF、Cy4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rz = 0.631M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rzl = 0.5M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rz2 = 100K、Rz3 = 20K、Rz4 = 10K、Rz5 = 1K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cz = 1.92uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Czl = luF、Cz2 = 470nF、Cz3 = 220nF、Cz4 = 220nF ;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rw = 0.294M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rwl = 51K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rw2 = 200K、Rw3=20K、Rw4 = 20K、Rw5 = 2K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cw = 0.605uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cwl = 470nF、Cw2 = 10nF、Cw3 = 33nF、Cw4懸空;
[0007]所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rx = 0.143M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Rxl = 100K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rx2 = 20K、Rx3 = 20K、Rx4 = 2K、Rx5 = 1Κ,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cx = 0.183uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cxl = 100nF、Cx2 = 47nF、Cx3 = 33nF、Cx4 = 3.3nF ;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Ry = 0.106M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Ryl = 5.1K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Ry2 = 100K、Ry3 = lK、Ry4 = 0K、Ry5 = 0K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cy = 0.036uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cyl = 33nF、Cy2 = 3.3nF、Cy3、Cy4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Rzl,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rz2、Rz3、Rz4、Rz5均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Czl、Cz2、Cz3、Cz4均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Rwl,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rw2、Rw3、Rw4、Rw5均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cwl、Cw2、Cw3、Cw4均懸空;
[0008]4、基于鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊的0.4階Liu混沌系統(tǒng)電路,其特征在于:
[0009](I) Liu混沌系統(tǒng)i為:
dx ,.—-a(y-x)
dt "
[0010]■— = bx - cxzi a = \{) b = 20.c = 1, d = h = 4
dt
dz 2
—=hx —a
dt
[0011](2)0.4階Liu混沌系統(tǒng)ii為:
[0012]
dax , 、
-=a{v-x)
dta
dav..^= bx-cxzii a = 10? b = 20,c = I, d = 2 5 h = 4, ? = 0.4
df
daz ^ , ?
--hx~ -dz
df
[0013](3)根據(jù)0.4階Liu混沌系統(tǒng)ii構(gòu)造模擬電路,利用運(yùn)算放大器U1、運(yùn)算放大器U2及電阻和0.4階積分電路模塊U5-U6、0.4階積分電路模塊U7_U8、0.4階積分電路模塊U9-U10構(gòu)成反相加法器和反相0.4階積分器,利用乘法器U3和乘法器U4實(shí)現(xiàn)乘法運(yùn)算,所述運(yùn)算放大器Ul和運(yùn)算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN ;
[0014]所述運(yùn)算放大器Ul連接運(yùn)算放大器U2、乘法器U3、乘法器U4和0.4階積分電路模塊U5-U6、0.4階積分電路模塊U7-U8,所述運(yùn)算放大器U2連接乘法器U3、乘法器U4和0.4階積分電路模塊U9-U10,所述乘法器U3連接運(yùn)算放大器Ul,所述乘法器U4連接運(yùn)算放大器U2 ;
[0015]所述運(yùn)算放大器Ul的第I引腳通過(guò)電阻R8與Ul的第6引腳相接,第2引腳通過(guò)電阻R6與第I引腳相接,第3、5、10、12引腳接地,第4引腳接VCC,第11引腳接VEE,第6引腳接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U7的P引腳,第7引腳接輸出y,通過(guò)電阻Rl與第13引腳相接,接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U8的P2引腳,第8引腳接輸出X,通過(guò)電阻R4與第9引腳相接,通過(guò)電阻R5與第2引腳相接,接乘法器U3的第I引腳,接乘法器U4的第I和第3引腳,接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U6的P2引腳,第9引腳接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U5的P引腳,第13引腳通過(guò)電阻R2與第14引腳相接,第14引腳通過(guò)電阻R3與第9引腳相接;
[0016]所述運(yùn)算放大器U2的第1、2、6、7引腳懸空,第3、5、10、12引腳接地,第4引腳接VCC, H 11引腳接VEE,第8引腳輸出Z,通過(guò)電阻R12與第9引腳相接,接乘法器U3的第3引腳,接接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路UlO的P2引腳,第9引腳接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U9的P引腳,第13引腳通過(guò)電阻RlO接第14引腳,第14引腳通過(guò)電阻Rll接第9引腳;
[0017]所述乘法器U3的第I引腳接Ul的第8腳,第3引腳接U2的第8引腳,第2、4、6引腳均接地,第5引腳接VEE,第7引腳通過(guò)電阻R7接Ul第6引腳,第8引腳接VCC ;
[0018]所述乘法器U4的第I和第3引腳接Ul的第7腳,第2、4、6引腳均接地,第5引腳接VEE,第7引腳通過(guò)電阻R9接U2第13引腳,第8引腳接VCC0
[0019]所述0.4階積分電路模塊U5-U6中的U5的PI1、PI2、PU P2、P3、P4引腳懸空,P引腳接運(yùn)算放大器Ul的第9引腳,U6的P、P1、P3、P4引腳懸空,P2引腳接接運(yùn)算放大器Ul的第8引腳,U5級(jí)聯(lián)輸出引腳POl接U6的PI1,U5的P02接U6的PI2 ;
[0020]所述0.4階積分電路模塊U7-U8中的U7的PI1、PI2、PU P2、P3、P4引腳懸空,P引腳接運(yùn)算放大器Ul的第6引腳,U8的P、P1、P3、P4引腳懸空,P2引腳接接運(yùn)算放大器Ul的第7引腳,U7級(jí)聯(lián)輸出引腳POl接U8的PI1,U7的P02接U8的PI2 ;
[0021]所述0.4階積分電路模塊U9-U10中的U9的PU、PI2、PU P2、P3、P4引腳懸空,P引腳接運(yùn)算放大器U2的第9引腳,UlO的P、P1、P3、P4引腳懸空,P2引腳接接運(yùn)算放大器U2的第8引腳,U9級(jí)聯(lián)輸出引腳POl接UlO的PI1,U9的P02接UlO的PI2。
[0022]本發(fā)明的有益果是:采用鏈?zhǔn)浇Y(jié)構(gòu),設(shè)計(jì)制作了 PCB電路,電路由四部分組成,每部分又由四個(gè)電阻和一個(gè)電位器串聯(lián)后,與四個(gè)電容并聯(lián)組成的通用分?jǐn)?shù)階積分模塊電路,0.4階分?jǐn)?shù)階積分電路由六部分組成,因此要用2個(gè)通用分?jǐn)?shù)階積分模塊電路進(jìn)行串聯(lián)組成,采用這種方法的實(shí)現(xiàn)0.4階分?jǐn)?shù)階混沌系統(tǒng)電路,可靠性高,不易出錯(cuò)。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0023]圖1為本發(fā)明的鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊內(nèi)部結(jié)構(gòu)示意圖(a)、內(nèi)部實(shí)際連接圖(b)和0.4階積分電路實(shí)際連接圖(c)。
[0024]圖2為本發(fā)明優(yōu)選實(shí)施例的電路連接結(jié)構(gòu)示意圖。
[0025]圖3和圖4為本發(fā)明的電路實(shí)際連接圖。
【具體實(shí)施方式】
[0026]下面結(jié)合附圖和優(yōu)選實(shí)施例對(duì)本發(fā)明作更進(jìn)一步的詳細(xì)描述,參見(jiàn)圖1-圖4。
[0027]1、一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,其特征是在于:電阻Rx與電容Cx并聯(lián),形成第一部分,電阻Ry與電容Cy并聯(lián),形成第二部分,電阻Rz與電容Cz并聯(lián),形成第三部分,電阻Rw與電容Cw并聯(lián),形成第四部分,級(jí)聯(lián)輸入引腳PU、PI2和輸出引腳P接第一部分,第一部分接輸出引腳Pl和第二部分,第二部分接輸出引腳P2和第三部分,第三部分接輸出引腳P3和第四部分,第四部分接輸出引腳P4和級(jí)聯(lián)輸出引腳P01、P02。
[0028]2、根據(jù)權(quán)利要求1所述一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,其特征在于:所述電阻Rx由電位器Rxl和電阻Rx2、Rx3、Rx4、Rx5串聯(lián)組成,所述電容Cx由電容CxU Cx2、Cx3、Cx4并聯(lián)組成;所述電阻Ry由電位器Ryl和電阻Ry2、Ry3, Ry4、Ry5串聯(lián)組成,所述電容Cy由電容071、072、073、074,并聯(lián)組成;所述電阻Rz由電位器Rzl和電阻Rz2、Rz3、Rz4、Rz5串聯(lián)組成,所述電容Cz由電容Czl、Cz2、Cz3、Cz4并聯(lián)組成;所述電阻Rw由電位器Rwl和電阻Rw2、Rw3、Rw4、Rw5串聯(lián)組成,所述電容Cw由電容Cwl、Cw2、Cw3、Cw4并聯(lián)組成。
[0029]3、根據(jù)權(quán)利要求1所述一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,所述0.4階積分電路模塊,其特征在于:所述0.4階積分電路模塊由鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I和鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II級(jí)聯(lián)組成,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I級(jí)聯(lián)輸入引腳PI1、PI2懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I輸出引腳P1、P2、P3、P4懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I級(jí)聯(lián)輸出引腳POl接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的PU,鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的P02接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的PI2,鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的P、P1、P3、P4和P01、P02均懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rx = 3.744M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rxl = 1.5M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rx2 = 2M、Rx3 = 200K、Rx4 = 20K、Rx5 = 20K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cx = 15.02uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cxl = 1uF, Cx2 = 4.7uF、Cx3=330nF、Cx4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Ry = 1.392M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Ryl = 1M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Ry2 = 200K、Ry3 = 200K、Ry4 = 0K、Ry5 = OK,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cy = 5.926uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cyl = 4.7uF、Cy2 = luF, Cy3 = 220nF、Cy4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rz = 0.631M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rzl = 0.5M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rz2 = 100K、Rz3 = 20K、Rz4 = 10K、Rz5 = 1K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cz = 1.92uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Czl = luF、Cz2 = 470nF、Cz3 = 220nF、Cz4 = 220nF ;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rw = 0.294M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rwl = 51K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rw2 = 200K、Rw3=20K、Rw4 = 20K、Rw5 = 2K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cw = 0.605uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cwl = 470nF、Cw2 = 10nF、Cw3 = 33nF、Cw4懸空;
[0030]所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rx = 0.143M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Rxl = 100K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rx2 = 20K、Rx3 = 20K、Rx4 = 2K、Rx5 = IK,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cx = 0.183uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cxl = 100nF、Cx2 = 47nF、Cx3 = 33nF、Cx4 = 3.3nF ;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Ry = 0.106M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Ryl = 5.1K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Ry2 = 100K、Ry3 = lK、Ry4 = 0K、Ry5 = OK,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cy = 0.036uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cyl = 33nF、Cy2 = 3.3nF、Cy3、Cy4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器RzI,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rz2、Rz3、Rz4、Rz5均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Czl、Cz2、Cz3、Cz4均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Rwl,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rw2、Rw3、Rw4、Rw5均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cwl、Cw2、Cw3、Cw4均懸空;
[0031]4、基于鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊的0.4階Liu混沌系統(tǒng)電路,其特征在于:
[0032](I) Liu混沌系統(tǒng)i為:
【權(quán)利要求】
1.一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,其特征是在于:電阻Rx與電容Cx并聯(lián),形成第一部分,電阻Ry與電容Cy并聯(lián),形成第二部分,電阻Rz與電容Cz并聯(lián),形成第三部分,電阻Rw與電容Cw并聯(lián),形成第四部分,級(jí)聯(lián)輸入引腳PI1、PI2和輸出引腳P接第一部分,第一部分接輸出引腳Pl和第二部分,第二部分接輸出引腳P2和第三部分,第三部分接輸出引腳P3和第四部分,第四部分接輸出引腳P4和級(jí)聯(lián)輸出引腳P01、P02。
2.根據(jù)權(quán)利要求1所述一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,其特征在于:所述電阻Rx由電位器Rxl和電阻Rx2、Rx3、Rx4、Rx5串聯(lián)組成,所述電容Cx由電容Cx1、Cx2、Cx3、Cx4并聯(lián)組成;所述電阻Ry由電位器Ryl和電阻Ry2、Ry3、Ry4、Ry5串聯(lián)組成,所述電容Cy由電容Cyl、Cy2、Cy3、Cy4,并聯(lián)組成;所述電阻Rz由電位器Rzl和電阻Rz2、Rz3、Rz4、Rz5串聯(lián)組成,所述電容Cz由電容Czl、Cz2、Cz3、Cz4并聯(lián)組成;所述電阻Rw由電位器Rwl和電阻Rw2、Rw3、Rw4、Rw5串聯(lián)組成,所述電容Cw由電容Cwl、Cw2、Cw3、Cw4并聯(lián)組成。
3.根據(jù)權(quán)利要求1所述一種鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊,所述0.4階積分電路模塊,其特征在于:所述0.4階積分電路模塊由鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I和鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II級(jí)聯(lián)組成,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I級(jí)聯(lián)輸入引腳PI1、PI2懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I輸出引腳PU P2、P3、P4懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I級(jí)聯(lián)輸出引腳POl接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的PU,鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的P02接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的PI2,鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的P、P1、P3、P4和P01、P02均懸空,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rx = 3.744M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rxl = 1.5M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rx2 = 2M、Rx3 = 200K、Rx4 = 20K、Rx5 = 20K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cx = 15.02uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cxl = 1uF, Cx2 = 4.7uF、Cx3 =330nF、Cx4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Ry = 1.392M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Ryl = 1M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Ry2 = 200K、Ry3 = 200K、Ry4=0K、Ry5 = OK,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cy = 5.926uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cyl = 4.7uF、Cy2 = luF、Cy3 = 220nF、Cy4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rz = 0.631M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rzl = 0.5M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rz2 = 100K、Rz3 = 20K、Rz4 = 10K、Rz5 = 1K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cz = 1.92uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Czl = 1uF、Cz2 = 470nF、Cz3 =220nF、Cz4 = 220nF ;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rw = 0.294M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電位器Rwl = 51K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電阻Rw2 = 200K、Rw3 = 20K、Rw4 = 20K、Rw5 = 2K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路I的電容Cw = 0.605uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路 I 的電容 Cwl = 470nF、Cw2 = 100nF、Cw3 = 33nF、Cw4 懸空; 所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rx = 0.143M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Rxl = 100K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rx2 = 20K、Rx3 = 20K、Rx4 = 2K、Rx5 = 1Κ,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cx = 0.183uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cxl = 100nF、Cx2 = 47nF、Cx3 = 33nF、Cx4 = 3.3nF ;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Ry = 0.106M,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Ryl = 5.1K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Ry2 = 100K、Ry3 = lK、Ry4 = 0K、Ry5 = 0K,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cy = 0.036uF,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cyl = 33nF、Cy2 = 3.3nF、Cy3、Cy4懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Rzl,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rz2、Rz3、Rz4、Rz5均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Czl、Cz2、Cz3、Cz4均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電位器Rwl,所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電阻Rw2、Rw3、Rw4、Rw5均懸空;所述鏈?zhǔn)椒謹(jǐn)?shù)階積分電路II的電容Cwl、Cw2、Cw3、Cw4均懸空。
4.基于鏈?zhǔn)椒謹(jǐn)?shù)階積分電路模塊的0.4階Liu混沌系統(tǒng)電路,其特征在于: (1)Liu混沛系統(tǒng)i為:
dx _ ( 、
—= a(y-1)
at< —=hx -cxzi a 二 I O, h = 20.c = I d = 2.5, h = 4
dt
—= hx2-d
dt (2)0.4階Liu混沌系統(tǒng)ii為:
dax ( 、
-=a(y-x) dta ,
dav< ^—~bx-cxzii α = 10, 0 = 20,c = l, d = 2.5, A = 4,a = 0.4
df
^ = hx -dz
dta (3)根據(jù)0.4階Liu混沌系統(tǒng)ii構(gòu)造模擬電路,利用運(yùn)算放大器U1、運(yùn)算放大器U2及電阻和0.4階積分電路模塊U5-U6、0.4階積分電路模塊U7-U8、0.4階積分電路模塊U9-U10構(gòu)成反相加法器和反相0.4階積分器,利用乘法器U3和乘法器U4實(shí)現(xiàn)乘法運(yùn)算,所述運(yùn)算放大器Ul和運(yùn)算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN ; 所述運(yùn)算放大器Ul連接運(yùn)算放大器U2、乘法器U3、乘法器U4和0.4階積分電路模塊U5-U6、0.4階積分電路模塊U7-U8,所述運(yùn)算放大器U2連接乘法器U3、乘法器U4和0.4階積分電路模塊U9-U10,所述乘法器U3連接運(yùn)算放大器Ul,所述乘法器U4連接運(yùn)算放大器U2 ; 所述運(yùn)算放大器Ul的第I引腳通過(guò)電阻R8與Ul的第6引腳相接,第2引腳通過(guò)電阻R6與第I引腳相接,第3、5、10、12引腳接地,第4引腳接VCC,第11引腳接VEE,第6引腳接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U7的P引腳,第7引腳接輸出y,通過(guò)電阻Rl與第13引腳相接,接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U8的P2引腳,第8引腳接輸出X,通過(guò)電阻R4與第9引腳相接,通過(guò)電阻R5與第2引腳相接,接乘法器U3的第I引腳,接乘法器U4的第I和第3引腳,接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U6的P2引腳,第9引腳接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U5的P引腳,第13引腳通過(guò)電阻R2與第14引腳相接,第14引腳通過(guò)電阻R3與第9引腳相接; 所述運(yùn)算放大器U2的第1、2、6、7引腳懸空,第3、5、10、12引腳接地,第4引腳接VCC,第11引腳接VEE,第8引腳輸出z,通過(guò)電阻R12與第9引腳相接,接乘法器U3的第3引腳,接接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路UlO的P2引腳,第9引腳接鏈?zhǔn)椒謹(jǐn)?shù)階積分電路U9的P引腳,第13引腳通過(guò)電阻RlO接第14引腳,第14引腳通過(guò)電阻Rll接第9引腳; 所述乘法器U3的第I引腳接Ul的第8腳,第3引腳接U2的第8引腳,第2、4、6引腳均接地,第5引腳接VEE,第7引腳通過(guò)電阻R7接Ul第6引腳,第8引腳接VCC ; 所述乘法器U4的第I和第3引腳接Ul的第7腳,第2、4、6引腳均接地,第5引腳接VEE,H 7引腳通過(guò)電阻R9接U2第13引腳,第8引腳接VCC0 所述0.4階積分電路模塊U5-U6中的U5的PI1、PI2、PU P2、P3、P4引腳懸空,P引腳接運(yùn)算放大器Ul的第9引腳,U6的P、P1、P3、P4引腳懸空,P2引腳接接運(yùn)算放大器Ul的第8引腳,U5級(jí)聯(lián)輸出引腳POl接U6的PI1,U5的P02接U6的PI2 ; 所述0.4階積分電路模塊U7-U8中的U7的PI1、PI2、PU P2、P3、P4引腳懸空,P引腳接運(yùn)算放大器Ul的第6引腳,U8的P、P1、P3、P4引腳懸空,P2引腳接接運(yùn)算放大器Ul的第7引腳,U7級(jí)聯(lián)輸出引腳POl接U8的PI1,U7的P02接U8的PI2 ; 所述0.4階積分電路模塊U9-U10中的U9的PI1、PI2、P1、P2、P3、P4引腳懸空,P引腳接運(yùn)算放大器U2的第9引腳,UlO的P、P1、P3、P4引腳懸空,P2引腳接接運(yùn)算放大器U2的第8引腳,U9級(jí)聯(lián)輸出引腳POl接UlO的PI1,U9的P02接UlO的PI2。
【文檔編號(hào)】H04L9/00GK104202152SQ201410483709
【公開(kāi)日】2014年12月10日 申請(qǐng)日期:2014年9月19日 優(yōu)先權(quán)日:2014年9月19日
【發(fā)明者】王春梅 申請(qǐng)人:王春梅