具有時鐘同步功能的fc網(wǎng)絡(luò)端口仿真卡的制作方法
【專利摘要】本實用新型公開了具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡,包括寄存器F1、寄存器F2、寄存器F3、寄存器F4、寄存器F5、與門A1和與門A2,所述的寄存器F1的正輸出端Q1與寄存器F2的觸發(fā)端D2連接;所述的寄存器F2的正輸出端Q2與寄存器F3的觸發(fā)端D3連接;所述的寄存器F3的觸發(fā)端D3和正輸出端Q3均連接在與門A1的輸入端;所述的寄存器F4的正輸出端Q4和寄存器F5的觸發(fā)端D5連接;所述的與門A1的輸出端和與門A2的輸入端均連接在寄存器F5的使能端CE上。本實用新型通過上述原理,支持多個監(jiān)控卡的時鐘同步,為機載網(wǎng)絡(luò)綜合通信提供可靠的依據(jù)和可供參考的重要數(shù)據(jù)。
【專利說明】具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及網(wǎng)絡(luò)端口領(lǐng)域,具體涉及具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡。
【背景技術(shù)】
[0002]FC網(wǎng)絡(luò)雙端口仿真卡用于根據(jù)FC協(xié)議的定義,實現(xiàn)數(shù)據(jù)通信。具體包括將來自用戶軟件的數(shù)據(jù)封裝成FC幀,根據(jù)發(fā)送協(xié)議要求,發(fā)送到FC網(wǎng)絡(luò)中;WFC網(wǎng)絡(luò)接收本端口的FC幀,解析出用戶數(shù)據(jù),提交到用戶軟件。在雙端口通信中,系統(tǒng)要求兩個獨立的雙端口,能獨立的進行數(shù)據(jù)通信,能夠分別一個網(wǎng)絡(luò)設(shè)備。由于FC仿真卡采用一個PCIE接口傳輸兩個端口的數(shù)據(jù),需要進行兩個端口的數(shù)據(jù)區(qū)分。單端口通信時雙向數(shù)據(jù)帶寬發(fā)送速率160MB/s,接收180M/S ;雙端口通信時各端口雙向數(shù)據(jù)帶寬發(fā)送速率120MB/S,接收速率160MB/s。另外,現(xiàn)在的FC網(wǎng)絡(luò)雙端口仿真卡全網(wǎng)時鐘不同步,會造成一些特殊的故障,如數(shù)據(jù)和信息丟失,信息邏輯混亂,不能為機載網(wǎng)絡(luò)綜合通信提供可靠的依據(jù)和可供參考的重要數(shù)據(jù)。
實用新型內(nèi)容
[0003]本實用新型克服了現(xiàn)有技術(shù)的不足,提供具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡,支持多個監(jiān)控卡的時鐘同步,為機載網(wǎng)絡(luò)綜合通信提供可靠的依據(jù)和可供參考的重要數(shù)據(jù)。
[0004]為解決上述的技術(shù)問題,本實用新型采用以下技術(shù)方案:具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡,包括寄存器F1、寄存器F2、寄存器F3、寄存器F4、寄存器F5、與門Al和與門A2,所述的寄存器Fl的正輸出端Ql與寄存器F2的觸發(fā)端D2連接;所述的寄存器F2的正輸出端Q2與寄存器F3的觸發(fā)端D3連接;所述的寄存器F3的觸發(fā)端D3和正輸出端Q3均連接在與門Al的輸入端;所述的寄存器F4的正輸出端Q4和寄存器F5的觸發(fā)端D5連接;所述的與門Al的輸出端和與門A2的輸入端均連接在寄存器F5的使能端CE上;所述的寄存器F2、寄存器F3和寄存器F5的時鐘信號端連接在一起,寄存器F1、與門A2的輸入端和寄存器F4的時鐘信號端連接在一起;所述的與門A2的輸出端連接寄存器Fl的復(fù)位端CLK。
[0005]所述的寄存器F2、寄存器F3和寄存器F5的時鐘信號端均連接本地時鐘。
[0006]所述的寄存器F1、與門A2的輸入端和寄存器F4的時鐘信號端均連接異步時鐘。
[0007]所述的寄存器F4的觸發(fā)端連接輸入信號終端。
[0008]所述的寄存器Fl的觸發(fā)端Dl與電源連接。
[0009]與現(xiàn)有技術(shù)相比,本實用新型的有益效果是:
[0010]1、本實用新型的FC網(wǎng)絡(luò)雙端口仿真卡具有同步時鐘功能,實現(xiàn)對存儲在磁盤陣列上的FC數(shù)據(jù)幀進行檢索、處理和實時顯示,可為機載網(wǎng)絡(luò)綜合通信設(shè)計提供可靠的依據(jù)和可供參考的重要數(shù)據(jù)。
[0011]2、本實用新型支持多個監(jiān)控卡的時鐘同步,最大支持四塊監(jiān)控卡的協(xié)同操作?!緦@綀D】
【附圖說明】
[0012]圖1為本實用新型的原理圖。
【具體實施方式】
[0013]下面結(jié)合附圖對本實用新型作進一步闡述,本實用新型的實施例不限于此。
[0014]實施例:
[0015]如圖1所示,本實用新型包括寄存器Fl、寄存器F2、寄存器F3、寄存器F4、寄存器F5、與門Al和與門A2,與門A2的輸出端連接寄存器Fl的復(fù)位端CLK,寄存器F4的觸發(fā)端連接輸入信號終端,寄存器Fl的觸發(fā)端Dl與電源連接。本實施例的寄存器Fl的正輸出端Ql與寄存器F2的觸發(fā)端D2連接;寄存器F2的正輸出端Q2與寄存器F3的觸發(fā)端D3連接;寄存器F3的觸發(fā)端D3和正輸出端Q3均連接在與門Al的輸入端;寄存器F4的正輸出端Q4和寄存器F5的觸發(fā)端D5連接。本實施例的與門Al的輸出端和與門A2的輸入端均連接在寄存器F5的使能端CE上。本實施例的寄存器F2、寄存器F3和寄存器F5的時鐘信號端連接在一起,存器F2、寄存器F3和寄存器F5的時鐘信號端均連接本地時鐘。寄存器F1、與門A2的輸入端和寄存器F4的時鐘信號端連接在一起,寄寄存器F1、與門A2的輸入端和寄存器F4的時鐘信號端均連接異步時鐘。
[0016]該FC網(wǎng)絡(luò)雙端口仿真卡具有同步時鐘功能,實現(xiàn)對存儲在磁盤陣列上的FC數(shù)據(jù)幀進行檢索、處理和實時顯示,可為機載網(wǎng)絡(luò)綜合通信設(shè)計提供可靠的依據(jù)和可供參考的重要數(shù)據(jù)。其中的輸入信號終端接收的是中央處理器輸出的數(shù)據(jù)。
[0017]如上所述便可實現(xiàn)該實用新型。
【權(quán)利要求】
1.具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡,其特征在于:包括寄存器F1、寄存器F2、寄存器F3、寄存器F4、寄存器F5、與門Al和與門A2,所述的寄存器Fl的正輸出端Ql與寄存器F2的觸發(fā)端D2連接;所述的寄存器F2的正輸出端Q2與寄存器F3的觸發(fā)端D3連接;所述的寄存器F3的觸發(fā)端D3和正輸出端Q3均連接在與門Al的輸入端;所述的寄存器F4的正輸出端Q4和寄存器F5的觸發(fā)端D5連接;所述的與門Al的輸出端和與門A2的輸入端均連接在寄存器F5的使能端CE上;所述的寄存器F2、寄存器F3和寄存器F5的時鐘信號端連接在一起,寄存器F1、與門A2的輸入端和寄存器F4的時鐘信號端連接在一起;所述的與門A2的輸出端連接寄存器Fl的復(fù)位端CLK。
2.根據(jù)權(quán)利要求1所述的具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡,其特征在于:所述的寄存器F2、寄存器F3和寄存器F5的時鐘信號端均連接本地時鐘。
3.根據(jù)權(quán)利要求1所述的具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡,其特征在于:所述的寄存器F1、與門A2的輸入端和寄存器F4的時鐘信號端均連接異步時鐘。
4.根據(jù)權(quán)利要求1所述的具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡,其特征在于:所述的寄存器F4的觸發(fā)端連接輸入信號終端。
5.根據(jù)權(quán)利要求1-4任意一項所述的具有時鐘同步功能的FC網(wǎng)絡(luò)端口仿真卡,其特征在于:所述的寄存器Fl的觸發(fā)端Dl與電源連接。
【文檔編號】H04L12/935GK203399138SQ201320510888
【公開日】2014年1月15日 申請日期:2013年8月21日 優(yōu)先權(quán)日:2013年8月21日
【發(fā)明者】胡鋼, 邱昆 申請人:成都成電光信科技有限責(zé)任公司