專(zhuān)利名稱(chēng):輔同步信號(hào)序列處理方法及裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及通信領(lǐng)域,具體而言,涉及一種輔同步信號(hào)序列處理方法及裝置。
背景技術(shù):
在LTE系統(tǒng)中,小區(qū)搜索過(guò)程主要包括時(shí)間和頻率同步的完成,小區(qū)標(biāo)識(shí)號(hào)的獲取和幀定時(shí)的確定,以及小區(qū)其他控制信息的檢測(cè)。小區(qū)搜索主要利用了同步信道 (Synchronization Channel,簡(jiǎn)稱(chēng)為 SCH)和廣播信道(Broadcast Channel,簡(jiǎn)稱(chēng)為 BCH)的信息,由于搜索是分步進(jìn)行,所以在小區(qū)同步,以及小區(qū)標(biāo)識(shí)號(hào)獲取過(guò)程中,根據(jù)在物理上或者邏輯上功能的不同,將SCH分為主同步信道(Primary Synchronization Channel,簡(jiǎn)稱(chēng)為 P-SCH)和輔同步信道(Secondary Synchronization Channel,簡(jiǎn)稱(chēng)為 S-SCH)。其中,主同步信道主要用來(lái)進(jìn)行時(shí)/頻域同步獲取,而輔同步的主要功能是小區(qū)標(biāo)識(shí)號(hào)檢測(cè)。
由于輔同步信號(hào)的生成比較復(fù)雜,在實(shí)現(xiàn)中如果采用實(shí)時(shí)計(jì)算的方式,資源消耗和處理時(shí)延都比較大;而如果采用提前計(jì)算,然后存儲(chǔ)使用的方式,由于輔同步信號(hào)序列的種類(lèi)非常多,會(huì)帶來(lái)較大的存儲(chǔ)空間消耗。因此,現(xiàn)有技術(shù)在輔同步信號(hào)的處理過(guò)程中,存在消耗資源大,處理時(shí)延長(zhǎng),成本高,以及實(shí)現(xiàn)效率不高的問(wèn)題。發(fā)明內(nèi)容
針對(duì)現(xiàn)有技術(shù)在輔同步信號(hào)的處理過(guò)程中,存在消耗資源大,處理時(shí)延長(zhǎng),成本高,以及實(shí)現(xiàn)效率不高的問(wèn)題,本發(fā)明提供了一種輔同步信號(hào)序列處理方法及裝置,以至少解決上述問(wèn)題。
根據(jù)本發(fā)明的一個(gè)方面,提供了一種輔同步信號(hào)序列處理方法,包括根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的 索引取值;采用m序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)所述輔同步信號(hào)序列中的所述索引取值和/或小區(qū)索引確定所述移位寄存器的輸出位置;輸出所述輸出位置的值之后,順時(shí)針移位所述移位寄存器;循環(huán)執(zhí)行輸出所述輸出位置的值以及順時(shí)針移位所述移位寄存器的步驟,得到序列。
優(yōu)選地,在得到所述序列之后,所述方法還包括對(duì)至少兩個(gè)所述序列中的序列值進(jìn)行模二加法運(yùn)算,將進(jìn)行所述模二加法運(yùn)算后獲得的序列中的序列值進(jìn)行奇偶選擇輸出,獲得輔同步信號(hào)序列。
優(yōu)選地,在輸出所述輸出位置的值之后順時(shí)針移位所述移位寄存器的步驟之后, 每次均對(duì)輸出位置輸出的至少兩個(gè)值進(jìn)行模二加法運(yùn)算,將進(jìn)行所述模二加法運(yùn)算后獲得的序列值進(jìn)行奇偶輸出,循環(huán)執(zhí)行輸出所述輸出位置的值以及順時(shí)針移位所述移位寄存器的步驟,直到獲得輔同步信號(hào)序列。
優(yōu)選地,通過(guò)以下步驟得到所述m序列使用初始值對(duì)生成m序列的移位寄存器進(jìn)行初始化;二進(jìn)制序列輸出步驟輸出所述生成m序列的移位寄存器輸出位置的值之后,將所述生成m序列的移位寄存器輸出位置的輸出反饋值與所述生成m序列的移位寄存器的抽頭位置所對(duì)應(yīng)的值進(jìn)行異或操作,并將所述異或操作的結(jié)果輸入到所述等待輸出的序列的最末端,順時(shí)針移位所述生成m序列的移位寄存器;循環(huán)所述二進(jìn)制序列輸出步驟;將輸出的所述二進(jìn)制序列進(jìn)行雙極化操作,獲得所述m序列。
優(yōu)選地,通過(guò)改變所述生成m序列的移位寄存器的所述抽頭位置的方式進(jìn)行輸出、移位操作,獲得用于生成不同類(lèi)型的所述m序列。
優(yōu)選地,根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值包括對(duì)所述小區(qū)組索引進(jìn)行分組;建立分組后各組中的所述小區(qū)組索引與所述輔同步信號(hào)序列的所述索引取值的范圍之間的函數(shù)關(guān)系式;根據(jù)輸入的所述小區(qū)組索引和所述小區(qū)組索引與所述輔同步信號(hào)序列的所述索引取值之間的函數(shù)關(guān)系式,確定所述輔同步信號(hào)序列的所述索引取值。
根據(jù)本發(fā)明的另一方面,提供了一種輔同步信號(hào)序列處理裝置,包括第一確定模塊,用于根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值;第二確定模塊,用于采用m 序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)所述輔同步信號(hào)序列中的所述索引取值和/或小區(qū)索引確定所述移位寄存器的輸出位置;移位模塊,用于輸出所述輸出位置的值之后,順時(shí)針移位所述移位寄存器;循環(huán)模塊,用于調(diào)用所述移位模塊,得到序列。
優(yōu)選地,還包括模二加法器模塊,連接至所述循環(huán)模塊,用于在得到所述序列之后,對(duì)至少兩個(gè)所述序列中的序列值進(jìn)行模二加法運(yùn)算;選擇模塊,連接至所述模二加法器模塊,用于將進(jìn)行所述模二加法運(yùn)算后獲得的序列中的序列值進(jìn)行奇偶選擇輸出,獲得輔同步信號(hào)序列。
優(yōu)選地,還包括模二加法器模塊,連接至移位模塊,用于在輸出所述輸出位置的值之后順時(shí)針移位所述移位寄存器的步驟之后,對(duì)輸出位置輸出的至少兩個(gè)值進(jìn)行模二加法運(yùn)算;選擇模塊,連接至所述模二加法器模塊,用于將進(jìn)行所述模二加法運(yùn)算后獲得的序列值進(jìn)行奇偶選擇輸出;循環(huán)模塊,用于依次調(diào)用所述模二加法器模塊、所述選擇模塊,直到獲得輔同步信號(hào)序列。
優(yōu)選地,所述第二確定模塊包括初始化模塊,用于使用初始值對(duì)生成m序 列的移位寄存器進(jìn)行初始化;二進(jìn)制序列輸出模塊,用于執(zhí)行二進(jìn)制序列輸出步驟輸出所述生成m序列的移位寄存器輸出位置的值之后,將所述生成m序列的移位寄存器輸出位置的輸出反饋值與所述生成m序列的移位寄存器的抽頭位置所對(duì)應(yīng)的值進(jìn)行異或操作,并將所述異或操作的結(jié)果輸入到所述等待輸出的序列的最末端,順時(shí)針移位所述生成m序列的移位寄存器;循環(huán)所述二進(jìn)制序列輸出步驟;雙極化模塊,用于將輸出的所述二進(jìn)制序列進(jìn)行雙極化操作,獲得所述m序列。
優(yōu)選地,所述第一確定模塊包括分組模塊,用于對(duì)所述小區(qū)組索引進(jìn)行分組;建立模塊,用于建立分組后各組中的所述小區(qū)組索引與所述輔同步信號(hào)序列的所述索引取值的范圍之間的函數(shù)關(guān)系式;確定模塊,用于根據(jù)輸入的所述小區(qū)組索引和所述小區(qū)組索引與所述輔同步信號(hào)序列的所述索引取值之間的函數(shù)關(guān)系式,確定所述輔同步信號(hào)序列的所述索引取值。
通過(guò)本發(fā)明,采用根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值;采用m 序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)所述輔同步信號(hào)序列中的所述索引取值和/或小區(qū)索引確定所述移位寄存器的輸出位置;輸出所述輸出位置的值之后,順時(shí)針移位所述移位寄存器;循環(huán)執(zhí)行輸出所述輸出位置的值以及順時(shí)針移位所述移位寄存器的步驟,得到序列,解決了現(xiàn)有技術(shù)中對(duì)輔同步序列處理時(shí),存在消耗資源大,處理時(shí)延長(zhǎng),成本高,以及實(shí)現(xiàn)效率不高的問(wèn)題,進(jìn)而達(dá)到了節(jié)約資源,提高處理效率的效果。
此處所說(shuō)明的附圖用來(lái)提供對(duì)本發(fā)明的進(jìn)一步理解,構(gòu)成本申請(qǐng)的一部分,本發(fā)明的示意性實(shí)施例及其說(shuō)明用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定。在附圖中
圖1是根據(jù)本發(fā)明實(shí)施的輔同步信號(hào)序列處理方法的流程圖2是根據(jù)本發(fā)明實(shí)施例的輔同步信號(hào)序列處理裝置的結(jié)構(gòu)框圖3是根據(jù)本發(fā)明實(shí)施例的優(yōu)選的輔同步信號(hào)序列處理裝置一的結(jié)構(gòu)框圖4是根據(jù)本發(fā)明實(shí)施例的優(yōu)選的輔同步信號(hào)序列處理裝置二的結(jié)構(gòu)框圖5是根據(jù)本發(fā)明實(shí)施例的輔同步信號(hào)處理裝置中優(yōu)選第二確定模塊的結(jié)構(gòu)框圖6是根據(jù)本發(fā)明實(shí)施例的輔同步信號(hào)處理裝置中優(yōu)選第一確定模塊的結(jié)構(gòu)框圖7是根據(jù)本發(fā)明優(yōu)選實(shí)施例的輔同步信號(hào)序列生成裝置的結(jié)構(gòu)框圖8是根據(jù)本發(fā)明優(yōu)選實(shí)施例的生成輔同步信號(hào)序列的二進(jìn)制序列生成裝置的結(jié)構(gòu)框圖9是根據(jù)本發(fā)明優(yōu)選實(shí)施例的生成輔同步信號(hào)序列的序列的生成裝置的結(jié)構(gòu)框圖。
具體實(shí)施方式
下文中將參考附圖并結(jié)合實(shí)施例來(lái)詳細(xì)說(shuō)明本發(fā)明。需要說(shuō)明的是,在不沖突的情況下,本申請(qǐng)中的實(shí)施例及實(shí)施例中的特征可以相互組合。
在本實(shí)施例中,提供了一種輔同步信號(hào)序列處理方法,圖1是根據(jù)本發(fā)明實(shí)施的輔同步信號(hào)序列處理方法的流程圖,如圖1所示,該方法包括如下步驟
步驟S102,根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值;
步驟S104,采用m序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)輔同步信號(hào)序列中的索引取值和/或小區(qū)索引確定該移位寄存器的輸出位置;
步驟S106,輸出輸出位置的值之后,順時(shí)針移位移位寄存器;
步驟S108,循環(huán)執(zhí)行輸出輸出位置的值以及順時(shí)針移位該移位寄存器的步驟,得到序列。
通過(guò)上述步驟,通過(guò)采用m序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)確定的移位寄存器的輸出位置循環(huán)輸出序列值,相對(duì)于現(xiàn)有技術(shù)中通過(guò)復(fù)雜的計(jì)算與判斷過(guò)程對(duì)輔同步序列的處理來(lái)說(shuō),只需要對(duì)移位寄存器的進(jìn)行簡(jiǎn)單的移位重復(fù)輸出的步驟,在節(jié)省了資源的情況下,減少了延時(shí),提高了處理效率。
在得到上述序列之后,可以通過(guò)以下兩種方式得到輔同步信號(hào)序列,下面對(duì)這兩種方法分別進(jìn)行說(shuō)明(下面的兩種方式對(duì)應(yīng)的是該序列為用于生成輔同步信號(hào)序列的序列,和/或該序列的本身為輔同步信號(hào)序列)。
方式一,對(duì)至少兩個(gè)序列中的序列值逐位進(jìn)行模二加法運(yùn)算,獲得構(gòu)成輔同步信號(hào)序列的奇序列和偶序列,將進(jìn)行上述模二加法運(yùn)算后獲得的奇序列和偶序列中的序列值進(jìn)行奇偶選擇輸出,輸出的方式可以根據(jù)具體的要求來(lái)進(jìn)行,例如,依次從奇偶序列中輸出對(duì)應(yīng)位置的序列值,循環(huán)進(jìn)行,直到獲得輔同步信號(hào)序列,即方法一是在全部輸出序列的所有序列值后,對(duì)序列進(jìn)行統(tǒng)一操作來(lái)獲得輔同步信號(hào)序列。
方式二,在輸出輸出位置的值之后順時(shí)針移位移位寄存器的步驟之后,每次均對(duì)輸出位置輸出的至少兩個(gè)值進(jìn)行模二加法運(yùn)算,將進(jìn)行所述模二加法運(yùn)算后獲得的序列值進(jìn)行奇偶輸出,循環(huán)執(zhí)行輸出輸出位置的值以及順時(shí)針移位移位寄存器的步驟,直到獲得輔同步信號(hào)序列,即方法二是在移位寄存器輸出能構(gòu)成奇偶序列的序列值之后,就直接對(duì)奇偶序列中的序列值進(jìn)行操作,也就是說(shuō),輔同步序列的生成并不是在生成輔同步序列的序列全部序列值都輸出之后完成的,而是同時(shí)完成的。作為一個(gè)優(yōu)選實(shí)施方式,可以通過(guò)以下步驟得到m序列使用固定的初始值(例如,序列00001)對(duì)生成m序列的移位寄存器進(jìn)行初始化;執(zhí)行如下的_■進(jìn)制序列輸出步驟 輸出生成m序列的移位寄存器輸出位置的值之后,將生成m序列的移位寄存器輸出位置的輸出反饋值與生成m序列的移位寄存器的抽頭位置所對(duì)應(yīng)的值進(jìn)行異或操作,并將異或操作的結(jié)果輸入到等待輸出的序列的最末端,順時(shí)針移位生成m序列的移位寄存器,需要說(shuō)明的是,在需要輸出不同種類(lèi)的m序列時(shí),可以通過(guò)改變生成m序列的移位寄存器的抽頭位置的方式進(jìn)行輸出、移位操作,因?yàn)槌轭^位置的不同,輸出位置與該抽頭位置進(jìn)行異或操作得到的結(jié)果也就不同,從而可以生成不同類(lèi)型的m序列;循環(huán)上述的二進(jìn)制序列輸出步驟; 將輸出的二進(jìn)制序列進(jìn)行雙極化操作,獲得m序列。通過(guò)這樣的方式來(lái)輸出m序列,可以不用通過(guò)已有的公式來(lái)進(jìn)行復(fù)雜的計(jì)算,只需要對(duì)移位寄存器進(jìn)行簡(jiǎn)單的移位及機(jī)械地輸出,就可獲得所需要的m序列。
為了減少對(duì)輔同步信號(hào)序列的處理時(shí)延,可以通過(guò)對(duì)小區(qū)組索引的特點(diǎn)對(duì)小區(qū)組索引進(jìn)行分組(例如,根據(jù)小區(qū)組索引與輔同步信號(hào)序列的索引取值之間的函數(shù)關(guān)系相同,即可以將其分為一個(gè)組);建立分組后這一段輔同步信號(hào)序列的索引取值范圍內(nèi)的小區(qū)組索引與輔同步信號(hào)序列的索引取值的之間的函數(shù)關(guān)系式;根據(jù)輸入的該小區(qū)組索引和建立好的小區(qū)組索引與輔同步信號(hào)序列的索引取值之間的函數(shù)關(guān)系式,確定輔同步信號(hào)序列的所述索引取值。通過(guò)這樣的操作,可以不用采用傳統(tǒng)的查表時(shí),需要遍歷表中所有的值,然后對(duì)所有的值分別進(jìn)行判斷從而造成了大量的時(shí)延,處理效率不高。
在本實(shí)施例中,還提供了一種輔同步信號(hào)序列處理裝置,圖2是根據(jù)本發(fā)明實(shí)施例的輔同步信號(hào)序列處理裝置的結(jié)構(gòu)框圖,如圖2所示,該裝置包括第一確定模塊22、第二確定模塊24、移位模塊26和循環(huán)模塊28,下面對(duì)該裝置進(jìn)行說(shuō)明。
第一確定模塊22,用于根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值;
第二確定模塊24,連接至第一確定模塊22,用于采用m序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)輔同步信號(hào)序列中的索引取值和/或小區(qū)索引確定移位寄存器的輸出位置;
移位模塊26,連接至第二確定模塊24,用于輸出輸出位置的值之后,順時(shí)針移位移位寄存器;
循環(huán)模塊28,連接至移位模塊26,用于調(diào)用移位模塊26,得到用于生成輔同步信號(hào)序列的序列。
圖3是根據(jù)本發(fā)明實(shí)施例的優(yōu)選的輔同步信號(hào)序列處理裝置一的結(jié)構(gòu)框圖,如圖 3所示,該裝置除包括裝置一中的模塊還包括,模二加法器模塊32和選擇模塊34。下面對(duì)該裝置進(jìn)行說(shuō)明。
模二加法器模塊32,連接至循環(huán)模塊28,用于在得到用于生成輔同步信號(hào)序列的序列之后,對(duì)至少兩個(gè)序列中的序列值進(jìn)行模二加法運(yùn)算;
選擇模塊34,連接至模二加法器模塊32,用于將進(jìn)行模二加法運(yùn)算后獲得的序列中的序列值進(jìn)行奇偶選擇輸出,獲得輔同步信號(hào)序列。
圖4是根據(jù)本發(fā)明實(shí)施例的優(yōu)選的輔同步信號(hào)序列處理裝置二的結(jié)構(gòu)框圖,如圖 4所示,該裝置除包括裝置一中的模塊還包括模二加法器模塊42和選擇模塊44。下面對(duì)該裝置進(jìn)行說(shuō)明。
模二加法器模塊42,連接至移位模塊26,用于在輸出輸出位置的值之后順時(shí)針移位移位寄存器的步驟之后,對(duì)輸出位置輸出的至少兩個(gè)值進(jìn)行模二加法運(yùn)算;
選擇模塊44,連接至模二加法器模塊42,用于將進(jìn)行模二加法運(yùn)算后獲得的序列值進(jìn)行奇偶選擇輸出;
循環(huán)模塊46,用于依次調(diào)用模二加法器模塊42、選擇模塊44,直到獲得輔同步信號(hào)序列。
較優(yōu)地,本發(fā)明實(shí)施例還提供了上述輔同步信號(hào)序列處理裝置中第二確定模塊的優(yōu)選結(jié)構(gòu),圖5是根據(jù)本發(fā)明實(shí)施例的輔同步信號(hào)處理裝置中優(yōu)選第二確定模塊的結(jié)構(gòu)框圖,如圖5所示,該優(yōu)選第二確定模塊包括初始化模塊52、二進(jìn)制序列輸出模塊54和雙極化模塊56。下面對(duì)該優(yōu)選第二確定模塊進(jìn)行說(shuō)明。
初始化模塊52,用于使用初始值對(duì)生成m序列的移位寄存器進(jìn)行初始化;
二進(jìn)制序列輸出模塊54,連接至初始化模塊52,用于執(zhí)行二進(jìn)制序列輸出步驟 輸出生成m序列的移位寄存器輸出位置的值之后,將生成m序列的移位寄存器輸出位置的輸出反饋值與生成m序列的移位寄存器的抽頭位置所對(duì)應(yīng)的值進(jìn)行異或操作,并將異或操作的結(jié)果輸 入到等待輸出的序列的最末端,順時(shí)針移位生成m序列的移位寄存器;循環(huán)二進(jìn)制序列輸出步驟;
雙極化模塊56,連接至二進(jìn)制序列輸出模塊54,用于將輸出的二進(jìn)制序列進(jìn)行雙極化操作,獲得m序列。
本發(fā)明實(shí)施例還提供了上述輔同步信號(hào)序列處理裝置中第一確定模塊的優(yōu)選結(jié)構(gòu),圖6是根據(jù)本發(fā)明實(shí)施例的輔同步信號(hào)處理裝置中優(yōu)選第一確定模塊的結(jié)構(gòu)框圖,如圖6所不,該優(yōu)選第一確定模塊包括分組模塊62、建立模塊64和確定模塊66。下面對(duì)該優(yōu)選第一確定模塊進(jìn)行說(shuō)明。
分組模塊62,用于對(duì)小區(qū)組索引進(jìn)行分組;
建立模塊64,連接至分組模塊62,用于建立分組后各組中的小區(qū)組索引與輔同步信號(hào)序列的索引取值的范圍之間的函數(shù)關(guān)系式;
確定模塊66,連接至建立模塊64,用于根據(jù)輸入的小區(qū)組索引和小區(qū)組索引與輔同步信號(hào)序列的索引取值之間的函數(shù)關(guān)系式,確定輔同步信號(hào)序列的索引取值。
本實(shí)施例對(duì)輔同步信號(hào)序列的產(chǎn)生原理進(jìn)行分析整理,根據(jù)從中發(fā)現(xiàn)的規(guī)律和序列的特性,提出了一種新的輔同步信號(hào)序列生成算法,簡(jiǎn)化了輔同步信號(hào)生成的過(guò)程,給出了一種更容易實(shí)現(xiàn)的輔同步信號(hào)的實(shí)現(xiàn)方法和裝置,從而達(dá)到了降低實(shí)現(xiàn)的復(fù)雜度、減少資源的消耗、降低處理時(shí)延的目的。
本優(yōu)選實(shí)施例中的裝置包含四個(gè)部分判決器單元(實(shí)現(xiàn)第一確定模塊相同的功能)、移位寄存器單元(實(shí)現(xiàn)與第二確定模塊相同的功能)、模二加法器單元(實(shí)現(xiàn)與模二加法器模塊相同的功能)、選擇器單元(實(shí)現(xiàn)與選擇器模塊相同的功能),圖7是根據(jù)本發(fā)明優(yōu)選實(shí)施例的輔同步信號(hào)序列生成裝置的結(jié)構(gòu)框圖,如圖7所示。下面對(duì)各單元進(jìn)行說(shuō)明。
判決器單元,根據(jù)輸入的物理層小區(qū)組索引#^完成對(duì)輔同步信號(hào)序列(或稱(chēng)為輔同步序列)中索引m0、ml取值的判決(其中m0、ml決定輔同步信號(hào)序列的種類(lèi))。表I 為小區(qū)組索引與輔同步信號(hào)序列索引取值mO、ml的關(guān)系表,通常在實(shí)現(xiàn)時(shí)需要對(duì)該表進(jìn)行存儲(chǔ),然后根據(jù)輸入的小區(qū)組索引#^,查表得到輔同步信號(hào)序列索引mO、ml的取值,這樣對(duì)系統(tǒng)資源是較大的浪費(fèi)。因?yàn)閷?duì)大部分不需要的小區(qū)組索引也進(jìn)行了查詢(xún),也對(duì)得到輔同步信號(hào)序列造成了一定的時(shí)延。
表I
權(quán)利要求
1.一種輔同步信號(hào)序列處理方法,其特征在于,包括 根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值; 采用m序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)所述輔同步信號(hào)序列中的所述索引取值和/或小區(qū)索引確定所述移位寄存器的輸出位置; 輸出所述輸出位置的值之后,順時(shí)針移位所述移位寄存器; 循環(huán)執(zhí)行輸出所述輸出位置的值以及順時(shí)針移位所述移位寄存器的步驟,得到序列。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,在得到所述序列之后,所述方法還包括對(duì)至少兩個(gè)所述序列中的序列值進(jìn)行模二加法運(yùn)算,將進(jìn)行所述模二加法運(yùn)算后獲得的序列中的序列值進(jìn)行奇偶選擇輸出,獲得輔同步信號(hào)序列。
3.根據(jù)權(quán)利要求1所述的方法,其特征在于,在輸出所述輸出位置的值之后順時(shí)針移位所述移位寄存器的步驟之后,每次均對(duì)輸出位置輸出的至少兩個(gè)值進(jìn)行模二加法運(yùn)算,將進(jìn)行所述模二加法運(yùn)算后獲得的序列值進(jìn)行奇偶輸出,循環(huán)執(zhí)行輸出所述輸出位置的值以及順時(shí)針移位所述移位寄存器的步驟,直到獲得輔同步信號(hào)序列。
4.根據(jù)權(quán)利要求1至3中任一項(xiàng)所述的方法,其特征在于,通過(guò)以下步驟得到所述m序列 使用初始值對(duì)生成m序列的移位寄存器進(jìn)行初始化; 二進(jìn)制序列輸出步驟輸出所述生成m序列的移位寄存器輸出位置的值之后,將所述生成m序列的移位寄存器輸出位置的輸出反饋值與所述生成m序列的移位寄存器的抽頭位置所對(duì)應(yīng)的值進(jìn)行異或操作,并將所述異或操作的結(jié)果輸入到所述等待輸出的序列的最末端,順時(shí)針移位所述生成m序列的移位寄存器;循環(huán)所述二進(jìn)制序列輸出步驟; 將輸出的所述二進(jìn)制序列進(jìn)行雙極化操作,獲得所述m序列。
5.根據(jù)權(quán)利要求4所述的方法,其特征在于,通過(guò)改變所述生成m序列的移位寄存器的所述抽頭位置的方式進(jìn)行輸出、移位操作,獲得用于生成不同類(lèi)型的所述m序列。
6.根據(jù)權(quán)利要求1至3中任一項(xiàng)所述的方法,其特征在于,根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值包括 對(duì)所述小區(qū)組索引進(jìn)行分組; 建立分組后各組中的所述小區(qū)組索引與所述輔同步信號(hào)序列的所述索引取值的范圍之間的函數(shù)關(guān)系式; 根據(jù)輸入的所述小區(qū)組索引和所述小區(qū)組索引與所述輔同步信號(hào)序列的所述索引取值之間的函數(shù)關(guān)系式,確定所述輔同步信號(hào)序列的所述索引取值。
7.一種輔同步信號(hào)序列處理裝置,其特征在于,包括 第一確定模塊,用于根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值; 第二確定模塊,用于采用m序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)所述輔同步信號(hào)序列中的所述索引取值和/或小區(qū)索引確定所述移位寄存器的輸出位置; 移位模塊,用于輸出所述輸出位置的值之后,順時(shí)針移位所述移位寄存器; 循環(huán)模塊,用于調(diào)用所述移位模塊,得到序列。
8.根據(jù)權(quán)利要求7所述的裝置,其特征在于,還包括 模二加法器模塊,連接至所述循環(huán)模塊,用于在得到所述序列之后,對(duì)至少兩個(gè)所述序列中的序列值進(jìn)行模二加法運(yùn)算;選擇模塊,連接至所述模二加法器模塊,用于將進(jìn)行所述模二加法運(yùn)算后獲得的序列中的序列值進(jìn)行奇偶選擇輸出,獲得輔同步信號(hào)序列。
9.根據(jù)權(quán)利要求7所述的裝置,其特征在于,還包括 模二加法器模塊,連接至移位模塊,用于在輸出所述輸出位置的值之后順時(shí)針移位所述移位寄存器的步驟之后,對(duì)輸出位置輸出的至少兩個(gè)值進(jìn)行模二加法運(yùn)算; 選擇模塊,連接至所述模二加法器模塊,用于將進(jìn)行所述模二加法運(yùn)算后獲得的序列值進(jìn)行奇偶選擇輸出; 循環(huán)模塊,用于依次調(diào)用所述模二加法器模塊、所述選擇模塊,直到獲得輔同步信號(hào)序列。
10.根據(jù)權(quán)利要求7至9中任一項(xiàng)所述的裝置,其特征在于,所述第二確定模塊包括 初始化模塊,用于使用初始值對(duì)生成m序列的移位寄存器進(jìn)行初始化; 二進(jìn)制序列輸出模塊,用于執(zhí)行二進(jìn)制序列輸出步驟輸出所述生成m序列的移位寄存器輸出位置的值之后,將所述生成m序列的移位寄存器輸出位置的輸出反饋值與所述生成m序列的移位寄存器的抽頭位置所對(duì)應(yīng)的值進(jìn)行異或操作,并將所述異或操作的結(jié)果輸入到所述等待輸出的序列的最末端,順時(shí)針移位所述生成m序列的移位寄存器;循環(huán)所述二進(jìn)制序列輸出步驟; 雙極化模塊,用于將輸出的所述二進(jìn)制序列進(jìn)行雙極化操作,獲得所述m序列。
11.根據(jù)權(quán)利要求7至9中任一項(xiàng)所述的裝置,其特征在于,所述第一確定模塊包括 分組模塊,用于對(duì)所述小區(qū)組索引進(jìn)行分組; 建立模塊,用于建立分組后各組中的所述小區(qū)組索引與所述輔同步信號(hào)序列的所述索引取值的范圍之間的函數(shù)關(guān)系式; 確定模塊,用于根據(jù)輸入的所述小區(qū)組索引和所述小區(qū)組索引與所述輔同步信號(hào)序列的所述索引取值之間的函數(shù)關(guān)系式,確定所述輔同步信號(hào)序列的所述索引取值。
全文摘要
本發(fā)明提供了一種輔同步信號(hào)序列處理方法及裝置,該方法包括,采用根據(jù)物理小區(qū)組索引確定輔同步信號(hào)序列的索引取值;采用m序列對(duì)移位寄存器進(jìn)行初始化之后,根據(jù)輔同步信號(hào)序列中的索引取值和/或小區(qū)索引確定移位寄存器的輸出位置;輸出輸出位置的值之后,順時(shí)針移位移位寄存器;循環(huán)執(zhí)行輸出輸出位置的值以及順時(shí)針移位移位寄存器的步驟,得到序列,通過(guò)本發(fā)明,解決了現(xiàn)有技術(shù)中對(duì)輔同步序列處理時(shí),存在消耗資源大,處理時(shí)延長(zhǎng),成本高,以及實(shí)現(xiàn)效率不高的問(wèn)題,進(jìn)而達(dá)到了節(jié)約資源,提高處理效率的效果。
文檔編號(hào)H04W56/00GK103002561SQ20111027532
公開(kāi)日2013年3月27日 申請(qǐng)日期2011年9月16日 優(yōu)先權(quán)日2011年9月16日
發(fā)明者杜睿, 王港 申請(qǐng)人:中興通訊股份有限公司