專利名稱:一種ddr供電電源電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種供電電源電路,特別涉及一種用于PDP或LCD平板電視機(jī)的DDR供電電源電路。
背景技術(shù):
傳統(tǒng)的PDP電視DDR供電采用帶開關(guān)控制的LD0#3芯片和LP2996芯片,完成對(duì)PDP或LCD平板電視機(jī)的DDR提供VDDQ電壓、VTT電壓和參考VREF電壓,電源電路復(fù)雜,外圍元器件較多,占用的PCB資源也大,不利于成本的控制,且元器件的失效概率大,市場(chǎng)競(jìng)爭(zhēng)力不強(qiáng)。
實(shí)用新型內(nèi)容本實(shí)用新型要解決的技術(shù)問題是提供一種DDR供電電源電路,在簡(jiǎn)化電源電路,外圍元器件較少,節(jié)約PCB資源的基礎(chǔ)上對(duì)PDP或LCD平板電視機(jī)的DDR提供精確的VDDQ電壓、VTT電壓和參考VREF電壓。 為了解決以上技術(shù)問題,本實(shí)用新型的技術(shù)方案是一種DDR供電電源電路,包括誤差放大比較器及電流限制電路、STB待機(jī)控制電路、輸入電壓、基準(zhǔn)參考調(diào)整電壓及控制電路、輸出電壓DDRV及濾波電路、輸出VTT電壓及濾波電路、輸出VREF電壓及濾波電路,所述STB待機(jī)控制電路與誤差放大比較器及電流限制電路電連接,所述輸入電壓與誤差放大比較器及電流限制電路電連接,所述基準(zhǔn)參考調(diào)整電壓及控制電路與誤差放大比較器及電流限制電路電連接,所述誤差放大比較器及電流限制電路與輸出電壓DDRV及濾波電路電連接,所述誤差放大比較器及電流限制電路與輸出VTT電壓及濾波電路電連接,誤差放大比較器及電流限制電路與輸出VREF電壓及濾波電路電連接。 采用這種DDR供電電源電路,不僅可以為PDP或LCD電視機(jī)的DDR提供精確的電壓,提高電視系統(tǒng)的工作穩(wěn)定性,同時(shí)簡(jiǎn)化了電源電路,減少了外圍元器件,從而也節(jié)約了PCB資源。
下面將結(jié)合附圖和具體實(shí)施方式
對(duì)本實(shí)用新型做詳細(xì)的說明。[0007] 圖1是本實(shí)用新型的DDR供電電源電路的原理框圖。 圖2是本實(shí)用新型的DDR供電電源電路在待機(jī)和開機(jī)狀態(tài)控制信號(hào)STB電平及集成電路U1各輸出電壓曲線圖。 圖3本實(shí)用新型的DDR供電電源電路具體實(shí)施電路圖。
具體實(shí)施方式
本實(shí)用新型的誤差放大比較器及電流限制電路由集成電路U1構(gòu)成,該集成電路是型號(hào)為CM3202的M0S集成電路,其引腳連接參見圖1和圖3。[0011 ] STB待機(jī)控制電路由電阻Rl 、三極管Ql 、二極管Dl 、電阻R2、電容CI 、輸入電壓+5V組成,電阻Rl —端與控制信號(hào)STB_DDR電連接,另一端與三極管Ql的基極電連接;三極管Ql發(fā)射極接地,集電極與二極管Dl —端、電阻R2 —端電連接;電阻R2另一端與輸入電壓、電容C1 一端電連接;電容C1另一端接地;二極管D1另一端與誤差放大比較器及電流限制電路電連接。輸入電壓+3V3DDR與誤差放大比較器及電流限制電路電連接,+3¥3001 輸入電壓由+3V3經(jīng)過電容C9、電容CIO濾波而得,所述電容C9和電容C10并聯(lián),并聯(lián)后一端與+3V3DDR電連接,另一端接地。基準(zhǔn)參考調(diào)整電壓及控制電路由電阻R3、電阻R4和電阻R5組成,其中電阻R3、電阻R4為貼片電阻,電阻R3、電阻R4精度誤差為1%,電阻R5和電阻R3并聯(lián),電阻R5、電阻R3和電阻R4串聯(lián),從而使輸出電壓VTT、電壓VREF、電壓DDRV精確可調(diào)。輸出電壓DDRV及濾波電路由電容C2和電容C3組成,電容C2和電容C3 —端接地,另一端與集成電路U1電連接,起濾波作用。輸出VTT電壓及濾波電路由電容C6、電容C7和電容C8組成,電容C6、電容C7和電容C8 —端接地,另一端與集成電路Ul輸出腳電連接,起濾波作用。輸出VREF電壓及濾波電路由電容C4、電容C5、電阻R6和磁珠FBI組成,電容C4和電容C5 —端接地,電阻一端與電容C4電連接,另一端與C5電連接,磁珠FB1 —端與集成電路U1電連接,另一端與電阻R6和電容C4電連接,起濾波作用。 如圖2和圖3所示,該電源電路在開機(jī)狀態(tài)時(shí),控制信號(hào)STB_DDR為H(高電平),此時(shí)三極管Q1飽和導(dǎo)通,二極管D1陽極為低電平,集成電路U1的7腳電壓僅由電阻R3、電阻R4和電阻R5分壓來控制,經(jīng)集成電路U1內(nèi)部誤差比較以后輸出正常的2.65V DDRV電源電壓,以及1. 33V終端VTT電壓和DDR的VREF參考電壓。為使輸出的電壓更精確,電阻R3、電阻R4必須選用1 %精度的貼片電阻,電阻R5的目的是與電阻R3相并聯(lián),使輸出的DDRV電壓更精確可調(diào)。二極管D1可選用快恢復(fù)以及低漏電流的肖特基二極管,本電路二極管選用1N4148快速開關(guān)二極管。壓敏電阻D2可保護(hù)集成電路U1更可靠工作。當(dāng)PDP電視由開機(jī)狀態(tài)進(jìn)入待機(jī)時(shí),控制信號(hào)STB_DDR反轉(zhuǎn),由H (高電平)變?yōu)長 (低電平),此時(shí)三極管Q1退出飽和狀態(tài),迅速進(jìn)入截止?fàn)顟B(tài),+5V電壓通過電阻R2施加到二極管D1的陽極,二極管由截至進(jìn)入導(dǎo)通狀態(tài),集成電路U1的PIN7控制腳電壓隨即被抬高,根據(jù)集成電路U1的控制特性要求,當(dāng)該腳電壓超過2. 7V時(shí),集成電路Ul的輸出電壓將被關(guān)斷,此時(shí)無VTT、2.65V DDRV電源電壓,降低了電視處于待機(jī)狀態(tài)時(shí)的功率消耗。 該電源電路經(jīng)在PDP電視系統(tǒng)上批量驗(yàn)證,具有工作穩(wěn)定可靠、不易誤觸發(fā)、移植性好等特點(diǎn),可廣泛推廣應(yīng)用于其它電視電器產(chǎn)品上能上。 以上所述只是本實(shí)用新型的DDR的供電電源電路的一些原理,并非是要將本實(shí)用局限在所示和所述的具體結(jié)構(gòu)和適用范圍內(nèi),故凡是所有可能被利用的相應(yīng)修改以及等同物,均屬于本實(shí)用新型所申請(qǐng)的專利范圍。
權(quán)利要求一種DDR供電電源電路,其特征在于包括誤差放大比較器及電流限制電路、STB待機(jī)控制電路、輸入電壓、基準(zhǔn)參考調(diào)整電壓及控制電路、輸出電壓DDRV及濾波電路、輸出VTT電壓及濾波電路、輸出VREF電壓及濾波電路,所述STB待機(jī)控制電路與誤差放大比較器及電流限制電路電連接,所述輸入電壓與誤差放大比較器及電流限制電路電連接,所述基準(zhǔn)參考調(diào)整電壓及控制電路與誤差放大比較器及電流限制電路電連接,所述誤差放大比較器及電流限制電路與輸出電壓DDRV及濾波電路電連接,所述誤差放大比較器及電流限制電路與輸出VTT電壓及濾波電路電連接,誤差放大比較器及電流限制電路與輸出VREF電壓及濾波電路電連接。
2. 如權(quán)利要求1所述的DDR供電電源電路,其特征在于所述STB待機(jī)控制電路由電阻Rl、三極管Ql、二極管Dl、電阻R2、電容Cl、輸入電壓+5V組成,電阻Rl —端與控制信號(hào)STB_DDR電連接,另一端與三極管Ql的基極電連接;三極管Ql發(fā)射極接地,集電極與二極管Dl —端、電阻R2 —端電連接;電阻R2另一端與輸入電壓、電容Cl 一端電連接;電容Cl另一端接地;二極管D1另一端與誤差放大比較器及電流限制電路電連接。
3. 如權(quán)利要求1所述的DDR供電電源電路,其特征在于所述輸入電壓+3V3DDR與誤差放大比較器及電流限制電路電連接,+3V3DDR輸入電壓由+3V3經(jīng)過電容C9、電容C10濾波而得,所述電容C9和電容C10并聯(lián),并聯(lián)后一端與+3V3DDR電連接,另一端接地。
4. 如權(quán)利要求1所述的DDR供電電源電路,其特征在于所述基準(zhǔn)參考調(diào)整電壓及控制電路由電阻R3、電阻R4和電阻R5組成,其中電阻R3、電阻R4為貼片電阻,電阻R5和電阻R3并聯(lián),電阻R5、電阻R3和電阻R4串聯(lián)。
5. 如權(quán)利要求4所述的DDR供電電源電路,其特征在于所述電阻R3、電阻R4精度為1%。
6. 如權(quán)利要求1所述的DDR供電電源電路,其特征在于所述輸出電壓DDRV及濾波電路由電容C2和電容C3組成,電容C2和電容C3 —端接地,另一端與誤差放大比較器及電流限制電路電連接。
7. 如權(quán)利要求1所述的DDR供電電源電路,其特征在于所述輸出VTT電壓及濾波電路由電容C6、電容C7和電容C8組成,電容C6、電容C7和電容C8 —端接地,另一端與誤差放大比較器及電流限制電路電連接。
8. 如權(quán)利要求1所述的DDR供電電源電路,其特征在于所述輸出VREF電壓及濾波電路由電容C4、電容C5、電阻R6和磁珠FBI組成,電容C4和電容C5 —端接地,電阻一端與電容C4電連接,另一端與C5電連接,磁珠FB1—端與誤差放大比較器及電流限制電路電連接,另一端與電阻R6和電容C4電連接。
專利摘要本實(shí)用新型公開了一種DDR供電電源電路,包括誤差放大比較器及電流限制電路、STB待機(jī)控制電路、輸入電壓、基準(zhǔn)參考調(diào)整電壓及控制電路、輸出電壓DDRV及濾波電路、輸出VTT電壓及濾波電路、輸出VREF電壓及濾波電路。PDP或LCD平板電視機(jī)需要有穩(wěn)定、精確的DDR電壓、VTT電壓和VREF電壓,采用這種DDR供電電源電路,不僅可以為PDP或LCD電視機(jī)的DDR提供精確的DDR電壓、VTT電壓和VREF電壓,提高電視系統(tǒng)的工作穩(wěn)定性,同時(shí)還簡(jiǎn)化了電源電路,減少了外圍元器件,從而也節(jié)約了PCB資源。
文檔編號(hào)H04N5/63GK201479278SQ20092030779
公開日2010年5月19日 申請(qǐng)日期2009年8月11日 優(yōu)先權(quán)日2009年8月11日
發(fā)明者盧強(qiáng), 康厚均, 朱大林, 楊超 申請(qǐng)人:四川長虹電器股份有限公司