欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

網(wǎng)絡(luò)處理卡及其操作方法

文檔序號(hào):7689754閱讀:108來(lái)源:國(guó)知局
專利名稱:網(wǎng)絡(luò)處理卡及其操作方法
技術(shù)領(lǐng)域
本發(fā)明涉及通信領(lǐng)域,具體而言,涉及一種網(wǎng)絡(luò)處理卡及其操 作方法。
背景技術(shù)
目前通信行業(yè)內(nèi)高端路由器、接入月良務(wù)器等才幾架產(chǎn)品均采用前 后對(duì)插板的形式。圖1示出了傳統(tǒng)的才幾架對(duì)插架構(gòu)示意圖。前面是網(wǎng)絡(luò)處理卡,后面是業(yè)務(wù)接入卡。目前市場(chǎng)上主流的業(yè)務(wù)是2.5G業(yè) 務(wù)和10G業(yè)務(wù),而針對(duì)這兩種不同業(yè)務(wù)需要分別開(kāi)發(fā)基于2.5G和 10G處理能力的業(yè)務(wù)4妻入卡和網(wǎng)絡(luò)處理卡。通信4亍業(yè)內(nèi)SPI3總線已經(jīng)成為2.5G業(yè)務(wù)的標(biāo)準(zhǔn)通^(言總線,而 SPI4 Phase2總線已經(jīng)成為IOG業(yè)務(wù)的標(biāo)準(zhǔn)通信總線。在對(duì)插板的機(jī) 架結(jié)構(gòu)當(dāng)中,業(yè)務(wù)接入卡是通過(guò)SPI3或者SPI4 Phase2總線與網(wǎng)絡(luò) 處理卡進(jìn)行互連、通信的。SPI3總線是指System Packet Interface Level 3系統(tǒng)分組4妄口第3級(jí)總線,采用3.3VLVTTL電平接口 ,為 單端信號(hào)。SPI4總線是指System Packet Interface Level 4系統(tǒng)分組 接口第4級(jí)總線,采用2.5VLVDS電平接口 ,為差分信號(hào)。當(dāng)前版 本的SPI4是Phase 2 (第2階,殳)。在實(shí)現(xiàn)本發(fā)明過(guò)程中,發(fā)明人發(fā)現(xiàn),針對(duì)不同總線需要開(kāi)發(fā)不 同種類的網(wǎng)絡(luò)處理卡,而種類繁多的網(wǎng)絡(luò)處理卡不^又帶來(lái)了產(chǎn)品的 不可靠性,而且還給研發(fā)、生產(chǎn)、物流、售后力l務(wù)帶來(lái)4艮多麻煩。發(fā)明內(nèi)容本發(fā)明旨在提供一種網(wǎng)絡(luò)處理卡及其l喿作方法,以解決現(xiàn)有的 網(wǎng)絡(luò)處理卡版本繁多的問(wèn)題。在本發(fā)明的實(shí)施例中,^是供了一種網(wǎng)絡(luò)處理卡,其通過(guò)背^反連接具有SPI3總線或SPI4總線的接入卡,包括判斷模塊,用于判 斷接口卡的總線接口類型是SPI3總線接口還是SPI4總線接口 ;電 源模塊,用于根據(jù)判斷模塊的判斷來(lái)給接口模塊提供合適的電源; 版本模塊,用于根據(jù)判斷模塊的判斷來(lái)決定給接口模塊加載合適的邏輯版本;接口模塊,用于工作在該合適的電源之下,根據(jù)邏輯版 本選擇合適的電阻匹配方式和4妾口信號(hào)與4妄入卡通信。優(yōu)選的,判斷模塊判斷接口卡的總線接口類型是SPI3總線接 口 ;電源模塊向接口模塊提供的電源是3.3V電源;版本才莫塊提供的 邏輯版本是SPI3協(xié)議的邏輯版本。接口模塊選擇的接口信號(hào)是3.3V LVTTL電平單端信號(hào),并使用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合SPI3協(xié)議的 邏4辱X反本的電阻匹配方式。優(yōu)選的,判斷模塊判斷接口卡的總線接口類型是SPI4總線接 口 ;電源模塊向接口模塊提供的電源是2.5V電源;版本才莫塊提供的 邏輯版本是SPI4協(xié)議的邏輯版本。接口模塊選擇的接口信號(hào)是2.5V LVDS電平差分信號(hào),并使用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合SPI4協(xié)議的邏 輯片反本的電阻匹配方式。優(yōu)選的,SPI4總線是SPI4Phase2總線,適合SPI4協(xié)議的邏輯 版本為適合SPI4 Phase2協(xié)議的邏輯版本。伊乙選的,4妄口才莫^:為FPGA ( Field Programmable Gate Array, 現(xiàn)場(chǎng)可編程邏輯陣列)芯片,版本才莫塊也為CPLD (Complicated Programmable Logic Device,復(fù)雜可編禾呈邏輯器件)芯片。在本發(fā)明的實(shí)施例中,還4是供了 一種網(wǎng)絡(luò)處理卡的才喿作方法,用于將網(wǎng)絡(luò)處理卡通過(guò)背板連接具有SPD總線或SPI4總線的接入 卡,包括網(wǎng)絡(luò)處理卡中的判斷模塊判斷接口卡的總線接口類型是 SPI3總線接口還是SPI4總線接口;網(wǎng)絡(luò)處理卡中的電源才莫塊根據(jù) 判斷模塊的判斷來(lái)給接口模塊提供合適的電源;網(wǎng)絡(luò)處理卡中的版 本模塊根據(jù)判斷模塊的判斷來(lái)決定給接口模塊加載合適的邏輯版 本;網(wǎng)絡(luò)處理卡中的接口模塊工作在該合適的電源之下,才艮據(jù)邏輯 版本選4奪合適的電阻匹配方式和接口信號(hào)與接入卡通信。優(yōu)選的,判斷模塊判斷接口卡的總線接口類型是SPI3總線接 口 ;電源模塊向接口模塊提供3.3V電源;版本模塊向接口模塊提供 SPI3協(xié)議的邏輯版本;接口模塊選擇3.3V LVTTL電平單端信號(hào)作 為接口信號(hào),并使用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合SPI3協(xié)議的邏輯版本的 電阻匹S己方式。優(yōu)選的,判斷模塊判斷接口卡的總線接口類型是SPI4總線接 口 ;電源模塊向接口模塊提供2.5V電源;版本模塊向接口模塊提供 SPI4協(xié)議的邏輯版本;接口模塊選擇2.5VLVDS電平差分信號(hào)作為 接口信號(hào),并使用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合SPI4協(xié)議的邏輯版本的電 阻匹@己方式。上述實(shí)施例的網(wǎng)絡(luò)處理卡及其#:作方法因?yàn)樵黾恿?^j"總線片反本 的判斷,所以克服了現(xiàn)有網(wǎng)絡(luò)處理卡種類繁多的問(wèn)題,乂人而使網(wǎng)絡(luò)處理卡能兼容支持SPI3總線和SPI4總線的接入卡。


此處所i兌明的附圖用來(lái)4是供對(duì)本發(fā)明的進(jìn)一步理解,構(gòu)成本申 請(qǐng)的一部分,本發(fā)明的示意性實(shí)施例及其說(shuō)明用于解釋本發(fā)明,并 不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定。在附圖中圖1示出了傳統(tǒng)的才幾架對(duì)插架構(gòu)示意圖;圖2示出了才艮據(jù)本發(fā)明實(shí)施例的網(wǎng)絡(luò)處理卡的方框圖;圖3示出了根據(jù)本發(fā)明實(shí)施例的網(wǎng)絡(luò)處理卡的操作方法流程圖;示意圖;具體實(shí)施方式
下面將參考附圖并結(jié)合實(shí)施例,來(lái)詳細(xì)i兌明本發(fā)明。圖2示出了根據(jù)本發(fā)明實(shí)施例的網(wǎng)絡(luò)處理卡的方框圖,其通過(guò) 背板連接具有SPI3總線或SPI4總線的接入卡,包括判斷模塊10,用于判斷接口卡的總線接口類型是SPI3總線接 口還是SPI4總線接口 ;電源模塊20,用于根據(jù)判斷模塊10的判斷來(lái)給接口模塊40提 供合適的電源;版本模塊30,用于根據(jù)判斷模塊10的判斷來(lái)決定給接口模塊 40加載合適的邏輯版本;接口模塊40,用于工作在該合適的電源之下,根據(jù)邏輯版本選 擇合適的電阻匹配方式和4妄口信號(hào)與接入卡通信。顯然,因?yàn)镾PI3總線和SPI4總線的電平不同,所以判斷才莫塊 10可以根據(jù)接口卡相同的PIN腳上不同的電平來(lái)判斷是SPI3接口 還是SPI4接口。如果是3.3V電平,則判斷才莫塊10可以判斷"^妄口卡 的總線接口類型是SPI3總線接口;如果是2.5V電平,則判斷才莫塊 10可以判斷接口卡的總線接口類型是SPI4總線接口 。該網(wǎng)絡(luò)處理卡因?yàn)樵黾恿藢?duì)總線版本的判斷,所以解決了不同 電平4妻口標(biāo)準(zhǔn)的互連通信問(wèn)題,從而^f吏網(wǎng)全各處理卡能兼容支持SPI3 總線和SPI4總線的接入卡。優(yōu)選的,判斷模塊判斷接口卡的總線接口類型是SPI3總線接 口;電源模塊向接口模塊提供的電源是3.3V電源;版本模塊提供的 邏輯版本是SPI3協(xié)議的邏輯版本。接口模塊選擇的接口信號(hào)是3.3V LVTTL電平單端信號(hào),并使用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合SPI3協(xié)議的 邏輯版本的電阻匹配方式。該優(yōu)選實(shí)施例-使網(wǎng)絡(luò)處理卡能支持SPI3 總線的接入卡。優(yōu)選的,判斷模塊判斷接口卡的總線接口類型是SPI4總線接 口 ;電源模塊向接口模塊提供的電源是2.5V電源;版本才莫塊4是供的 邏輯版本是SPI4協(xié)議的邏輯版本。接口模塊選擇的接口信號(hào)是2.5V LVDS電平差分信號(hào),并^f吏用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合SPI4妨、i義的邏 輯片反本的電阻匹配方式。該優(yōu)選實(shí)施例〗吏網(wǎng)絡(luò)處理卡能支持SPI4 總線的4妄入卡??梢钥闯?,優(yōu)選的網(wǎng)絡(luò)處理卡實(shí)現(xiàn)了 SPI3總線與SPI4的兼容 i殳計(jì),即實(shí)王見(jiàn)了一個(gè)網(wǎng)纟各處理卡既可以與2.5G業(yè)務(wù)卡ii/f言又可以同 IOG業(yè)務(wù)處理卡通信。優(yōu)選的,SPI4總線是SPI4 Phase2總線,適合SPI4協(xié)議的邏輯 版本為適合SPI4Phase2協(xié)議的邏輯版本。這樣,網(wǎng)絡(luò)處理卡能夠兼 容Phase2片反本的SPI4協(xié)議。優(yōu)選的,接口模塊為FPGA芯片,版本模塊為CPLD芯片。這 些優(yōu)選的網(wǎng)絡(luò)處理卡利用FPGA、 CPLD芯片的靈活性來(lái)實(shí)^L SPI3 總線與SPI4總線的兼容設(shè)計(jì)。通過(guò)切換接口模塊的工作電壓來(lái)實(shí)現(xiàn) 2.5V電平與3.3V電平的電源兼容i殳計(jì),通過(guò)FPGA內(nèi)部邏庫(kù)??删?程的特性來(lái)實(shí)現(xiàn)LVTTL電平標(biāo)準(zhǔn)與LVDS電平標(biāo)準(zhǔn)的兼容i殳計(jì)。在本發(fā)明的一個(gè)具體實(shí)踐中,接口才莫塊為ALTERA EP2S30型 號(hào)的FPGA芯片,X反本才莫塊為EPLD EPM1270型號(hào)的CPLD芯片。通過(guò)ALTERA EP2S30即可實(shí)現(xiàn)SPI3總線與SPI4 Phase2總線 的兼容設(shè)計(jì)。在業(yè)務(wù)接口卡判斷邏輯上根據(jù)SPI3總線的接口卡與 SPI4總線的接口卡在背板上相同的PIN (針腳)^f旦是上電后電平不 同來(lái)判斷接口卡類型,并根據(jù)接口卡類型給EP2S30與背板連接的 BANK提供2.5電壓或3.3V電壓。網(wǎng)絡(luò)處理板才艮據(jù)業(yè)務(wù)接口卡的類 型通過(guò)EPLD EPM1270來(lái)給EP2S30力口載不同的還輯。圖3示出了才艮據(jù)本發(fā)明實(shí)施例的網(wǎng)絡(luò)處理卡的操作方法流程 圖,用于將網(wǎng)絡(luò)處理卡通過(guò)背板連接具有SPI3總線或SPI4總線的 4妄入卡,包括步驟SIO,網(wǎng)絡(luò)處理卡中的判斷才莫塊判斷4妻口卡的總線*接口類 型是SPI3總線接口還是SPI4總線接口 ;步驟S20,網(wǎng)絡(luò)處理卡中的電源模塊根據(jù)判斷模塊的判斷來(lái)給 接口模塊提供合適的電源;步驟S30,網(wǎng)絡(luò)處理卡中的版本模塊根據(jù)判斷模塊的判斷來(lái)決定給接口模塊加載合適的邏輯片反本;步驟S40,網(wǎng)絡(luò)處理卡中的接口沖莫塊工作在該合適的電源之下,才艮據(jù)邏輯片反本選4奪合適的電阻匹配方式和4妄口 4言號(hào)與"l妄入卡通信。該網(wǎng)絡(luò)處理卡的才喿作方法因?yàn)樵黾恿藢?duì)總線版本的判斷,所以 克服了現(xiàn)有網(wǎng)絡(luò)處理卡種類繁多的問(wèn)題,從而使網(wǎng)絡(luò)處理卡能兼容支持SPI3總線和SPI4總線的4妄入卡。優(yōu)選的,判斷模塊判斷接口卡的總線接口類型是SPI3總線接 口 ;電源模塊向接口模塊提供3.3V電源;版本模塊向接口模塊提供 SPI3協(xié)議的邏輯版本;*接口才莫塊選4奪3.3V LVTTL電平單端4言號(hào)作 為接口信號(hào),并使用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合SPI3協(xié)議的邏輯版本的 電阻匹g己方式。優(yōu)選的,判斷模塊判斷接口卡的總線接口類型是SPI4總線接 口;電源模塊向接口模塊提供2.5V電源;版本模塊向接口模塊提供 SPI4協(xié)議的邏輯版本;接口模塊選擇2.5VLVDS電平差分信號(hào)作為 接口信號(hào),并使用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合SPI4協(xié)議的邏輯版本的電 阻匹配方式??梢钥闯觯瑑?yōu)選實(shí)施例中,業(yè)務(wù)4妄口卡與網(wǎng)絡(luò)處理卡對(duì)插上電 后,判斷模塊會(huì)根據(jù)不同接口卡的特征來(lái)判斷接口卡類型(SPI3總 線接口或者SPI4總線接口 )。然后根據(jù)總線類型來(lái)決定給FPGA與 背板相連的BANK提供2.5V電源還是3.3V電源。網(wǎng)絡(luò)處理卡根據(jù) 總線類型給FPGA加載不同的邏輯版本,即可實(shí)現(xiàn)SPI3與SPI的兼 容設(shè)計(jì)。從以上的描述中,可以看出,本發(fā)明實(shí)施例的網(wǎng)絡(luò)處理卡及其 才喿作方法因?yàn)樵黾恿藢?duì)總線版本的判斷,所以克月良了現(xiàn)有網(wǎng)絡(luò)處理卡種類繁多的問(wèn)題,從而使網(wǎng)絡(luò)處理卡能兼容支持SPI3總線和SPI4總線的接入卡。顯然,本領(lǐng)域的技術(shù)人員應(yīng)該明白,上述的本發(fā)明的各模塊或 各步驟可以用通用的計(jì)算裝置來(lái)實(shí)現(xiàn),它們可以集中在單個(gè)的計(jì)算 裝置上,或者分布在多個(gè)計(jì)算裝置所組成的網(wǎng)絡(luò)上,可選地,它們 可以用計(jì)算裝置可執(zhí)行的程序代碼來(lái)實(shí)現(xiàn),從而,可以將它們存儲(chǔ)在存儲(chǔ)裝置中由計(jì)算裝置來(lái)執(zhí)行,或者將它們分別制作成各個(gè)集成 電路模塊,或者將它們中的多個(gè)模塊或步驟制作成單個(gè)集成電路模 塊來(lái)實(shí)現(xiàn)。這樣,本發(fā)明不限制于任何特定的硬件和軟件結(jié)合。以上所述僅為本發(fā)明的優(yōu)選實(shí)施例而已,并不用于限制本發(fā)明, 對(duì)于本領(lǐng)域的技術(shù)人員來(lái)說(shuō),本發(fā)明可以有各種更改和變化。凡在 本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等, 均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1.一種網(wǎng)絡(luò)處理卡,其通過(guò)背板連接具有SPI3總線或SPI4總線的接入卡,其特征在于,包括判斷模塊,用于判斷接口卡的總線接口類型是SPI3總線接口還是SPI4總線接口;電源模塊,用于根據(jù)所述判斷模塊的判斷來(lái)給接口模塊提供合適的電源;版本模塊,用于根據(jù)所述判斷模塊的判斷來(lái)決定給所述接口模塊加載合適的邏輯版本;所述接口模塊,用于工作在所述電源之下,根據(jù)所述邏輯版本選擇合適的電阻匹配方式和接口信號(hào)與所述接入卡通信。
2. 根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)處理卡,其特征在于,所述判斷模 塊判斷接口卡的總線接口類型是SPI3總線接口;所述電源才莫 塊向所述接口模塊提供的電源是3.3V電源;所述版本模塊提 供的所述邏輯版本是SPI3協(xié)議的邏輯爿反本。
3. 根據(jù)權(quán)利要求2所述的網(wǎng)絡(luò)處理卡,其特征在于,所述接口模 塊選擇的所述接口信號(hào)是3.3VLVTTL電平單端信號(hào),并使用 其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合所述SPI3協(xié)議的邏輯版本的電阻匹配 方式。
4. 根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)處理卡,其特征在于,所述判斷模 塊判斷接口卡的總線接口類型是SPI4總線接口;所述電源才莫 塊向所述接口模塊提供的電源是2.5V電源;所述版本才莫塊提 供的所述邏輯版本是SPI4協(xié)議的邏輯版本。
5. 根據(jù)權(quán)利要求4所述的網(wǎng)絡(luò)處理卡,其特征在于,所述接口模 塊選擇的所述接口信號(hào)是2.5V LVDS電平差分信號(hào),并使用 其內(nèi)部電阻來(lái)實(shí)現(xiàn)適合所述SPI4協(xié)議的邏輯版本的電阻匹配 方式。
6. 根據(jù)權(quán)利要求4所述的網(wǎng)絡(luò)處理卡,其特征在于,所述SPI4 總線是SPI4 Phase2總線,所述適合SPI4協(xié)議的邏輯版本為適 合SPI4 Phase2協(xié)議的邏輯版本。
7. 根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)處理卡,其特征在于,所述接口模 塊為FPGA芯片,所述版本才莫塊為CPLD芯片。
8. —種網(wǎng)絡(luò)處理卡的操作方法,用于將所述網(wǎng)絡(luò)處理卡通過(guò)背板 連接具有SPI3總線或SPI4總線的接入卡,其特征在于,包括所述網(wǎng)絡(luò)處理卡中的判斷模塊判斷接口卡的總線接口類 型是SPD總線接口還是SPI4總線接口 ;所述網(wǎng)絡(luò)處理卡中的電源才莫塊才艮據(jù)所述判斷才莫塊的判斷 來(lái)給接口模塊提供合適的電源;所述網(wǎng)絡(luò)處理卡中的版本才莫塊才艮據(jù)所述判斷才莫塊的判斷 來(lái)決定給所述接口 一莫塊加載合適的邏輯版本;所述網(wǎng)絡(luò)處理卡中的所述接口才莫塊工作在所述電源之下, 根據(jù)所述邏輯版本選4奪合適的電阻匹配方式和接口信號(hào)與所 述才妄入卡通信。
9. 根據(jù)權(quán)利要求8所述的操作方法,其特征在于,所述判斷模塊 判斷接口卡的總線接口類型是SPI3總線接口;所述電源模塊 向所述接口模塊提供3.3V電源;所述版本模塊向所述接口模 塊提供SPI3協(xié)議的邏輯版本;所述接口模塊選擇3.3VLVTTL 電平單端信號(hào)作為所述4妄口信號(hào),并4吏用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適 合所述SPI3協(xié)議的邏輯版本的電阻匹配方式。
10. 根據(jù)權(quán)利要求8所述的操作方法,其特征在于,所述判斷模塊 判斷接口卡的總線接口類型是SPI4總線接口 ;所述電源沖莫塊 向所述接口模塊提供2.5V電源;所述版本才莫塊向所述4妾口才莫 塊提供SPI4協(xié)議的邏輯版本;所述接口模塊選擇2.5V LVDS 電平差分信號(hào)作為所述接口信號(hào),并使用其內(nèi)部電阻來(lái)實(shí)現(xiàn)適 合所述SPI4協(xié)議的邏輯版本的電阻匹配方式。
全文摘要
本發(fā)明提供了一種網(wǎng)絡(luò)處理卡及其操作方法,其通過(guò)背板連接具有SPI3總線或SPI4總線的接入卡,包括判斷模塊,用于判斷接口卡的總線接口類型是SPI3總線接口還是SPI4總線接口;電源模塊,用于根據(jù)判斷模塊的判斷來(lái)給接口模塊提供合適的電源;版本模塊,用于根據(jù)判斷模塊的判斷來(lái)決定給接口模塊加載合適的邏輯版本;接口模塊,用于工作在該合適的電源之下,根據(jù)邏輯版本選擇合適的電阻匹配方式和接口信號(hào)與接入卡通信。本發(fā)明使網(wǎng)絡(luò)處理卡能兼容支持SPI3總線和SPI4總線的接入卡。
文檔編號(hào)H04L12/02GK101247234SQ20081008401
公開(kāi)日2008年8月20日 申請(qǐng)日期2008年3月18日 優(yōu)先權(quán)日2008年3月18日
發(fā)明者鄭國(guó)慶 申請(qǐng)人:中興通訊股份有限公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
布尔津县| 合作市| 井陉县| 隆尧县| 新乡县| 鄂托克前旗| 平乐县| 正宁县| 榆中县| 五华县| 大名县| 若尔盖县| 青田县| 沾化县| 韶关市| 雅安市| 高安市| 长乐市| 奎屯市| 武冈市| 金华市| 新余市| 建阳市| 南召县| 瑞金市| 石城县| 永德县| 阿荣旗| 伊宁市| 潜山县| 尖扎县| 本溪市| 京山县| 逊克县| 嘉义市| 南平市| 邓州市| 长垣县| 长泰县| 阿瓦提县| 西乌珠穆沁旗|