專利名稱:流數(shù)據(jù)再生系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及流數(shù)據(jù)再生系統(tǒng)。
背景技術(shù):
所謂流數(shù)據(jù)處理方式,是如下方式即并非將所有的數(shù)據(jù)讀入到計(jì)算 機(jī)等的存儲(chǔ)器后而進(jìn)行規(guī)定的處理,而是在對(duì)不中斷地流動(dòng)的數(shù)據(jù)的標(biāo)題(^:y夕、')部進(jìn)行檢測(cè)的同時(shí)開始具有該標(biāo)題部的流數(shù)據(jù)的處理,并讀入 接下來應(yīng)該處理的數(shù)據(jù)。作為所涉及的流數(shù)據(jù)的一例,作為數(shù)據(jù)的壓縮,解壓技術(shù)而所周知的 MPEG技術(shù)中,標(biāo)準(zhǔn)化為MPEG視頻部分而被編碼化的視頻數(shù)據(jù)的數(shù)據(jù)列(視頻流數(shù)據(jù))、標(biāo)準(zhǔn)化為MPEG音頻部分而被編碼化的音頻數(shù)據(jù)的數(shù)據(jù) 列(音頻流數(shù)據(jù))、MPEG視頻流數(shù)據(jù)以及MPEG音頻流數(shù)據(jù)被標(biāo)準(zhǔn)化為 MPEG系統(tǒng)部分而被進(jìn)行時(shí)分復(fù)用且被合成的數(shù)據(jù)列(系統(tǒng)流數(shù)據(jù))等。 另外,作為這些流的供給源(以下,稱作"流源"),遍及CD—ROM、 DVD 等光盤、面向便攜式音頻的FLASH存儲(chǔ)器等的存儲(chǔ)器裝置、BS或地上數(shù) 字廣播、面向汽車導(dǎo)航系統(tǒng)的天線等。圖IO是表示以往的流數(shù)據(jù)再生系統(tǒng)的構(gòu)成的圖。另外,在以下中, 出于說明上的方便,作為以往的流數(shù)據(jù)再生系統(tǒng),將存儲(chǔ)于光盤中的 MPEG方式的音頻流數(shù)據(jù)再生系統(tǒng)作為例子而進(jìn)行說明(例如,參照以下 所示的專利文獻(xiàn)l)。流源10是存儲(chǔ)有以MPEG方式的幀間預(yù)測(cè)而壓縮的視頻流數(shù)據(jù)的光 盤。另外,在所涉及的音頻流數(shù)據(jù)的可解碼的最小處理單位即多字(口一K)構(gòu)成的一幀(稱作AUU (Audio Access Unit),從頭向尾,,標(biāo)題、錯(cuò)誤校正符號(hào)以及音頻數(shù)據(jù)所構(gòu)成。輸入緩存器20,由例如FIFO構(gòu)成的環(huán)存儲(chǔ)器<formula>formula see original document page 4</formula>所
構(gòu)成,并順次對(duì)通過光拾取器從流源10讀出并經(jīng)由A/D變換后的音頻流 數(shù)據(jù)順次進(jìn)行存儲(chǔ)。輸出緩存器30,與輸入緩存器20同樣,例如由FIFO結(jié)構(gòu)的環(huán)存儲(chǔ) 器所構(gòu)成,并對(duì)借助于DSP50而作為音頻流數(shù)據(jù)的解碼結(jié)果而生成的解碼 數(shù)據(jù)順次進(jìn)行存儲(chǔ)。輸出裝置40,由載置有放大器的揚(yáng)聲器所構(gòu)成,并對(duì)從輸出緩存器 30順次供給而進(jìn)行D/A變換后的解碼數(shù)據(jù)進(jìn)行聲音輸出。DSP (Digital Signal Processor) 50,通常,備有能夠高速執(zhí)行積和(積 和)運(yùn)算的積和乘法器而構(gòu)成的DSP核(37) 52這一方面、以及數(shù)據(jù) 存儲(chǔ)器51和程序存儲(chǔ)器53被分離而由DSP核52分別獨(dú)立進(jìn)行訪問的哈 佛結(jié)構(gòu)(八一A—卜、、:r一年f夕于亇)這一點(diǎn)等特征。另外,所謂DSP50, 如以下那樣,進(jìn)行針對(duì)存儲(chǔ)于輸入緩存器20中的音頻流數(shù)據(jù)的解碼處理。艮P, DSP核52,檢測(cè)出存儲(chǔ)于輸入緩存器20中的音頻流數(shù)據(jù)的每一 幀的標(biāo)題部,并基于該檢測(cè)結(jié)果,對(duì)輸入緩存器20輸出讀請(qǐng)求。結(jié)果, 從輸入緩存器20,以一字為單位讀出音頻流數(shù)據(jù),并輸入到DSP50。并且, DSP核52,對(duì)數(shù)據(jù)存儲(chǔ)器51輸出寫請(qǐng)求,并將從輸入緩存器20讀出的音 頻流數(shù)據(jù)寫入到數(shù)據(jù)存儲(chǔ)器51的規(guī)定區(qū)域(流緩存器)。DSP核52,讀出存儲(chǔ)于程序存儲(chǔ)器53中的MPEG方式的解碼處理 用程序,并對(duì)存儲(chǔ)于數(shù)據(jù)存儲(chǔ)器51中的音頻流數(shù)據(jù)實(shí)施規(guī)定的解碼處理 (解壓縮處理等)。由解碼處理的結(jié)果而生成的解碼數(shù)據(jù),由DSP核52 寫入到數(shù)據(jù)存儲(chǔ)器51的規(guī)定區(qū)域(數(shù)據(jù)緩存器)。并且,DSP核52對(duì)數(shù) 據(jù)存儲(chǔ)器51輸出寫請(qǐng)求,并按照一字單位讀出存儲(chǔ)于數(shù)據(jù)存儲(chǔ)器51中的 解碼數(shù)據(jù),并供給到輸出緩存器30。結(jié)果,從輸出裝置40進(jìn)行聲音輸出, 并結(jié)束基于DSP50的解碼處理。(專利文獻(xiàn)l)特開2003—216195號(hào)公報(bào)然而,在圖10所示的例子中,DSP核52,從輸入緩存器20讀出音 頻流數(shù)據(jù),并在數(shù)據(jù)存儲(chǔ)器51中將該讀出的音頻流數(shù)據(jù)進(jìn)行展開。另外, DSP核52,將寫入到數(shù)據(jù)存儲(chǔ)器51中的解碼數(shù)據(jù)讀出,并向輸出緩存器 30進(jìn)行該解碼數(shù)據(jù)的寫入。這樣,在以往的流數(shù)據(jù)再生系統(tǒng)中,輸入輸出緩存器和DSP幀間采 用反復(fù)以1字單位進(jìn)行數(shù)據(jù)轉(zhuǎn)送的方法。為此,與輸入輸出存儲(chǔ)器之間的數(shù)據(jù)轉(zhuǎn)送所涉及的處理負(fù)荷,在DSP全體的處理負(fù)荷中所占有的比例較 大,因此對(duì)DSP原本的解碼處理帶來障礙。發(fā)明內(nèi)容為了實(shí)現(xiàn)上述目的,本發(fā)明中的主要發(fā)明為一種流數(shù)據(jù)再生系統(tǒng),其具有輸入緩存器,其對(duì)從流源輸入的流數(shù)據(jù)進(jìn)行蓄積;解碼器核電路,其按照每一規(guī)定的處理單位,對(duì)蓄積到所述輸入緩存器中的所述流數(shù)據(jù)進(jìn)行解碼,而生成解碼數(shù)據(jù);輸出緩存器,其在將所述解碼數(shù)據(jù)蓄積之后輸 出,還備有轉(zhuǎn)送用存儲(chǔ)器單元,其與所述解碼器核電路相連接,并對(duì)蓄 積于所述輸入緩存器中的所述流數(shù)據(jù)和在所述解碼器核電路中生成的所 述解碼數(shù)據(jù)進(jìn)行存儲(chǔ);數(shù)據(jù)轉(zhuǎn)送控制電路,其控制按照每個(gè)所述處理單 位從所述輸入緩存器向所述轉(zhuǎn)送用存儲(chǔ)器單元的轉(zhuǎn)送所述流數(shù)據(jù),以及按 照每個(gè)所述處理單位從所述轉(zhuǎn)送用存儲(chǔ)器單元向所述輸出緩存器的轉(zhuǎn)送 所述解碼數(shù)據(jù)。按照本發(fā)明,能夠提供一種減輕了與和輸入輸出緩存器之間的數(shù)據(jù)轉(zhuǎn) 送相關(guān)的DSP的處理負(fù)荷的流數(shù)據(jù)再生系統(tǒng)。
圖1是表示本發(fā)明所涉及的流數(shù)據(jù)再生系統(tǒng)的構(gòu)成的圖。 圖2是表示本發(fā)明所涉及的數(shù)據(jù)轉(zhuǎn)送控制電路的構(gòu)成的圖。 圖3是表示本發(fā)明所涉及的數(shù)據(jù)轉(zhuǎn)送控制電路的讀轉(zhuǎn)送所涉及的系 統(tǒng)構(gòu)成圖。圖4是表示圖3所示的系統(tǒng)構(gòu)成中的主要信號(hào)的時(shí)序圖。 圖5是表示本發(fā)明所涉及的轉(zhuǎn)送區(qū)域?qū)?,^卜)電路的狀態(tài)轉(zhuǎn)化圖。 圖6是表示本發(fā)明所涉及的數(shù)據(jù)轉(zhuǎn)送控制電路的寫轉(zhuǎn)送所涉及的系 統(tǒng)構(gòu)成圖。圖7是圖6所示的系統(tǒng)構(gòu)成中的主要信號(hào)的時(shí)序圖。圖8是本發(fā)明所涉及的轉(zhuǎn)送區(qū)域讀入電路的狀態(tài)漂移圖。圖9是本發(fā)明所涉及的緩存器寫電路的狀態(tài)轉(zhuǎn)化圖。
圖IO是表示以往的流數(shù)據(jù)再生系統(tǒng)的構(gòu)成的圖。圖中10—流源,20—輸入緩存器,30—輸出緩存器,40—輸出裝置, 50、 IOO—DSP, 51 —數(shù)據(jù)存儲(chǔ)器,110—數(shù)據(jù)存儲(chǔ)器模塊(千-二一少), 111—通常區(qū)域用存儲(chǔ)器單元,112 —轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元,113 —轉(zhuǎn) 送區(qū)域l用存儲(chǔ)器單元,52、 120—DSP核,53、 130 —程序存儲(chǔ)器,200 一數(shù)據(jù)轉(zhuǎn)送控制電路,210 —緩存器讀存儲(chǔ)器電路,211—緩沖其讀電路, 212 —轉(zhuǎn)送區(qū)域?qū)戨娐罚?13、 214、 223、 224、 225、 226—選擇器,220 — 轉(zhuǎn)送區(qū)域讀電路,221 —緩存器寫電路,222 —緩存器寫訪問電路,230 — 主控制電路,300—輸入輸出緩存器。
具體實(shí)施方式
〈流數(shù)據(jù)再生系統(tǒng)的構(gòu)成〉圖l是表示本發(fā)明所涉及的流數(shù)據(jù)再生系統(tǒng)的構(gòu)成的圖。另外,對(duì)于 與圖IO所示的以往的流數(shù)據(jù)再生系統(tǒng)相同的要素(流源IO、輸入緩存器 20、輸出緩存器30、輸出裝置40),附加相同的符號(hào)而省略說明。另外,與圖10所示的以往的流數(shù)據(jù)再生系統(tǒng)的情況相同,以存儲(chǔ)于 光盤的MPEG方式的音頻流數(shù)據(jù)再生系統(tǒng)為例進(jìn)行了說明,但是作為本發(fā) 明所涉及的流數(shù)據(jù),也可以是MPEG方式的視頻流數(shù)據(jù)或系統(tǒng)。作為本發(fā) 明所涉及的流數(shù)據(jù)再生系統(tǒng),也可以是在便攜式音頻播放器或BS或地上 數(shù)字廣播接收機(jī)等的情況。圖1所示的本發(fā)明所涉及的流數(shù)據(jù)再生系統(tǒng),與圖10所示的以往流 數(shù)據(jù)再生系統(tǒng)相比結(jié)構(gòu)上的不同點(diǎn)可以列舉出DSP100的數(shù)據(jù)存儲(chǔ)模塊 110和數(shù)據(jù)轉(zhuǎn)送控制電路200這兩點(diǎn)。DSP100由積和(積和)乘法器等所構(gòu)成,并采用具備進(jìn)行流數(shù)據(jù)的解 碼處理的DSP核120 (本發(fā)明所涉及的"解碼核電路")這一點(diǎn),以及將數(shù) 據(jù)存儲(chǔ)器模塊110和程序存儲(chǔ)器130進(jìn)行分離并借助于DSP核120分別獨(dú) 立地進(jìn)行訪問的哈佛結(jié)構(gòu)(八一卜一 K7 —年f夕于亇)。這里,數(shù)據(jù)存儲(chǔ)器模塊110,與以往的數(shù)據(jù)存儲(chǔ)器51同樣,是對(duì)數(shù)據(jù) 進(jìn)行讀寫的存儲(chǔ)器,但是是將各自物理上獨(dú)立的通用區(qū)域用存儲(chǔ)器單元 111、轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112以及轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113 —
體化,并在DSP核120中利用面向數(shù)據(jù)存儲(chǔ)器的地址空間而進(jìn)行一元管理 的存儲(chǔ)器模塊。通用區(qū)域用存儲(chǔ)器單元111,是對(duì)通過數(shù)據(jù)轉(zhuǎn)送控制電路200從輸入 緩存器20向DSP100轉(zhuǎn)送的音頻流數(shù)據(jù)以及通過數(shù)據(jù)轉(zhuǎn)送控制電路200從 DSP100向輸出緩存器30進(jìn)行轉(zhuǎn)送的解碼數(shù)據(jù)以外的通常數(shù)據(jù)進(jìn)行讀寫的 存儲(chǔ)器單元。另外,將數(shù)據(jù)存儲(chǔ)器模塊110全體的區(qū)域中的通常區(qū)域用存 儲(chǔ)器單元111的區(qū)域,稱作"通常區(qū)域"。轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112,是對(duì)通過數(shù)據(jù)轉(zhuǎn)送控制電路200從輸 入緩存器20進(jìn)行數(shù)據(jù)轉(zhuǎn)送的音頻流數(shù)據(jù)進(jìn)行存儲(chǔ)的存儲(chǔ)器。另外,將數(shù) 據(jù)存儲(chǔ)器模塊110全體的區(qū)域中的轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112的區(qū)域稱 作"轉(zhuǎn)送區(qū)域0"。另外,以下,將在從流源10讀出的音頻數(shù)據(jù)被存儲(chǔ)到 輸入緩沖器20后從輸入緩沖器20讀出音頻流數(shù)據(jù)并通過數(shù)據(jù)轉(zhuǎn)送控制電 路200向轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元111進(jìn)行寫入這一過程,稱作"讀轉(zhuǎn)送"。 即,轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112,與讀轉(zhuǎn)送目的地相對(duì)應(yīng),輸入緩存器 20與讀轉(zhuǎn)送源相對(duì)應(yīng)。轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113,是對(duì)通過數(shù)據(jù)轉(zhuǎn)送控制電路200向輸 出緩存器30轉(zhuǎn)送的解碼數(shù)據(jù)進(jìn)行存儲(chǔ)的存儲(chǔ)器單元。另外,將數(shù)據(jù)存儲(chǔ) 器模塊110全體的區(qū)域中的轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113的區(qū)域,稱作"轉(zhuǎn) 送區(qū)域1"。另外,將通過數(shù)據(jù)轉(zhuǎn)送控制電路220從轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單 元113讀出解碼數(shù)據(jù)并向輸出緩存器30寫入的過程,稱作"寫轉(zhuǎn)送"。艮P, 轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113,與寫轉(zhuǎn)送源相對(duì)應(yīng),輸出緩存器30與寫轉(zhuǎn) 送目的地相對(duì)應(yīng)。如上所述,將作為通常的數(shù)據(jù)存儲(chǔ)器而使用的通常區(qū)域用存儲(chǔ)器單元 111,與作為流數(shù)據(jù)或解碼數(shù)據(jù)的轉(zhuǎn)送區(qū)域而使用的轉(zhuǎn)送區(qū)域0用存儲(chǔ)器 單元112和轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113,從物理上分離,從而即使在流 數(shù)據(jù)或解碼數(shù)據(jù)的轉(zhuǎn)送中,DSP核120也能夠使用通常區(qū)域用存儲(chǔ)器單元 lll執(zhí)行其他的處理。另外,關(guān)于轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112和轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元 113,雖然在讀轉(zhuǎn)送中或?qū)戅D(zhuǎn)送中的期間中對(duì)來自DSP核120的訪問進(jìn)行 禁止,但是在讀轉(zhuǎn)送中或?qū)戅D(zhuǎn)送中以外的期間中,與通常用存儲(chǔ)器單元lll
同樣,作為通常的數(shù)據(jù)存儲(chǔ)器由DSP核所訪問。另外,在有的情況下,轉(zhuǎn) 送區(qū)域0用存儲(chǔ)器單元112和轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113,以能夠分別 實(shí)施讀轉(zhuǎn)送和寫轉(zhuǎn)送這兩方的方式進(jìn)行切換而被控制。數(shù)據(jù)轉(zhuǎn)送控制電路200,進(jìn)行從輸入緩存器20向轉(zhuǎn)送區(qū)域0用存儲(chǔ) 器單元112或向轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113的音頻流數(shù)據(jù)的轉(zhuǎn)送控制, 以及從轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112或轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113向輸 出緩存器30的解碼數(shù)據(jù)的轉(zhuǎn)送控制。另外,數(shù)據(jù)轉(zhuǎn)送控制電路200,根據(jù) 來自DSP核120的轉(zhuǎn)送命令,執(zhí)行音頻流數(shù)據(jù)或解碼數(shù)據(jù)的轉(zhuǎn)送控制。因此,數(shù)據(jù)轉(zhuǎn)送控制電路200,在接收來自DSP核120的轉(zhuǎn)送命令后 不通過DSP核120,而執(zhí)行前述的轉(zhuǎn)送控制,從而能夠減輕DSP核120整 體的處理負(fù)荷。另外,借助于處理負(fù)荷的減輕,DSP核120,除了容易地 追加其他的處理功能外,也容易地降低動(dòng)作頻率?!磾?shù)據(jù)轉(zhuǎn)送控制電路的構(gòu)成〉圖2是表示本發(fā)明所涉及的數(shù)據(jù)轉(zhuǎn)送控制電路200的構(gòu)成的圖。另外, 在圖2中,轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112對(duì)應(yīng)于讀轉(zhuǎn)送目的地,轉(zhuǎn)送區(qū)域 1用存儲(chǔ)器單元113對(duì)應(yīng)于寫轉(zhuǎn)送源。輸入輸出緩存器300,是在將輸入緩存器20和輸出緩存器30統(tǒng)稱的 DSP100的外部設(shè)置的音頻流數(shù)據(jù)的存儲(chǔ)器。另外,輸入輸出緩存器300, 也可以設(shè)置在DSP100的內(nèi)部,通常,為了DSP100的電路規(guī)??s小化,優(yōu) 選為設(shè)置于DSPIOO的外部。主控制電路230,是接收來自DSP核120的轉(zhuǎn)送命令,負(fù)責(zé)數(shù)據(jù)轉(zhuǎn)送 控制電路200整體的控制,特別是緩存器讀電路211、轉(zhuǎn)送區(qū)域?qū)戨娐?12、 轉(zhuǎn)送區(qū)域讀電路220以及緩存器寫電路221的讀/寫控制的電路,例如, 作為處理器而被實(shí)施。緩存器讀電路211,是借助于緩存器讀訪問電路210,將存儲(chǔ)于輸入 輸出緩存器300中的讀轉(zhuǎn)送數(shù)據(jù)(在本實(shí)施方式的情況下對(duì)應(yīng)于音頻流數(shù) 據(jù))按照每規(guī)定的處理單位(例如l字(!7—K))地進(jìn)行讀出的電路。轉(zhuǎn)送區(qū)域?qū)戨娐?12,是將通過緩存器讀電路211從輸入輸出緩存器 300讀出的讀轉(zhuǎn)送數(shù)據(jù)向轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112按照每規(guī)定的處理 單位(例如,1字)進(jìn)行寫入的電路。另外,轉(zhuǎn)送區(qū)域?qū)戨娐?12,在讀
轉(zhuǎn)送數(shù)據(jù)的寫入結(jié)束后,對(duì)主控制電路230輸出讀轉(zhuǎn)送結(jié)束標(biāo)志。選擇器213,在根據(jù)從主控制電路230供給的轉(zhuǎn)送模式標(biāo)志0進(jìn)行將 讀轉(zhuǎn)送數(shù)據(jù)寫入到轉(zhuǎn)送區(qū)域O用存儲(chǔ)器單元112的情況下,選擇從轉(zhuǎn)送區(qū) 域?qū)戨娐?12供給的讀轉(zhuǎn)送數(shù)據(jù)而向轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112進(jìn)行輸 出。另外,選擇器213,將從DSP核120供給的解碼數(shù)據(jù)等寫數(shù)據(jù)(以下, 稱作DSP寫數(shù)據(jù))寫入到轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112的情況下,選擇從 DSP核120供給的DSP寫數(shù)據(jù),并向轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112輸出。選擇器223,根據(jù)從主控制電路230供給的轉(zhuǎn)送模式標(biāo)志0,選擇從 轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112讀出的數(shù)據(jù)或0數(shù)據(jù),并輸出到選擇器226。選擇器214,在根據(jù)從主控制電路230供給的轉(zhuǎn)送模式標(biāo)志1,進(jìn)行 將讀轉(zhuǎn)送數(shù)據(jù)寫入到轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113的情況下,選擇從轉(zhuǎn)送 區(qū)域?qū)戨娐?12供給的讀轉(zhuǎn)送數(shù)據(jù)并向轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113輸出。選擇器224,根據(jù)從主控制電路230供給的轉(zhuǎn)送模式標(biāo)志1,選擇從 轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113讀出的數(shù)據(jù)或0數(shù)據(jù),并向選擇器226輸出。選擇器225,在根據(jù)從主控制電路230供給的轉(zhuǎn)送模式標(biāo)志0,將存 儲(chǔ)于轉(zhuǎn)送區(qū)域O中的數(shù)據(jù)作為寫轉(zhuǎn)送數(shù)據(jù)的情況下,選擇從轉(zhuǎn)送區(qū)域O用 存儲(chǔ)器單元112讀出的寫轉(zhuǎn)送數(shù)據(jù)而向轉(zhuǎn)送區(qū)域讀電路220輸出。另外, 選擇器225,在將存儲(chǔ)于轉(zhuǎn)送區(qū)域1中的數(shù)據(jù)作為寫轉(zhuǎn)送數(shù)據(jù)的情況下, 對(duì)從轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113讀出的寫轉(zhuǎn)送數(shù)據(jù)進(jìn)行選擇而輸出到轉(zhuǎn) 送區(qū)域讀電路220。轉(zhuǎn)送區(qū)域讀電路220,是通過選擇器225,從轉(zhuǎn)送區(qū)域O用存儲(chǔ)器單 元112或轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113按照每規(guī)定的處理單位(例如,1 字),進(jìn)行讀出的電路。另外,轉(zhuǎn)送區(qū)域讀電路220,在寫轉(zhuǎn)送數(shù)據(jù)的讀出 結(jié)束時(shí),對(duì)主控制電路230輸出寫轉(zhuǎn)送結(jié)束接收的標(biāo)志。緩存器寫電路221,通過緩存器寫訪問電路222,將從轉(zhuǎn)送區(qū)域?qū)戨?路220讀出的寫轉(zhuǎn)送數(shù)據(jù),按照每規(guī)定的處理單位(例如,l字)寫入到 輸入輸出緩存器300。選擇器226,根據(jù)來自DSP核120的請(qǐng)求,對(duì)由選擇器223輸出的從 轉(zhuǎn)送區(qū)域0用存儲(chǔ)器112讀出的數(shù)據(jù)、由選擇器224輸出的從轉(zhuǎn)送區(qū)域1 用存儲(chǔ)器單元113讀出的數(shù)據(jù)、或從通常區(qū)域用存儲(chǔ)器111讀出的通常數(shù)
據(jù)中的其中之一進(jìn)行選擇,并作為DSP讀數(shù)據(jù)而向DSP核120輸出。 〈與數(shù)據(jù)轉(zhuǎn)送控制電路的讀轉(zhuǎn)送相關(guān)的動(dòng)作〉參照?qǐng)D3 圖5,對(duì)作為轉(zhuǎn)送目的地而選擇轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元 112的情況的數(shù)據(jù)轉(zhuǎn)送控制電路200的讀轉(zhuǎn)送所涉及的動(dòng)作進(jìn)行說明。另 外,圖3是數(shù)據(jù)轉(zhuǎn)送控制電路200的讀轉(zhuǎn)送所涉及系統(tǒng)構(gòu)成圖,圖4是圖 3所示系統(tǒng)構(gòu)成中的主要信號(hào)的時(shí)序圖,圖5是轉(zhuǎn)送區(qū)域?qū)戨娐?12的狀 態(tài)轉(zhuǎn)化圖。主控制電路230,除了對(duì)緩存器讀電路211供給讀地址(參照?qǐng)D4 (b)) 外,還將對(duì)緩存器讀電路211以及轉(zhuǎn)送區(qū)域?qū)戨娐?12通知寫轉(zhuǎn)送數(shù)據(jù)(流 數(shù)據(jù))的轉(zhuǎn)送開始的讀轉(zhuǎn)送模式標(biāo)志(本發(fā)明所涉及的"第1轉(zhuǎn)送模式標(biāo) 志")從"0"設(shè)定為"1"(參照?qǐng)D4 (c))。緩存器讀電路211 ,若識(shí)別到讀轉(zhuǎn)送模式標(biāo)志已經(jīng)變?yōu)?1"這一信息, 則對(duì)緩存器讀訪問電路210賦與讀轉(zhuǎn)送開始命令(參照?qǐng)D4 (d)),并將從 主控制電路230供給的讀地址供給到緩存器讀訪問電路210 (參照?qǐng)D4 (f)),并經(jīng)過規(guī)定期間后,將讀轉(zhuǎn)送狀態(tài)從"0 (停止)"切換為"1 (讀 轉(zhuǎn)送中)"(參照?qǐng)D4 (e))。數(shù)據(jù)讀訪問電路210,接收到數(shù)據(jù)轉(zhuǎn)送狀態(tài)轉(zhuǎn)為"l"這一信息,并對(duì) 由存儲(chǔ)器讀電路211對(duì)系統(tǒng)時(shí)鐘(參照?qǐng)D4 (a))進(jìn)行規(guī)定分頻后的讀時(shí) 鐘進(jìn)行接收(參照?qǐng)D4 (g))。并且,緩存器訪問電路210,基于從緩存器 讀電路211供給的讀時(shí)鐘以及讀地址,從輸入輸出緩存器300進(jìn)行讀轉(zhuǎn)送 數(shù)據(jù)的讀出。詳細(xì)來說,緩存器讀訪問電路210,在每個(gè)讀時(shí)鐘的下降沿 將讀有效標(biāo)志以規(guī)定期間間設(shè)定為"l"(參照?qǐng)D4(g)、 (h)),在讀有效 標(biāo)志為"1"的期間從輸入輸出緩存器300以規(guī)定的處理單位(例如,1 字)讀出讀轉(zhuǎn)送數(shù)據(jù)(參照?qǐng)D4 (h)、 (i))。另一方面,轉(zhuǎn)送區(qū)域?qū)戨娐?12,從緩存器讀電路211供給讀轉(zhuǎn)送激 活(與讀有效標(biāo)志相同)和讀轉(zhuǎn)送數(shù)據(jù)(參照?qǐng)D4 (h)、 (i)、 (j))。轉(zhuǎn)送 區(qū)域?qū)戨娐?12,每當(dāng)讀轉(zhuǎn)送激活變?yōu)閘,則將從緩存器寫電路211供給 的規(guī)定的處理單位量的讀轉(zhuǎn)送數(shù)據(jù)寫入到轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元112 (參照?qǐng)D4 (j)、 (k))。另一方面,轉(zhuǎn)送區(qū)域?qū)戨娐?12,根據(jù)圖5所示的狀態(tài)轉(zhuǎn)化圖,對(duì)轉(zhuǎn) 送區(qū)域0用存儲(chǔ)器單元112,以每規(guī)定的處理單位(例如,1字)地寫入 從緩存器寄存器電路211供給的讀轉(zhuǎn)送數(shù)據(jù)。B卩,在從主控制電路230供 給的讀轉(zhuǎn)送模式標(biāo)志從"0"切換為"1"時(shí),轉(zhuǎn)送區(qū)域?qū)戨娐?12,從閑 置(7"^ K々)狀態(tài)SO移行到等待從緩存器讀電路211讀轉(zhuǎn)送數(shù)據(jù)的讀 轉(zhuǎn)送數(shù)據(jù)等待狀態(tài)S1。并且,在讀轉(zhuǎn)送數(shù)據(jù)等待狀態(tài)S1中,在讀轉(zhuǎn)送激 活從"0"切換到"1"時(shí),轉(zhuǎn)送區(qū)域?qū)戨娐?12,移行到對(duì)轉(zhuǎn)送區(qū)域O用 存儲(chǔ)器112寫入讀轉(zhuǎn)送數(shù)據(jù)的轉(zhuǎn)送區(qū)域?qū)憼顟B(tài)S2。另外,轉(zhuǎn)送區(qū)域?qū)戨娐?12,具有對(duì)寫入到轉(zhuǎn)送區(qū)域0用存儲(chǔ)器單元 112中的讀轉(zhuǎn)送數(shù)據(jù)量進(jìn)行計(jì)數(shù)的功能。這里,轉(zhuǎn)送區(qū)域?qū)戨娐?12,移 行到讀轉(zhuǎn)送結(jié)束判定狀態(tài)S3,所述讀轉(zhuǎn)送結(jié)束判定狀態(tài)S3,對(duì)讀轉(zhuǎn)送數(shù) 據(jù)量是否達(dá)到根據(jù)來自DSP核120的轉(zhuǎn)送命令而預(yù)先設(shè)定的讀轉(zhuǎn)送數(shù)據(jù)規(guī) 模(size)進(jìn)行判定。轉(zhuǎn)送區(qū)域?qū)戨娐?12,在讀轉(zhuǎn)送結(jié)束判定狀態(tài)S3中,在讀轉(zhuǎn)送數(shù)據(jù)量 沒有達(dá)到讀轉(zhuǎn)送數(shù)據(jù)規(guī)模的情況下再次移行到讀轉(zhuǎn)送數(shù)據(jù)等待狀態(tài)Sl,另 一方面,在讀轉(zhuǎn)送數(shù)據(jù)量達(dá)到讀轉(zhuǎn)送數(shù)據(jù)規(guī)模的情況下,返回最初的閑置 狀態(tài)S0。另外,在返回閑置狀態(tài)SO時(shí),轉(zhuǎn)送區(qū)域?qū)戨娐?12,將度轉(zhuǎn)送結(jié)束標(biāo) 志(本發(fā)明所涉及的"第1轉(zhuǎn)送結(jié)束標(biāo)志")從"0"設(shè)定為"1",并向主 控制電路230以及緩存器讀電路211供給(參照?qǐng)D4 (l))。結(jié)果,主tf制 電路230,將讀轉(zhuǎn)送模式標(biāo)志設(shè)為"0",并且,緩存器讀電路211,將讀 轉(zhuǎn)送狀態(tài)從"1"向"0"切換(參照?qǐng)D4 (e)、 (l))。通過以上,基于數(shù) 據(jù)轉(zhuǎn)送控制電路200的讀轉(zhuǎn)送結(jié)束?!磁c數(shù)據(jù)轉(zhuǎn)送控制電路的寫轉(zhuǎn)送相關(guān)的動(dòng)作〉參照?qǐng)D6 圖9,對(duì)作為寫轉(zhuǎn)送目的地,與轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元 113被選擇時(shí)的數(shù)據(jù)轉(zhuǎn)送控制電路200的寫轉(zhuǎn)送相關(guān)的動(dòng)作進(jìn)行說明。另 外,圖6是與數(shù)據(jù)轉(zhuǎn)送控制電路200的寫轉(zhuǎn)送相關(guān)的系統(tǒng)構(gòu)成圖,圖7是 圖6所示的系統(tǒng)中的主要信號(hào)的時(shí)序圖,圖8是轉(zhuǎn)送區(qū)域讀電路220的狀 態(tài)轉(zhuǎn)化圖,圖9是緩沖器電路221的狀態(tài)轉(zhuǎn)化圖。主控制電路230,接收來自DSP核120的寫轉(zhuǎn)送命令,并對(duì)緩存器寫 電路221供給寫地址(參照?qǐng)D7 (b)),并且,將對(duì)緩存器寫電路221以及 轉(zhuǎn)送區(qū)域讀電路220通知寫轉(zhuǎn)送數(shù)據(jù)(解碼數(shù)據(jù))的轉(zhuǎn)送開始的寫轉(zhuǎn)送模 式標(biāo)志(本發(fā)明所涉及的"第2轉(zhuǎn)送模式標(biāo)志")從"0"設(shè)定為"1"(參 照?qǐng)D7 (c))。轉(zhuǎn)送區(qū)域讀電路220,根據(jù)圖8所示的狀態(tài)轉(zhuǎn)化圖,從轉(zhuǎn)送區(qū)域l用 緩存器單元113進(jìn)行寫轉(zhuǎn)送數(shù)據(jù)的讀出。g卩,在從主控制電路230供給的 寫轉(zhuǎn)送模式標(biāo)志從"0"切換為"1"后,轉(zhuǎn)送區(qū)域讀電路220,從閑置狀 態(tài)SO (7Y K》)向狀態(tài)S1 S4移行,所述狀態(tài)S1 S4是從轉(zhuǎn)送區(qū)域1 用存儲(chǔ)器單元113讀出與一幀相當(dāng)?shù)?字的寫轉(zhuǎn)送數(shù)據(jù)的狀態(tài)。并且,轉(zhuǎn)送區(qū)域讀電路220,在完成了從轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113 讀出4字份的寫轉(zhuǎn)送數(shù)據(jù)之時(shí),將寫轉(zhuǎn)送激活設(shè)置為"1"后(參照?qǐng)D7 (g)、 (h)),移行到寫結(jié)束等待狀態(tài)S5 (參照?qǐng)D7 (i)、 (j)),所述寫結(jié) 束等待狀態(tài)S5進(jìn)行等待直至寫標(biāo)志變?yōu)?1",所述寫標(biāo)志表示基于緩存 器寫電路221的向輸入輸出緩存器300的4字份的寫轉(zhuǎn)送數(shù)據(jù)的寫入結(jié)束這一意思o(jì)另外,轉(zhuǎn)送區(qū)域讀電路220,備有對(duì)從轉(zhuǎn)送區(qū)域1用存儲(chǔ)器單元113 讀出的寫轉(zhuǎn)送數(shù)據(jù)量進(jìn)行計(jì)數(shù)的功能。轉(zhuǎn)送區(qū)域?qū)戨娐?20,在基于緩存 器寫電路221的4字份的寫轉(zhuǎn)送數(shù)據(jù)的寫入結(jié)束,且寫標(biāo)志變?yōu)?1"時(shí), 對(duì)寫轉(zhuǎn)送數(shù)據(jù)量是否達(dá)到根據(jù)來自DSP核120的寫轉(zhuǎn)送命令而預(yù)先設(shè)定的 寫轉(zhuǎn)送數(shù)據(jù)規(guī)模,進(jìn)行判定。轉(zhuǎn)送區(qū)域讀電路220,在寫轉(zhuǎn)送數(shù)據(jù)量不足寫轉(zhuǎn)送數(shù)據(jù)規(guī)模的情況下, 移行到對(duì)接下來的四字份的寫轉(zhuǎn)送數(shù)據(jù)進(jìn)行讀出的狀態(tài)S1 S4,另一方 面,在寫轉(zhuǎn)送數(shù)據(jù)量已經(jīng)達(dá)到寫轉(zhuǎn)送數(shù)據(jù)規(guī)模的情況下,將寫轉(zhuǎn)送結(jié)束標(biāo) 志(本發(fā)明所涉及的"第2轉(zhuǎn)送結(jié)束標(biāo)志")設(shè)定為"1",并返回到最初 的閑置狀態(tài)SO。如以上那樣,基于轉(zhuǎn)送區(qū)域讀電路220的來自轉(zhuǎn)送區(qū)域1用存儲(chǔ)單元 113的寫轉(zhuǎn)送數(shù)據(jù)的讀出結(jié)束。另一方面,若緩存器電路221識(shí)別到寫轉(zhuǎn)送模式標(biāo)志變換為"1"這 一信息,對(duì)緩存器寫訪問電路222施加寫轉(zhuǎn)送開始命令(參照?qǐng)D7 (d)), 并將從主控制電路230供給的寫地址供給到緩存器寫訪問電路222 (參照 圖7 (f)),并經(jīng)過規(guī)定期間后,將寫轉(zhuǎn)送狀態(tài)從"0 (停止)"切換到"1
(寫轉(zhuǎn)送中)"切換(參照?qǐng)D7 (e))。緩存器寫電路221,對(duì)寫轉(zhuǎn)送停止命令成為"1 (寫轉(zhuǎn)送中)"進(jìn)行受 理,并以對(duì)系統(tǒng)時(shí)鐘(參照?qǐng)D7 (a))進(jìn)行規(guī)定分頻的寫時(shí)鐘以及由轉(zhuǎn)送 區(qū)域讀電路220所讀出的寫轉(zhuǎn)送數(shù)據(jù),供給到緩存器寫訪問電路222。結(jié) 果,緩存器寫訪問電路222,基于從緩存器寫電路221供給的寫地址和寫 時(shí)鐘,將寫轉(zhuǎn)送數(shù)據(jù)寫入到輸入輸出緩存器300中。另外,基于緩存器寫電路221的向輸入輸出緩存器300的寫轉(zhuǎn)送數(shù)據(jù) 的寫入,與圖9所示的狀態(tài)轉(zhuǎn)化圖相對(duì)應(yīng)。即,從主控制電路230供給的 寫轉(zhuǎn)送模式標(biāo)志從"0"向"1"切換時(shí),緩存器寄存器電路221,從閑置 狀態(tài)SO,向?qū)戅D(zhuǎn)送數(shù)據(jù)等待狀態(tài)Sl移行,所述寫轉(zhuǎn)送數(shù)據(jù)等待狀態(tài)Sl 從轉(zhuǎn)送區(qū)域讀電路220等待4字份的寫轉(zhuǎn)送數(shù)據(jù)。并且,在供給4字的寫轉(zhuǎn)送數(shù)據(jù)并且將寫轉(zhuǎn)送激活從"0"切換為"1" 時(shí),緩存器寫電路221移行到對(duì)緩存器寫訪問電路222輸出仲裁(7—匕' 夕)請(qǐng)求的寫請(qǐng)求狀態(tài)S2,進(jìn)而移行到從緩存器寫訪問電路等待仲裁許可 AK的寫許可等待狀態(tài)S3。緩存器寫電路221,若從緩存器寫訪問電路222受理仲裁許可AK,則 移行到寫狀態(tài)S4 S7,所述寫狀態(tài)S4 S7以1字單位將4字份的寫轉(zhuǎn)送數(shù) 據(jù)寫入到輸入輸出緩存器300。并且,若4字份的寫轉(zhuǎn)送數(shù)據(jù)的寫入結(jié)束, 則緩存器寫電路221,再次移行到寫轉(zhuǎn)送數(shù)據(jù)等待狀態(tài)S1,重復(fù)前述的狀 態(tài)轉(zhuǎn)化,直到由DSP核120所設(shè)定的寫轉(zhuǎn)送數(shù)據(jù)規(guī)模量的寫入結(jié)束。另外, 若寫轉(zhuǎn)送數(shù)據(jù)規(guī)模量的寫入結(jié)束,則緩存器寫電路221,根據(jù)由轉(zhuǎn)送區(qū)域 寫電路220設(shè)定為"1"的寫轉(zhuǎn)送結(jié)束標(biāo)志,返回到閑置狀態(tài)SO。由此, 基于數(shù)據(jù)轉(zhuǎn)送控制電路200的寫轉(zhuǎn)送結(jié)束。以上,雖然在本發(fā)明的實(shí)施方式中進(jìn)行了說明,但是前述的實(shí)施方式 是為了理解本發(fā)明,并非用于對(duì)本發(fā)明進(jìn)行限定而解釋。本發(fā)明在不脫離其主要旨意的情況下,能夠進(jìn)行變更和改良,并且在本發(fā)明中也包含其等 價(jià)物。
權(quán)利要求
1、一種流數(shù)據(jù)再生系統(tǒng),其特征在于,具有輸入緩存器,其對(duì)從流源輸入的流數(shù)據(jù)進(jìn)行蓄積;解碼器核電路,其按照每一規(guī)定的處理單位,對(duì)蓄積到所述輸入緩存器中的所述流數(shù)據(jù)進(jìn)行解碼,而生成解碼數(shù)據(jù);輸出緩存器,其在將所述解碼數(shù)據(jù)蓄積之后輸出,還備有轉(zhuǎn)送用存儲(chǔ)器單元,其與所述解碼器核電路相連接,并對(duì)蓄積于所述輸入緩存器中的所述流數(shù)據(jù)和在所述解碼器核電路中生成的所述解碼數(shù)據(jù)進(jìn)行存儲(chǔ);數(shù)據(jù)轉(zhuǎn)送控制電路,其控制按照每個(gè)所述處理單位從所述輸入緩存器向所述轉(zhuǎn)送用存儲(chǔ)器單元的轉(zhuǎn)送所述流數(shù)據(jù),以及按照每個(gè)所述處理單位從所述轉(zhuǎn)送用存儲(chǔ)器單元向所述輸出緩存器的轉(zhuǎn)送所述解碼數(shù)據(jù)。
2、 根據(jù)權(quán)利要求1所述的流數(shù)據(jù)再生系統(tǒng),其特征在于, 備有多個(gè)所述轉(zhuǎn)送用存儲(chǔ)器單元,所述數(shù)據(jù)轉(zhuǎn)送控制電路,將多個(gè)所述轉(zhuǎn)送用存儲(chǔ)器單元中的其中一個(gè), 作為所述流數(shù)據(jù)的轉(zhuǎn)送目的地或所述解碼數(shù)據(jù)的轉(zhuǎn)送源而選擇。
3、 根據(jù)權(quán)利要求2所述的流數(shù)據(jù)再生系統(tǒng),其特征在于, 多個(gè)所述轉(zhuǎn)送用存儲(chǔ)器單元,在進(jìn)行所述流數(shù)據(jù)的轉(zhuǎn)送或所述解碼數(shù)據(jù)的轉(zhuǎn)送的期間以外,作為數(shù)據(jù)存儲(chǔ)器,而由所述解碼核電路所訪問。
4、 根據(jù)權(quán)利要求l所述的流數(shù)據(jù)再生系統(tǒng),其特征在于, 所述數(shù)據(jù)轉(zhuǎn)送控制電路,具有緩存器讀電路,其按照每個(gè)所述處理單位,從所述輸入緩存器讀出所 述流數(shù)據(jù);轉(zhuǎn)送區(qū)域?qū)戨娐?,其按照每個(gè)所述處理單位,將由所述緩存器讀電路 讀出的所述流數(shù)據(jù)寫入到所述轉(zhuǎn)送用存儲(chǔ)器單元;轉(zhuǎn)送區(qū)域讀電路,其按照每個(gè)所述處理單位從所述轉(zhuǎn)送用存儲(chǔ)器單元 讀出所述解碼數(shù)據(jù);緩存器寫電路,其按照每個(gè)所述處理單位將由所述轉(zhuǎn)送區(qū)域讀電路讀 出的所述解碼數(shù)據(jù),寫入到所述輸出緩存器;主控制電路,其對(duì)所述緩存器讀電路、所述轉(zhuǎn)送區(qū)域?qū)戨娐贰⑺鲛D(zhuǎn) 送區(qū)域讀電路和所述緩存器寫電路進(jìn)行控制。
5、 根據(jù)權(quán)利要求4所述的流數(shù)據(jù)再生系統(tǒng),其特征在于,所述主控制電路,接受來自所述解碼器核電路的所述流數(shù)據(jù)的轉(zhuǎn)送命 令,而輸出對(duì)所述緩存器讀電路和所述轉(zhuǎn)送區(qū)域?qū)戨娐吠ㄖ隽鲾?shù)據(jù)的 轉(zhuǎn)送開始的第l轉(zhuǎn)送模式標(biāo)志,所述轉(zhuǎn)送區(qū)域?qū)戨娐?,根?jù)所述第1轉(zhuǎn)送模式標(biāo)志,將由所述緩存器 讀電路讀出的所述流數(shù)據(jù),以規(guī)定的轉(zhuǎn)送量向所述轉(zhuǎn)送用存儲(chǔ)器單元寫入 后,輸出使所述第l轉(zhuǎn)送模式標(biāo)志復(fù)位的第l轉(zhuǎn)送結(jié)束標(biāo)志。
6、 根據(jù)權(quán)利要求4所述的流數(shù)據(jù)再生系統(tǒng),其特征在于, 所述主控制電路,接受來自所述解碼器核電路的所述解碼數(shù)據(jù)的轉(zhuǎn)送命令,而輸出對(duì)所述轉(zhuǎn)送區(qū)域讀電路和所述緩存器寫電路通知所述解碼數(shù) 據(jù)的轉(zhuǎn)送開始的第2轉(zhuǎn)送模式標(biāo)志, 所述轉(zhuǎn)送區(qū)域讀電路,根據(jù)所述第2轉(zhuǎn)送模式標(biāo)志,以規(guī)定的轉(zhuǎn)送量,從所述轉(zhuǎn)送用存儲(chǔ)器單元讀出所述解碼數(shù)據(jù)并通過所述緩存器寫電路寫入到所述輸出緩存器 后,輸出使所述第2轉(zhuǎn)送模式標(biāo)志復(fù)位的第2轉(zhuǎn)送結(jié)束標(biāo)志。
全文摘要
本發(fā)明中公開一種流數(shù)據(jù)再生系統(tǒng),其具有輸入緩存器,其對(duì)從流源輸入的流數(shù)據(jù)進(jìn)行蓄積;解碼器核電路,其按照每一規(guī)定的處理單位,對(duì)蓄積到所述輸入緩存器中的所述流數(shù)據(jù)進(jìn)行解碼,而生成解碼數(shù)據(jù);輸出緩存器,其在將所述解碼數(shù)據(jù)蓄積之后輸出,還備有轉(zhuǎn)送用存儲(chǔ)器單元,其與所述解碼器核電路相連接,并對(duì)蓄積于所述輸入緩存器中的所述流數(shù)據(jù)和在所述解碼器核電路中生成的所述解碼數(shù)據(jù)進(jìn)行存儲(chǔ);數(shù)據(jù)轉(zhuǎn)送控制電路,其控制按照每個(gè)所述處理單位從所述輸入緩存器向所述轉(zhuǎn)送用存儲(chǔ)器單元的轉(zhuǎn)送所述流數(shù)據(jù),以及按照每個(gè)所述處理單位從所述轉(zhuǎn)送用存儲(chǔ)器單元向所述輸出緩存器的轉(zhuǎn)送所述解碼數(shù)據(jù)。從而,減輕與輸入輸出緩存器之間的數(shù)據(jù)轉(zhuǎn)送所涉及的DSP的處理負(fù)荷。
文檔編號(hào)H04N7/26GK101163243SQ20071016245
公開日2008年4月16日 申請(qǐng)日期2007年10月15日 優(yōu)先權(quán)日2006年10月13日
發(fā)明者中牟田和周 申請(qǐng)人:三洋電機(jī)株式會(huì)社;三洋半導(dǎo)體株式會(huì)社