專利名稱:現(xiàn)場(chǎng)總線控制系統(tǒng)設(shè)備的嵌入式通信模塊的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于一種系統(tǒng)現(xiàn)場(chǎng)總線控制通信設(shè)備的器件,特別是涉及一種用于現(xiàn)場(chǎng)總線控制系統(tǒng)設(shè)備的嵌入式通信模塊。
背景技術(shù):
在目前公知的現(xiàn)場(chǎng)總線技術(shù)在不斷的發(fā)展變化,而在安裝現(xiàn)場(chǎng)總線控制系統(tǒng)的設(shè)備中,通信部分與設(shè)備都是做在一起,一旦通信控制總線要求改變或升級(jí),裝有通信電路的所有設(shè)備都不能再用。而且也使設(shè)備在各種不同系統(tǒng)的應(yīng)用受到很大的限制。
實(shí)用新型內(nèi)容本實(shí)用新型為解決公知技術(shù)中存在的技術(shù)問(wèn)題而提供一種對(duì)宿主設(shè)備實(shí)現(xiàn)統(tǒng)一協(xié)議、對(duì)控制系統(tǒng)的現(xiàn)場(chǎng)總線通信部分可進(jìn)行更換的用于現(xiàn)場(chǎng)總線控制系統(tǒng)設(shè)備的嵌入式通信模塊。
本實(shí)用新型為解決公知技術(shù)中存在的技術(shù)問(wèn)題所采取的技術(shù)方案是它包括有電路板與固連在電路板上的微處理器、外部RAM擴(kuò)展電路和兩個(gè)通信接口電路;微處理器經(jīng)外部RAM擴(kuò)展電路擴(kuò)展成兩個(gè)串行端口,并被分別連接到兩個(gè)通信接口電路,一個(gè)通信接口電路用于與上位機(jī)的通信;另一個(gè)通信接口電路用于與設(shè)備的通信。
本實(shí)用新型還可以采用如下技術(shù)措施所述的用于與上位機(jī)通信的通信接口電路和用于與設(shè)備通信的通信接口電路采用的是接插件。
本實(shí)用新型具有的優(yōu)點(diǎn)和積極效果是由于可擴(kuò)展串行端、可方便的更換通信模塊、實(shí)現(xiàn)與總線和設(shè)備的通信,所以便于控制系統(tǒng)中通信總線的升級(jí)換代。即該通信模塊可通過(guò)現(xiàn)場(chǎng)總線控制系統(tǒng)設(shè)備后面板的孔位進(jìn)行嵌入式安裝,并通過(guò)設(shè)備后面板殼內(nèi)通信插座可以在設(shè)備外部方便的進(jìn)行插拔。不用更換設(shè)備,只需替換相應(yīng)的通信模塊,以便于設(shè)備用于各種不同的通信總線系統(tǒng)。如外擴(kuò)32K RAM擴(kuò)展電路還可實(shí)現(xiàn)通信數(shù)據(jù)的管理,分別為總線數(shù)據(jù)和設(shè)備數(shù)據(jù)提供了4K字節(jié)的FIFO,有效的避免了在通信過(guò)程中的數(shù)據(jù)丟失。
圖1是本實(shí)用新型的原理框圖;圖2是本實(shí)用新型的實(shí)施例線路圖;圖3是本實(shí)用新型的應(yīng)用結(jié)構(gòu)示意圖。
具體實(shí)施方式
為能進(jìn)一步了解本實(shí)用新型的發(fā)明內(nèi)容、特點(diǎn)及功效,茲例舉以下實(shí)施例,并配合附圖詳細(xì)說(shuō)明如下請(qǐng)參閱圖1、2,本實(shí)用新型通過(guò)外部RAM擴(kuò)展電路IC4(SP2338)將微處理器IC1(SST89C58)的串行端口擴(kuò)展為兩路UART,一路通過(guò)RJ45水晶插座CZ2、CZ3與422總線設(shè)備相連,另一路通過(guò)9針矩型插座CZ1與設(shè)備相連。IC1的TXD與IC4的RX3相連,RXD與IC4的TX3相連,IC4的串口3作為母串口,它的傳輸速率是子串口的4倍??赏ㄟ^(guò)改變輸入時(shí)鐘頻率以獲得不同的波特率。下行地址線ADRI0,ADRI1和上行地址線ADRO0,ADRO1分別對(duì)應(yīng)三個(gè)子串口串口0、串口1、串口2;地址線11為串口3的地址。當(dāng)串口3接到數(shù)據(jù)進(jìn)入中斷時(shí),微處理器IC1立即讀取地址線ADRO0、ADRO1的狀態(tài),根據(jù)兩條地址線的狀態(tài)即可判斷接收到的數(shù)據(jù)是由哪個(gè)串口上傳的。分別將接收到的數(shù)據(jù)存入相應(yīng)的FIFO中,進(jìn)行相應(yīng)的數(shù)據(jù)處理。
圖2中IC2為74HC573、IC3為X62256、IC5為MAX1482、CZ1是CON9、CZ2是CON8、CZ3為CON8、R1=200、R2=10K、R3-R6=330、R7-R10=10K、R11=1K、R12=1K、C1=100n、C3=27p、C4=27p、C5=10μ、C6=100n、C7=100n、C8=27P、C9=27P、C10=100n、C11=100n、C12=47μ、C13=100n、CRY1=11.0592Mhz、CRY2=20Mhz、RP1為RESPACK4。
如圖3所示意的通信模塊電路板1上固定安裝有圖2所述的全部電子元件及其連接線,通信模塊電路板1與上位機(jī)連接采用RS-422總線方式,與上位機(jī)連接處為可插拔的RJ45插座2,具體定義如下
如圖3所示通信模塊電路板1與設(shè)備通信采用可插拔的9針矩型插座3進(jìn)行連接。采用RS232總線方式。各腳定義如下
權(quán)利要求1.一種用于現(xiàn)場(chǎng)總線控制系統(tǒng)設(shè)備的嵌入式通信模塊,它包括有電路板與固連在電路板上的微處理器、外部RAM擴(kuò)展電路和兩個(gè)通信接口電路;微處理器經(jīng)外部RAM擴(kuò)展電路擴(kuò)展成兩個(gè)串行端口,并被分別連接到兩個(gè)通信接口電路,一個(gè)通信接口電路用于與上位機(jī)的通信;另一個(gè)通信接口電路用于與設(shè)備的通信。
2.根據(jù)權(quán)利要求1所述的現(xiàn)場(chǎng)總線控制系統(tǒng)設(shè)備的嵌入式通信模塊,其特征在于所述的用于與上位機(jī)通信的通信接口電路和用于與設(shè)備通信的通信接口電路采用的是接插件。
專利摘要本實(shí)用新型涉及一種用于現(xiàn)場(chǎng)總線控制系統(tǒng)設(shè)備的嵌入式通信模塊。它包括有電路板與固連在電路板上的微處理器、外部RAM擴(kuò)展電路和兩個(gè)通信接口電路,微處理器經(jīng)外部RAM擴(kuò)展電路擴(kuò)展成兩個(gè)串行端口,并被分別連接到兩個(gè)通信接口電路,一個(gè)通信接口電路用于與上位機(jī)的通信;另一個(gè)通信接口電路用于與設(shè)備的通信。由于采用外部嵌入式結(jié)構(gòu)設(shè)計(jì),可擴(kuò)展串行端、可方便的更換通信模塊、實(shí)現(xiàn)與總線和設(shè)備的通信,所以便于控制系統(tǒng)中通信總線的升級(jí)換代,不用更換設(shè)備,只需替換相應(yīng)的通信模塊,以便于設(shè)備用于各種不同的通信總線系統(tǒng)。外擴(kuò)32K RAM還可實(shí)現(xiàn)通信數(shù)據(jù)的管理,分別為總線數(shù)據(jù)和設(shè)備數(shù)據(jù)提供了4K字節(jié)的FIFO,有效的避免了在通信過(guò)程中的數(shù)據(jù)丟失。
文檔編號(hào)H04L12/40GK2627745SQ03258148
公開日2004年7月21日 申請(qǐng)日期2003年7月29日 優(yōu)先權(quán)日2003年7月29日
發(fā)明者趙蘇銘, 黃燕川, 鄭玉靜, 趙惟善 申請(qǐng)人:天津市北海通信技術(shù)有限公司