述控制信號后,所述比較分壓電路將所述控制信號與所述第二基準(zhǔn)電源產(chǎn)生的基準(zhǔn)電壓相比較,據(jù)此產(chǎn)生相應(yīng)的觸發(fā)信號,并將所述觸發(fā)信號傳輸至單片機(jī)。
[0043]本申請公開的雙邊沿觸發(fā)電路,能夠?qū)⑼饨与娐份敵龅妮敵鲂盘栟D(zhuǎn)化成相應(yīng)的觸發(fā)信號,并通過所述觸發(fā)信號觸發(fā)單片機(jī)進(jìn)入ISP模式。這個過程中,不需要單片機(jī)的業(yè)務(wù)中斷,從而提高單片機(jī)的工作效率。
[0044]應(yīng)當(dāng)理解的是,以上的一般描述和后文的細(xì)節(jié)描述僅是示例性和解釋性的,并不能限制本公開。
【附圖說明】
[0045]此處的附圖被并入說明書中并構(gòu)成本說明書的一部分,示出了符合本實(shí)用新型的實(shí)施例,并與說明書一起用于解釋本實(shí)用新型的原理。
[0046]圖1是根據(jù)一示例性實(shí)施例示出的一種雙邊沿觸發(fā)電路的電路結(jié)構(gòu)示意圖;
[0047]圖2是根據(jù)一示例性實(shí)施例示出的一種雙邊沿觸發(fā)電路的電路結(jié)構(gòu)圖;
[0048]圖3是根據(jù)一示例性實(shí)施例示出的一種雙邊沿觸發(fā)電路中,輸出的波形示意圖。
【具體實(shí)施方式】
[0049]這里將詳細(xì)地對示例性實(shí)施例進(jìn)行說明,其示例表示在附圖中。下面的描述涉及附圖時,除非另有表示,不同附圖中的相同數(shù)字表示相同或相似的要素。以下示例性實(shí)施例中所描述的實(shí)施方式并不代表與本實(shí)用新型相一致的所有實(shí)施方式。相反,它們僅是與如所附權(quán)利要求書中所詳述的、本實(shí)用新型的一些方面相一致的裝置和方法的例子。
[0050]為了解決現(xiàn)有技術(shù)中存在的,在觸發(fā)ISP程序時,需要單片機(jī)的業(yè)務(wù)發(fā)生中斷,降低單片機(jī)的工作效率的問題,本申請公開了一種雙邊沿觸發(fā)電路。
[0051]在本申請公開的一種雙邊沿觸發(fā)電路中,所述雙邊沿觸發(fā)電路包括:互相連接的電壓選通控制電路和比較分壓電路。
[0052]其中,所述電壓選通控制電路分別與外接電路和第一基準(zhǔn)電源相連接,所述電壓選通控制電路接收所述外接電路傳輸?shù)妮敵鲂盘?,將所述輸出信號轉(zhuǎn)化成控制信號,并將所述控制信號傳輸至所述比較分壓電路;
[0053]所述比較分壓電路與第二基準(zhǔn)電源相連接,在接收到所述電壓選通控制電路輸出的所述控制信號后,所述比較分壓電路將所述控制信號與所述第二基準(zhǔn)電源提供的基準(zhǔn)電壓相比較,產(chǎn)生相應(yīng)的觸發(fā)信號,并將所述觸發(fā)信號傳輸至單片機(jī)。
[0054]本申請公開一種雙邊沿觸發(fā)電路,所述雙邊沿觸發(fā)電路包括互相連接的電壓選通控制電路和比較分壓電路,其中,所述雙邊沿觸發(fā)電路中的電壓選通控制電路分別與外接電路和第一基準(zhǔn)電源相連接,能夠接收外接電路傳輸?shù)妮敵鲂盘?,并將所述輸出信號轉(zhuǎn)化成控制信號,所述比較分壓電路與第二基準(zhǔn)電源相連接,在獲取所述控制信號后,所述比較分壓電路將所述控制信號與所述第二基準(zhǔn)電源產(chǎn)生的基準(zhǔn)電壓相比較,據(jù)此產(chǎn)生相應(yīng)的觸發(fā)信號,并將所述觸發(fā)信號傳輸至單片機(jī)。
[0055]本申請公開的雙邊沿觸發(fā)電路,能夠?qū)⑼饨与娐份敵龅妮敵鲂盘栟D(zhuǎn)化成相應(yīng)的觸發(fā)信號,并通過所述觸發(fā)信號觸發(fā)單片機(jī)進(jìn)入ISP模式。這個過程中,不需要單片機(jī)的業(yè)務(wù)中斷,從而提高單片機(jī)的工作效率。
[0056]參見圖1所示的電路結(jié)構(gòu)示意圖,本申請公開的邊沿觸發(fā)電路中,包括相互連接的電壓選通控制電路I和比較分壓電路2。其中,所述電壓選通控制電路I包括:左控制電路100、右控制電路200和選通比較電路300。
[0057]其中,所述左控制電路100分別與外接電路,以及第一基準(zhǔn)子電源相連接,在接收到所述外接電路產(chǎn)生的輸出信號后,所述左控制電路根據(jù)所述輸出信號,產(chǎn)生相應(yīng)的下降沿波形或上升沿波形,其中,所述第一基準(zhǔn)電源包括所述第一基準(zhǔn)子電源;
[0058]所述右控制電路200分別與外接電路,以及第二基準(zhǔn)子電源相連接,在接收到所述外接電路產(chǎn)生的輸出信號后,所述右控制電路200根據(jù)所述輸出信號,產(chǎn)生與所述左控制電路100相反的波形,其中,若所述左控制電路100產(chǎn)生下降沿波形,則所述右控制電路200產(chǎn)生上升沿波形,若所述左控制電路100產(chǎn)生上升沿波形,則所述右控制電路200產(chǎn)生下降沿波形,所述第一基準(zhǔn)電源包括所述第二基準(zhǔn)子電源;
[0059]所述選通比較電路300分別與所述左控制電路100,以及右控制電路200相連接,在接收到所述左控制電路100和右控制電路200產(chǎn)生的波形后,所述選通比較電路300對所述波形進(jìn)行選通處理,并輸出控制信號。
[0060]其中,所述第一基準(zhǔn)子電源和第二基準(zhǔn)子電源均屬于所述第一基準(zhǔn)電源。在實(shí)際應(yīng)用中,所述第一基準(zhǔn)子電源和第二基準(zhǔn)子電源可以是兩個獨(dú)立的電源,并輸出相同大小的電平信號。另外,所述第一基準(zhǔn)子電源和第二基準(zhǔn)子電源也可以為同一電源,并且該電源分別與所述左控制電路,以及所述右控制電路相連接。
[0061]參見圖2所示的電路結(jié)構(gòu)示意圖,其中,所述左控制電路包括:第六電阻R6、第五電容C5、第三電容C3、第四電容C4、第一 NMOS管Q1、第二 NMOS管Q2、第四電阻R4、第七電阻R7、第七電容C7和第十電阻R10。
[0062]其中,所述第六電阻R6的第一端與所述外接電路相連接,接收所述外接電路傳輸?shù)乃鲚敵鲂盘?,所述第六電阻R6的第二端與所述第五電容C5的第一端,以及所述第二NMOS管Q2的柵極相連接;其中,所述P100_1為所述外接電路傳輸?shù)妮敵鲂盘枺?br>[0063]所述第五電容C5的第一端與所述第六電阻R6的第二端相連接,所述第五電容C5的第二端接地;
[0064]所述第二 NMOS管Q2的漏極與所述第四電容C4的第二端,以及所述第七電阻R7的第二端相連接,所述第二 NMOS管Q2的柵極與所述第五電容C5的第一端,以及所述第六電阻R6的第二端相連接,所述第二 NMOS管Q2的源極接地;
[0065]所述第三電容C3的第一端接地,第二端分別與第一基準(zhǔn)子電源、第四電容C4的第一端和第七電阻R7的第一端相連接;
[0066]所述第四電容C4的第一端接地,第二端分別與第七電阻R7的第二端、第一 NMOS管Ql的柵極,以及第二 NMOS管Q2的漏極相連接;
[0067]所述第一 NMOS管Ql的柵極分別與第七電阻R7的第二端、第四電容C4的第二端,以及第二 NMOS管Q2的漏極相連接,所述第一 NMOS管Ql的漏極與所述第四電阻R4的第二端相連接,所述第一 NMOS管Ql的源極分別于第七電容C7的第一端、第十電阻RlO的第一端,以及所述選通比較電路相連接,具體的,所述第一 NMOS管Ql的源極與所述選通比較電路中,第二二極管D2的陽極相連接;
[0068]所述第四電阻R4的第一端與所述第三電容C3的第二端相連接,所述第四電阻R4的第二端與所述第一 NMOS管Ql的漏極相連接;
[0069]所述第七電阻R7的第一端分別與所述第一基準(zhǔn)子電源、第三電容C3的第二端,以及第四電阻R4的第一端相連接,所述第七電阻R7的第二端分別與所述第四電容C4的第二端、第一 NMOS管Ql的柵極,以及第一 NMOS管Ql的漏極相連接;
[0070]所述第七電容C7的第一端分別與所述第一 NMOS管Ql的源極、第十電阻RlO的第一端,以及所述選通比較電路相連接,所述第七電容C7的第二端接地,具體的,所述第七電容C7的第一端與選通比較電路中,第二二極管D2的陽極相連接;
[0071]所述第十電阻RlO的第一端分別與所述第一 NMOS管Ql的源極和所述選通比較電路相連接,所述第十電阻RlO的第二端接地。具體的,所述第十電阻RlO的第一端與所述選通比較電路中,第二二極管D2的陽極相連接。
[0072]進(jìn)一步的,本申請公開的雙邊沿觸發(fā)電路中,所述右控制電路包括:第五電阻R5、第九電阻R9和第六電容C6。
[0073]其中,所述第五電阻R5的第一端與所述外接電路相連接,接收所述外接電路傳輸?shù)乃鲚敵鲂盘枺龅谖咫娮鑂5的第二端與第二基準(zhǔn)子電源相連接;其中,所述P100_1為所述外接電路傳輸?shù)妮敵鲂盘枺?br>[0074]所述第九電阻R9的第一端分別與所述外接電路,以及所述第五電阻R5的第一端相連接,所述第九電阻R9的第二端分別與所述選通比較電路,以及所述第六電容C6的第一端相連接,具體的,所述第九電阻R9的第二端與所述選通比較電路中,第一二極管Dl的陽極相連接;
[0075]所述第六電容C6的第一端分別與所述第九電阻R9的第二端,以及所述選通比較電路相連接,所述第六電容C6的第二端接地,具體的,所述第六電容C6的第一端與所述選通比較電路中,第一二極管Dl的陽極相連接。
[0076]進(jìn)一步的,所述選通比較電路包括:第一二級管D1、第二二極管D2和第十一電阻Rll0
[0077]其中,所述第一二極管Dl的陽極與所述右控制電路相連接,所述第一二極管Dl的陰極分別與所述第二二極管D2的陰極、第十一電阻Rll的第一端,以及所述比較分壓電路相連接,具體的,所述第一二極管Dl的陽極分別與所述右控制電路中,第九電阻的第二端,以及第六