電平變換電路以及投影裝置的制造方法
【專利摘要】本發(fā)明涉及電平變換電路及投影裝置。電平變換電路具備:外部接口用電源部,供給與外部連接設(shè)備的接口電路的電輸入輸出特性對(duì)應(yīng)的電源電壓;內(nèi)部接口用電源部,供給與內(nèi)部接口電路的電輸入輸出特性對(duì)應(yīng)的電源電壓;電源開(kāi)關(guān)部,根據(jù)來(lái)自外部設(shè)備的電信號(hào),控制向所述外部接口用電源部的電源供給;以及切換開(kāi)關(guān)部,控制所述外部連接設(shè)備的接口電路與所述內(nèi)部接口電路之間的導(dǎo)通,當(dāng)所述外部接口用電源部被進(jìn)行電源供給時(shí),所述切換開(kāi)關(guān)部轉(zhuǎn)變?yōu)榭蓜?dòng)作狀態(tài)。
【專利說(shuō)明】
電平變換電路以及投影裝置
技術(shù)領(lǐng)域
[0001 ]本發(fā)明涉及電平變換電路以及投影裝置。
【背景技術(shù)】
[0002]以往,作為向投影裝置傳遞來(lái)自外部連接設(shè)備的圖像等數(shù)據(jù)的手段,例如有使用由VESA(Video Electronics Standards Associat1n)(注冊(cè)商標(biāo))進(jìn)行了標(biāo)準(zhǔn)化的接口(VESA標(biāo)準(zhǔn))的方式。通過(guò)采用使用了這種方式的手段,投影裝置能夠從各種外部連接設(shè)備接受圖像等數(shù)據(jù)。由VESA標(biāo)準(zhǔn)進(jìn)行了標(biāo)準(zhǔn)化的接口有的為了確立設(shè)備間連接而進(jìn)行雙向的EDID(Extended Display Identificat1n Data)通信。EDID通信作為DDC(Display DataChannel)由VESA進(jìn)行標(biāo)準(zhǔn)化,DDC以各種電子器件所采用的雙向通信用的標(biāo)準(zhǔn)串行總線協(xié)議、即 12C(Inter — Integrated Circuit)為基礎(chǔ)。DDC由 12C所規(guī)定的SDA(Serial DataLine)、SCL(Serial Clock Line)以及+5V的電源信號(hào)構(gòu)成。若連接了設(shè)備、投入了電源,則按照DDC的規(guī)格,供給+5V的電源,之后,通過(guò)SDA、SCL進(jìn)行EDID通信。
[0003]然而,還存在具有在電壓電平或電源電壓的穩(wěn)定性方面不依據(jù)于VESA標(biāo)準(zhǔn)的接口的外部連接設(shè)備。因此,在投影裝置中,為了應(yīng)對(duì)那樣的外部連接設(shè)備,需要搭載電平變換電路。例如,在日本的專利文獻(xiàn)的特開(kāi)2000 — 307413號(hào)公報(bào)中公開(kāi)了能夠應(yīng)用于開(kāi)漏(即漏極開(kāi)路)型接口線中的電平變換電路。
[0004]然而,這在外部連接設(shè)備的接口電路被供給的電源電壓的穩(wěn)定性充分的情況下是有效的,但在不是這樣的情況下,存在信號(hào)波形的振幅或信號(hào)波形的最大值隨時(shí)間而變動(dòng)的課題。
【發(fā)明內(nèi)容】
[0005]本發(fā)明是通過(guò)簡(jiǎn)易的構(gòu)成能夠抑制耗電浪費(fèi)且能夠穩(wěn)定地進(jìn)行設(shè)備間的通信的電平變換電路以及投影裝置。
[0006]本發(fā)明為了實(shí)現(xiàn)上述目的,本發(fā)明的一方式涉及電平變換電路,其特征在于,具備:外部接口用電源部,供給與外部連接設(shè)備的接口電路的電輸入輸出特性對(duì)應(yīng)的電源電壓;內(nèi)部接口用電源部,供給與內(nèi)部接口電路的電輸入輸出特性對(duì)應(yīng)的電源電壓;電源開(kāi)關(guān)部,根據(jù)來(lái)自外部設(shè)備的電信號(hào),控制向所述外部接口用電源部的電源供給;以及切換開(kāi)關(guān)部,控制所述外部連接設(shè)備的接口電路與所述內(nèi)部接口電路之間的導(dǎo)通,當(dāng)所述外部接口用電源部被進(jìn)行電源供給時(shí),所述切換開(kāi)關(guān)部轉(zhuǎn)變?yōu)榭蓜?dòng)作狀態(tài)。
[0007]本發(fā)明另一方式涉及的投影裝置具備上述的電平變換電路。
【附圖說(shuō)明】
[0008]圖1是表示投影裝置以及電平變換電路的功能構(gòu)成的圖。
[0009]圖2是表示投影裝置以及電平變換電路的構(gòu)成例的圖。
【具體實(shí)施方式】
[0010]以下,基于附圖對(duì)本發(fā)明的實(shí)施方式進(jìn)行說(shuō)明。
[0011]圖1是表示投影裝置以及電平變換電路的功能構(gòu)成的圖。
[0012]該投影裝置I包含電平變換電路10、內(nèi)部接口電路U。投影裝置I經(jīng)由電平變換電路10,通過(guò)內(nèi)部接口電路11而與外部連接設(shè)備2的外部接口電路20進(jìn)行數(shù)據(jù)通信,能夠從外部連接設(shè)備2接受用于進(jìn)行設(shè)備間連接的數(shù)據(jù)。此外,雖未圖示,但投影裝置I具備光源單元、顯示元件、將來(lái)自光源單元的光向顯示元件進(jìn)行導(dǎo)光的光源側(cè)光學(xué)系統(tǒng)、將從顯示元件射出的圖像向屏幕投影的投影側(cè)光學(xué)系統(tǒng)、控制光源單元或顯示元件的投影儀控制機(jī)構(gòu);等等,因此,能夠基于從外部連接設(shè)備2接受的圖像等數(shù)據(jù)而將圖像等投影到屏幕等上。
[0013]此外,該電平變換電路10包含:電源開(kāi)關(guān)部100、電源電壓的穩(wěn)定性充分高的內(nèi)部接口用電源部101、外部接口用電源部102、切換開(kāi)關(guān)部103。電平變換電路10當(dāng)來(lái)自外部設(shè)備的作為非通信信號(hào)的電信號(hào)(電源信號(hào))被輸入至電源開(kāi)關(guān)部100時(shí),從內(nèi)部接口用電源部101向外部接口用電源部102進(jìn)行電源供給,從外部接口用電源部102向切換開(kāi)關(guān)部103供給有電源,在與內(nèi)部接口電路11和外部接口電路20的輸入輸出特性相符合的電狀態(tài)下,能夠進(jìn)行內(nèi)部接口電路11與外部接口電路20的數(shù)據(jù)通信。
[0014]圖2是表示投影裝置以及電平變換電路的構(gòu)成例的圖。
[0015]另外,圖2中,省略了放電用的電阻、用于決定電源接通時(shí)的極性的電阻、輔助用的電容器、保護(hù)用的二極管等,這些優(yōu)選在設(shè)計(jì)時(shí)適當(dāng)追加。
[0016]外部接口電路20作為接口用的端子而具有:V3端子,輸出電源信號(hào)V3;DATA端子,作為由I2C規(guī)定的SDA,將用于進(jìn)行設(shè)備間連接的數(shù)據(jù)信號(hào)(DATA信號(hào)),通過(guò)開(kāi)漏輸出經(jīng)由DATA信號(hào)線進(jìn)行發(fā)送,并將來(lái)自內(nèi)部接口電路11的響應(yīng)信號(hào),經(jīng)由DATA信號(hào)線進(jìn)行接收;以及CLK端子,作為由I2C規(guī)定的SCL,將用于對(duì)從DATA端子發(fā)送來(lái)的DATA信號(hào)進(jìn)行解碼的時(shí)鐘信號(hào)(CLK信號(hào)),通過(guò)開(kāi)漏輸出經(jīng)由CLK信號(hào)線進(jìn)行發(fā)送。
[0017]內(nèi)部接口電路11具有:DATA端子,接收從外部接口電路20經(jīng)由DATA信號(hào)線發(fā)送來(lái)的DATA信號(hào),經(jīng)由DATA信號(hào)線向外部接口電路20發(fā)送響應(yīng)信號(hào);以及CLK端子,接收從外部接口電路20經(jīng)由CLK信號(hào)線發(fā)送來(lái)的CLK信號(hào)。
[0018]電源開(kāi)關(guān)部100具有晶體管1001、電阻1002和晶體管1003。晶體管1001構(gòu)成為,基極端子與晶體管1003的集電極端子電連接,發(fā)射極端子與內(nèi)部接口用電源Vl電連接,集電極端子被作為外部接口用電源V2的供給端子。電阻1002構(gòu)成為,一端與內(nèi)部接口用電源Vl電連接,另一端與晶體管1001的基極端子電連接。晶體管1003構(gòu)成為,基極端子與外部接口電路20的V3端子電連接,發(fā)射極端子被接地,集電極端子與晶體管1001的基極端子電連接。由此,電源開(kāi)關(guān)部100當(dāng)從外部接口電路20向晶體管1003輸入電源信號(hào)V3時(shí),將內(nèi)部接口用電源Vl作為外部接口用電源V2進(jìn)行供給。進(jìn)而,由于在初始狀態(tài)下向晶體管1001的基極端子可靠地施加高電平電壓,因此,在初始狀態(tài)下內(nèi)部接口用電源Vl不會(huì)作為外部接口用電源V2來(lái)供給。即,電源開(kāi)關(guān)部100通過(guò)電源信號(hào)V3被輸入,而作為將內(nèi)部接口用電源Vl和外部接口用電源V2的連接目的地端子導(dǎo)通的開(kāi)關(guān)進(jìn)行動(dòng)作。
[0019]內(nèi)部接口用電源部101具有電阻1011和電阻1012,將FET1031與內(nèi)部接口電路11之間的DATA信號(hào)線和內(nèi)部接口用電源Vl,經(jīng)由電阻1011進(jìn)行電連接,將FET1032與內(nèi)部接口電路11之間的CLK信號(hào)線和內(nèi)部接口用電源VI,經(jīng)由電阻1012進(jìn)行電連接。由此,內(nèi)部接口電路11能夠適當(dāng)?shù)亟邮沼赏獠拷涌陔娐?0開(kāi)漏輸出的CLK信號(hào)和DATA信號(hào)的高電平。此外,能夠?qū)⒑笫龅哪孀兤?033的電源接通時(shí)初始輸入值可靠地設(shè)為高電平。
[0020]外部接口用電源部102具有電阻1021和電阻1022,將FET1031與外部接口電路20之間的DATA信號(hào)線和外部接口用電源V2,經(jīng)由電阻1021進(jìn)行電連接,將FET1032與外部接口電路20之間的CLK信號(hào)線和外部接口用電源V2,經(jīng)由電阻1022進(jìn)行電連接。由此,外部接口電路20能夠適當(dāng)?shù)亟邮沼蓛?nèi)部接口電路11開(kāi)漏輸出的響應(yīng)信號(hào)的高電平。此外,能夠?qū)⒑笫龅哪孀兤?034的電源接通時(shí)初始輸入值可靠地設(shè)為高電平。
[0021]切換開(kāi)關(guān)部103具有FET1031、FET1032、逆變器1033和逆變器1034。
[0022]FET1031構(gòu)成為,柵極端子與逆變器1033的輸出端子電連接,源極端子與外部接口電路20的DATA端子電連接,漏極端子與內(nèi)部接口電路11的DATA端子電連接。FET1032構(gòu)成為,柵極端子與逆變器1034的輸出端子電連接,源極端子與外部接口電路20的CLK端子電連接,漏極端子與內(nèi)部接口電路11的CLK端子電連接。
[0023]逆變器1033構(gòu)成為,輸入端子與外部接口電路20的DATA端子電連接,輸出端子與FET1031的柵極端子電連接。逆變器1034構(gòu)成為,輸入端子與外部接口電路20的CLK端子電連接,輸出端子與FET1032的柵極端子電連接。
[0024]接下來(lái),對(duì)本實(shí)施方式的動(dòng)作進(jìn)行說(shuō)明。
[0025]若投影裝置I與外部連接設(shè)備2被電連接,則從外部接口電路20的V3端子輸出以外部接口電路20內(nèi)的電源電壓為基準(zhǔn)的高電平的電源信號(hào)V3。若晶體管100 3中被輸入高電平的電源信號(hào)V3,則作為電流路線,從作為高位側(cè)電源的內(nèi)部接口用電源Vl經(jīng)由電阻1002和晶體管1003向GND流動(dòng)電流。由此,晶體管1001的基極端子被施加的電壓電平從以內(nèi)部接口用電源Vl為基準(zhǔn)的高電平轉(zhuǎn)變?yōu)榈碗娖健<?,從晶體管1003向晶體管1001輸出以內(nèi)部接口用電源Vl為基準(zhǔn)的低電平信號(hào)。由此,從晶體管1001的發(fā)射極端子向集電極端子流動(dòng)電流。即,晶體管1001的發(fā)射極端子和集電極端子從非導(dǎo)通狀態(tài)(OFF狀態(tài))轉(zhuǎn)變?yōu)閷?dǎo)通狀態(tài)(0N狀態(tài))。由此,內(nèi)部接口用電源Vl的電源電壓被向外部接口用電源V2供給。
[0026]若內(nèi)部接口用電源VI的電源電壓被向外部接口用電源V2供給,則逆變器133以及逆變器1034被供給電源,逆變器1033以及逆變器1034成為動(dòng)作狀態(tài)。此外,與此同時(shí),F(xiàn)ET1031與外部接口電路20之間的DATA信號(hào)線被電阻1021上拉至外部接口用電源V2,F(xiàn)ET1032與外部接口電路20之間的CLK信號(hào)線被電阻1022上拉至外部接口用電源V2。
[0027]外部接口電路20的作為輸出端子的DATA端子以及CLK端子為開(kāi)漏輸出,因此,在連接初始狀態(tài)下,這些端子為高阻抗?fàn)顟B(tài),通過(guò)電阻1021的上拉和電阻1022的上拉,逆變器1033以及逆變器1034的輸入端子中被輸入以外部接口用電源V2為基準(zhǔn)的高電平電壓。由此,從逆變器1033以及逆變器1034的輸出端子,輸出以外部接口用電源V2為基準(zhǔn)的低電平電壓。
[0028]并且,F(xiàn)ET1031以及FET1032的柵極端子中被輸入以外部接口用電源V2為基準(zhǔn)的低電平電壓。此時(shí),F(xiàn)ET1031以及FET1032為不流動(dòng)漏極電流的狀態(tài),S卩,F(xiàn)ET1031以及FET1032成為漏極端子與源極端子非導(dǎo)通狀態(tài)(OFF狀態(tài))。因此,內(nèi)部接口電路11的DATA端子以及CLK端子中,分別經(jīng)由電阻1011以及電阻1012被施加內(nèi)部接口用電源Vl的電壓。即,內(nèi)部接口電路11的DATA端子以及CLK端子中被輸入以內(nèi)部接口用電源Vl為基準(zhǔn)的高電平電壓。
[0029]若在投影裝置I與外部連接設(shè)備2被電連接的狀態(tài)下外部接口電路20的DATA端子以及CLK端子進(jìn)行低電平輸出動(dòng)作,則由于外部接口電路20的作為輸出端子的DATA端子以及CLK端子為開(kāi)漏輸出,因此在外部接口電路20內(nèi)被進(jìn)行GND連接。此時(shí),作為電流路線,從作為高位側(cè)電源的外部接口用電源V2經(jīng)由電阻1021和晶體管1022向外部接口電路20內(nèi)的GND流動(dòng)電流。由此,逆變器1033以及逆變器1 34的輸入端子被施加的電壓電平從以外部接口用電源V2為基準(zhǔn)的高電平轉(zhuǎn)變?yōu)榈碗娖?。由此,從逆變?033以及逆變器1034的輸出端子,輸出以外部接口用電源V2為基準(zhǔn)的高電平電壓。
[0030]并且,F(xiàn)ET1031以及FET1032的柵極端子中被輸入以外部接口用電源V2為基準(zhǔn)的高電平電壓。由此,F(xiàn)ET1031以及FET1032從OFF狀態(tài)轉(zhuǎn)變?yōu)榱鲃?dòng)漏極電流的狀態(tài),即,F(xiàn)ET1031以及FET1032轉(zhuǎn)變?yōu)槁O端子與源極端子導(dǎo)通狀態(tài)(0N狀態(tài))。由此,作為電流路線,從作為高位側(cè)電源的內(nèi)部接口用電源Vl經(jīng)由電阻1011、FET1031和外部接口電路20的DATA端子,以及從作為高位側(cè)電源的內(nèi)部接口用電源Vl經(jīng)由電阻1012、FET1032和外部接口電路20的CLK端子,向外部接口電路20內(nèi)的GND流動(dòng)電流。即,內(nèi)部接口電路11的DATA端子以及CLK端子中被輸入以內(nèi)部接口用電源Vl為基準(zhǔn)的低電平電壓。
[0031]若在投影裝置I與外部連接設(shè)備2被電連接的狀態(tài)下外部接口電路20的DATA端子以及CLK端子進(jìn)行高電平輸出動(dòng)作,則由于外部接口電路20的作為輸出端子的DATA端子以及CLK端子為開(kāi)漏輸出,因此,在高電平輸出動(dòng)作狀態(tài)下,這些端子為高阻抗?fàn)顟B(tài),通過(guò)電阻1021的上拉和電阻1022的上拉,逆變器1033以及逆變器1034的輸入端子中被輸入以外部接口用電源V2為基準(zhǔn)的高電平電壓。由此,從逆變器1033以及逆變器1034的輸出端子,輸出以外部接口用電源V2為基準(zhǔn)的低電平電壓。
[0032]并且,F(xiàn)ET1031以及FET1032的柵極端子中被輸入以外部接口用電源V2為基準(zhǔn)的低電平電壓。此時(shí),F(xiàn)ET1031以及FET1032為0FF狀態(tài),因此,內(nèi)部接口電路11的DATA端子以及CLK端子中分別經(jīng)由電阻1011以及電阻1012被施加內(nèi)部接口用電源Vl的電壓。即,內(nèi)部接口電路11的DATA端子以及CLK端子中被輸入以內(nèi)部接口用電源Vl為基準(zhǔn)的高電平電壓。
[0033]如上述所說(shuō)明的那樣,根據(jù)本實(shí)施方式,將來(lái)自外部接口電路20的高電平輸出或低電平輸出,作為以內(nèi)部接口用電源Vl為基準(zhǔn)的低電平電壓或以內(nèi)部接口用電源Vl為基準(zhǔn)的高電平電壓輸入至內(nèi)部接口電路10,因此,即使外部接口電路20被供給的電源電壓的穩(wěn)定性不充分的情況下,信號(hào)波形的振幅及信號(hào)波形的最大值也不會(huì)隨時(shí)間而變動(dòng),能夠通過(guò)簡(jiǎn)易的構(gòu)成來(lái)穩(wěn)定地進(jìn)行設(shè)備間的通信。
[0034]如以上所述,本實(shí)施方式的電平變換電路10具備外部接口用電源部102、內(nèi)部接口用電源部101、電源開(kāi)關(guān)部100、切換開(kāi)關(guān)部103。切換開(kāi)關(guān)部103在由電源開(kāi)關(guān)部100向外部接口用電源部102進(jìn)行電源供給的情況下成為可動(dòng)作狀態(tài)。
[0035]這樣,切換開(kāi)關(guān)部103通過(guò)設(shè)為在由電源開(kāi)關(guān)部100向外部接口用電源部102進(jìn)行電源供給的情況下成為可動(dòng)作狀態(tài),由此,在未電連接有外部連接設(shè)備2的情況下能夠切斷向外部接口用電源部102和切換開(kāi)關(guān)部103的電源供給,因此,能夠抑制耗電浪費(fèi),并且,在電連接有外部連接設(shè)備2的情況下,即使外部接口電路20被供給的電源電壓的穩(wěn)定性不充分的情況下信號(hào)波形的振幅及信號(hào)波形的最大值也不會(huì)隨時(shí)間而變動(dòng),能夠通過(guò)簡(jiǎn)易的構(gòu)成來(lái)穩(wěn)定地進(jìn)行設(shè)備間的通信。
[0036]此外,本實(shí)施方式的電平變換電路10的電源開(kāi)關(guān)部100具備晶體管1003、晶體管1003ο
[0037]因此,在未電連接有外部連接設(shè)備2的情況下,電源開(kāi)關(guān)部100能夠可靠地切斷向外部接口用電源部102的電源供給,因此,能夠抑制耗電浪費(fèi)。進(jìn)而,在電連接有外部連接設(shè)備2的情況下,能夠可靠地進(jìn)行向外部接口用電源部102的電源供給。由此,能夠抑制耗電浪費(fèi)。
[0038]此外,本實(shí)施方式的電平變換電路10具備內(nèi)部接口用電源部101、外部接口用電源部102、切換開(kāi)關(guān)部103。切換開(kāi)關(guān)部103在來(lái)自外部接口電路20的DATA端子的DATA信號(hào)、來(lái)自外部接口電路20的CLK端子的CLK信號(hào)為負(fù)極性的情況下,將外部接口電路20和內(nèi)部接口電路10導(dǎo)通。此外,切換開(kāi)關(guān)部103具備:逆變器1033,接受來(lái)自外部接□電路20的DATA端子的DATA信號(hào),輸出將該DATA信號(hào)的極性反轉(zhuǎn)后的電信號(hào);逆變器1034,接受來(lái)自外部接口電路20的CLK端子的CLK信號(hào),輸出將該CLK信號(hào)的極性反轉(zhuǎn)后的電信號(hào);FET1031,與逆變器1033連接,根據(jù)逆變器1033輸出的電信號(hào),將外部接口電路20和內(nèi)部接口電路10導(dǎo)通;以及FET1032,與逆變器1034連接,根據(jù)逆變器1034輸出的電信號(hào),將外部接口電路20和內(nèi)部接口電路10導(dǎo)通。
[0039]由此,將來(lái)自外部接口電路20的高電平輸出或低電平輸出,作為以內(nèi)部接口用電源Vl為基準(zhǔn)的低電平電壓或以內(nèi)部接口用電源Vl為基準(zhǔn)的高電平電壓,輸入至內(nèi)部接口電路10,因此,即使外部接口電路20被供給的電源電壓的穩(wěn)定性不充分的情況下,信號(hào)波形的振幅及信號(hào)波形的最大值也不會(huì)隨時(shí)間而變動(dòng),能夠通過(guò)簡(jiǎn)易的構(gòu)成來(lái)穩(wěn)定地進(jìn)行設(shè)備間的通信。
[0040]此外,本實(shí)施方式的投影裝置I具備電平變換電路10。
[0041]由此,通過(guò)電源開(kāi)關(guān)部100,在未電連接有外部連接設(shè)備2的情況下,能夠可靠地切斷向外部接口用電源部102的電源供給,能夠抑制耗電浪費(fèi)。而且,在電連接有外部連接設(shè)備2的情況下,能夠可靠地進(jìn)行向外部接口用電源部102的電源供給。由此,能夠抑制耗電浪費(fèi)。
[0042]而且,將來(lái)自外部接口電路20的高電平輸出或低電平輸出,作為以內(nèi)部接口用電源Vl為基準(zhǔn)的低電平電壓或以內(nèi)部接口用電源Vl為基準(zhǔn)的高電平電壓,輸入至內(nèi)部接口電路10,因此,即使外部接口電路20被供給的電源電壓的穩(wěn)定性不充分的情況下,信號(hào)波形的振幅及信號(hào)波形的最大值也不會(huì)隨時(shí)間而變動(dòng),能夠通過(guò)簡(jiǎn)易的構(gòu)成穩(wěn)定地進(jìn)行設(shè)備間的通信。
[0043]另外,本發(fā)明不限于上述實(shí)施方式,能夠進(jìn)行各種變更。
[0044]例如,晶體管1001和晶體管1003設(shè)成了雙極性晶體管,但不限于此,如FET(Fieldeffect transistor)或負(fù)載開(kāi)關(guān)等那樣,只要是根據(jù)電源信號(hào)V3的輸入作為開(kāi)關(guān)進(jìn)行動(dòng)作即可。此外,電源開(kāi)關(guān)部100只要是作為通過(guò)電源信號(hào)V3被輸入而將內(nèi)部接口用電源Vl和外部接口用電源V2的連接目的地端子導(dǎo)通的開(kāi)關(guān)進(jìn)行動(dòng)作即可,也可以是,晶體管1001設(shè)為NPN型,晶體管1003設(shè)為PNP型,也可以是,使向電源信號(hào)V3的響應(yīng)極性反轉(zhuǎn),也可以變更構(gòu)成電源開(kāi)關(guān)部100的晶體管的級(jí)數(shù)。
[0045]此外,上述實(shí)施方式中,F(xiàn)ET1031和FET1032設(shè)為了 FET,但不限于此,如雙極性晶體管或負(fù)載開(kāi)關(guān)等那樣,只要是根據(jù)逆變器1033或逆變器1034的輸出作為開(kāi)關(guān)進(jìn)行動(dòng)作即可。此外,切換開(kāi)關(guān)部103只要是作為根據(jù)來(lái)自外部接口電路20的DATA端子或CLK端子的信號(hào)而將外部接口電路20和內(nèi)部接口電路10導(dǎo)通的開(kāi)關(guān)進(jìn)行動(dòng)作即可,也可以是,F(xiàn)ET1031以及FET1032設(shè)為P型,也可以是,使向來(lái)自DATA端子或CLK端子的信號(hào)的響應(yīng)極性反轉(zhuǎn),也可以變更構(gòu)成切換開(kāi)關(guān)部103的逆變器或FET等的級(jí)數(shù)。
[0046]此外,上述實(shí)施方式中,將電平變換電路10應(yīng)用于EDID通信的接口,但是,不限于此,也可以應(yīng)用于由開(kāi)漏輸出構(gòu)成的其他通信的接口。
[0047]此外,上述實(shí)施方式所示的具體的構(gòu)成、處理內(nèi)容及其順序能夠在不脫離本發(fā)明的主旨的范圍內(nèi)適當(dāng)變更。
[0048]說(shuō)明了本發(fā)明的幾個(gè)實(shí)施方式,本發(fā)明的范圍不限于上述實(shí)施方式,包括權(quán)利要求書(shū)所記載的發(fā)明的范圍及其等同的范圍。
【主權(quán)項(xiàng)】
1.一種電平變換電路,其特征在于,具備: 外部接口用電源部,供給與外部連接設(shè)備的接口電路的電輸入輸出特性對(duì)應(yīng)的電源電壓; 內(nèi)部接口用電源部,供給與內(nèi)部接口電路的電輸入輸出特性對(duì)應(yīng)的電源電壓; 電源開(kāi)關(guān)部,根據(jù)來(lái)自外部設(shè)備的電信號(hào),控制向所述外部接口用電源部的電源供給;以及 切換開(kāi)關(guān)部,控制所述外部連接設(shè)備的接口電路與所述內(nèi)部接口電路之間的導(dǎo)通, 當(dāng)所述外部接口用電源部被進(jìn)行電源供給時(shí),所述切換開(kāi)關(guān)部轉(zhuǎn)變?yōu)榭蓜?dòng)作狀態(tài)。2.如權(quán)利要求1所述的電平變換電路,其特征在于, 所述電源開(kāi)關(guān)部具備根據(jù)所述電信號(hào)向所述外部接口用電源部進(jìn)行電源供給的晶體管部。3.如權(quán)利要求2所述的電平變換電路,其特征在于, 所述晶體管部具備: 第一晶體管,接受所述電信號(hào),根據(jù)所述電信號(hào)的極性輸出電信號(hào);以及第二晶體管,與所述第一晶體管電連接,根據(jù)所述第一晶體管輸出的電信號(hào),向所述外部接口用電源部進(jìn)行電源供給。4.如權(quán)利要求1所述的電平變換電路,其特征在于, 所述切換開(kāi)關(guān)部在來(lái)自所述外部連接設(shè)備的接口電路的電信號(hào)為負(fù)極性的情況下,將所述外部連接設(shè)備的接口電路和所述內(nèi)部接口電路導(dǎo)通。5.如權(quán)利要求2所述的電平變換電路,其特征在于, 所述切換開(kāi)關(guān)部在來(lái)自所述外部連接設(shè)備的接口電路的電信號(hào)為負(fù)極性的情況下,將所述外部連接設(shè)備的接口電路和所述內(nèi)部接口電路導(dǎo)通。6.如權(quán)利要求3所述的電平變換電路,其特征在于, 所述切換開(kāi)關(guān)部在來(lái)自所述外部連接設(shè)備的接口電路的電信號(hào)為負(fù)極性的情況下,將所述外部連接設(shè)備的接口電路和所述內(nèi)部接口電路導(dǎo)通。7.如權(quán)利要求1所述的電平變換電路,其特征在于, 所述切換開(kāi)關(guān)部具備: 逆變器,接受來(lái)自所述外部連接設(shè)備的接口電路的電信號(hào),輸出將該電信號(hào)的極性反轉(zhuǎn)后的極性的電信號(hào);以及 晶體管,與所述逆變器電連接,根據(jù)所述逆變器輸出的電信號(hào)將所述外部連接設(shè)備的接口電路和所述內(nèi)部接口電路導(dǎo)通。8.如權(quán)利要求2所述的電平變換電路,其特征在于, 所述切換開(kāi)關(guān)部具備: 逆變器,接受來(lái)自所述外部連接設(shè)備的接口電路的電信號(hào),輸出將該電信號(hào)的極性反轉(zhuǎn)后的極性的電信號(hào);以及 晶體管,與所述逆變器電連接,根據(jù)所述逆變器輸出的電信號(hào)將所述外部連接設(shè)備的接口電路和所述內(nèi)部接口電路導(dǎo)通。9.如權(quán)利要求3所述的電平變換電路,其特征在于, 所述切換開(kāi)關(guān)部具備: 逆變器,接受來(lái)自所述外部連接設(shè)備的接口電路的電信號(hào),輸出將該電信號(hào)的極性反轉(zhuǎn)后的極性的電信號(hào);以及 晶體管,與所述逆變器電連接,根據(jù)所述逆變器輸出的電信號(hào)將所述外部連接設(shè)備的接口電路和所述內(nèi)部接口電路導(dǎo)通。10.如權(quán)利要求4所述的電平變換電路,其特征在于, 所述切換開(kāi)關(guān)部具備: 逆變器,接受來(lái)自所述外部連接設(shè)備的接口電路的電信號(hào),輸出將該電信號(hào)的極性反轉(zhuǎn)后的極性的電信號(hào);以及 晶體管,與所述逆變器電連接,根據(jù)所述逆變器輸出的電信號(hào)將所述外部連接設(shè)備的接口電路和所述內(nèi)部接口電路導(dǎo)通。11.一種投影裝置,其特征在于, 具備權(quán)利要求1?10中任一項(xiàng)所述的電平變換電路。
【文檔編號(hào)】H03K19/0175GK105939157SQ201610007094
【公開(kāi)日】2016年9月14日
【申請(qǐng)日】2016年1月6日
【發(fā)明人】加藤孝市
【申請(qǐng)人】卡西歐計(jì)算機(jī)株式會(huì)社