雙模串行鏈路時(shí)鐘和數(shù)據(jù)恢復(fù)體系結(jié)構(gòu)的制作方法
【專(zhuān)利說(shuō)明】雙模串行鏈路時(shí)鐘和數(shù)據(jù)恢復(fù)體系結(jié)構(gòu)
[0001]相關(guān)申請(qǐng)的交叉引用
[0002]本申請(qǐng)要求2013年12月5日遞交的標(biāo)題為“BMODAL SERIAL LINK CDRARCHITECTURE (雙模串行鏈路⑶R體系結(jié)構(gòu))”的61/912,480號(hào)臨時(shí)申請(qǐng)的優(yōu)先權(quán)和權(quán)益,這里通過(guò)引用并入該臨時(shí)申請(qǐng)的全部?jī)?nèi)容。
技術(shù)領(lǐng)域
[0003]根據(jù)本發(fā)明的實(shí)施例的一個(gè)或多個(gè)方面涉及用于在電路之間傳送數(shù)字?jǐn)?shù)據(jù)的系統(tǒng),更具體地,涉及用于在這種系統(tǒng)中從數(shù)據(jù)流或者從轉(zhuǎn)發(fā)時(shí)鐘生成本地時(shí)鐘的電路。
【背景技術(shù)】
[0004]當(dāng)通過(guò)擴(kuò)展高速串行鏈路來(lái)發(fā)送數(shù)據(jù)時(shí),可以利用在鏈路的接收端處的接收器從可能被鏈路衰減的接收到的信號(hào)恢復(fù)信號(hào)電平,并且將數(shù)據(jù)與本地時(shí)鐘重同步。本地時(shí)鐘可以從在一條或多條數(shù)據(jù)通道上作為嵌入時(shí)鐘傳送的數(shù)據(jù)流本身形成,或者其可以從在單獨(dú)的時(shí)鐘通道上傳送的轉(zhuǎn)發(fā)時(shí)鐘形成。本地時(shí)鐘可以是或者可以不是全速率時(shí)鐘,例如,其可以是半速率時(shí)鐘。轉(zhuǎn)發(fā)時(shí)鐘可以具有比本地時(shí)鐘的頻率低的頻率。對(duì)用于向接收器傳送時(shí)鐘信號(hào)的方案的選擇一一是作為嵌入時(shí)鐘還是作為轉(zhuǎn)發(fā)時(shí)鐘一一受到諸如鏈路的長(zhǎng)度、要利用的數(shù)據(jù)速率或者可用物理通道的數(shù)目之類(lèi)的各種因素的影響。設(shè)計(jì)多個(gè)產(chǎn)品的設(shè)計(jì)者因此可能要求接收電路的兩個(gè)版本可用,一個(gè)與嵌入時(shí)鐘方案兼容,一個(gè)與轉(zhuǎn)發(fā)時(shí)鐘兼容。這個(gè)要求是不方便的并且增加了儲(chǔ)存相似或相同部件的兩個(gè)版本可能需要的供應(yīng)和制造操作的成本。
[0005]從而,需要一種能夠從轉(zhuǎn)發(fā)時(shí)鐘或嵌入時(shí)鐘生成本地時(shí)鐘的雙模電路。
【發(fā)明內(nèi)容】
[0006]本公開(kāi)的實(shí)施例的各方面針對(duì)一種用于生成本地時(shí)鐘的系統(tǒng),其可配置為利用轉(zhuǎn)發(fā)時(shí)鐘和數(shù)據(jù)流(在轉(zhuǎn)發(fā)時(shí)鐘模式中)或者僅利用數(shù)據(jù)流(在嵌入時(shí)鐘模式中)作為頻率和相位基準(zhǔn)。在一個(gè)實(shí)施例中,該系統(tǒng)包括鎖相環(huán),該鎖相環(huán)可以參考轉(zhuǎn)發(fā)時(shí)鐘或者參考利用采樣器、跨越采樣器和開(kāi)關(guān)式鑒相器(bang-bang phase detector)從接收到的數(shù)據(jù)形成的相位基準(zhǔn)。該系統(tǒng)包括本地相位恢復(fù)環(huán),該本地相位恢復(fù)環(huán)可以利用開(kāi)關(guān)式鑒相器作為鑒相器的一部分以用于控制相位插值器,相位插值器的輸出充當(dāng)用于對(duì)接收到的數(shù)據(jù)進(jìn)行鐘控的本地時(shí)鐘。
[0007]根據(jù)本發(fā)明的一個(gè)實(shí)施例,提供了一種用于生成本地時(shí)鐘的系統(tǒng),該系統(tǒng)包括:具有輸入和輸出的受控振蕩器;第一鏈路數(shù)據(jù)輸入;轉(zhuǎn)發(fā)時(shí)鐘輸入;具有第一輸入、第二輸入和輸出的第一鑒相器;以及第一相位恢復(fù)塊,其具有時(shí)鐘輸入、連接到第一鏈路數(shù)據(jù)輸入的數(shù)據(jù)輸入和以開(kāi)關(guān)方式連接到受控振蕩器的輸入的輸出;第一鑒相器的第一輸入連接到受控振蕩器的輸出,第一鑒相器的第二輸入連接到轉(zhuǎn)發(fā)時(shí)鐘輸入,并且第一鑒相器的輸出以開(kāi)關(guān)方式連接到受控振蕩器。
[0008]在一個(gè)實(shí)施例中,該系統(tǒng)包括電荷泵和模擬環(huán)路濾波器,電荷泵和模擬環(huán)路濾波器級(jí)聯(lián)連接在第一鑒相器的輸出與受控振蕩器的輸入之間。
[0009]在一個(gè)實(shí)施例中,該系統(tǒng)包括第一相位插值器,該第一相位插值器具有:振蕩器輸入;相位調(diào)整輸入;以及輸出;第一相位插值器的振蕩器輸入連接到受控振蕩器的輸出并且第一相位插值器的輸出連接到第一相位恢復(fù)塊的時(shí)鐘輸入。
[0010]在一個(gè)實(shí)施例中,該系統(tǒng)包括:第二鏈路數(shù)據(jù)輸入;具有時(shí)鐘輸入、數(shù)據(jù)輸入和輸出的第二相位恢復(fù)塊,該第二相位恢復(fù)塊的數(shù)據(jù)輸入連接到第二鏈路數(shù)據(jù)輸入;具有振蕩器輸入、相位調(diào)整輸入和輸出的第二相位插值器;第二相位恢復(fù)塊的輸出連接到第二相位插值器的相位調(diào)整輸入,第二相位插值器的振蕩器輸入連接到受控振蕩器的輸出,并且第二相位插值器的輸出連接到第二相位恢復(fù)塊的時(shí)鐘輸入。
[0011]在一個(gè)實(shí)施例中,該系統(tǒng)包括具有輸入和輸出的分頻器(divider),該分頻器的輸入連接到受控振蕩器的輸出并且該分頻器的輸出連接到第一鑒相器的第一輸入。
[0012]在一個(gè)實(shí)施例中,該系統(tǒng)包括生成與第一鑒相器的第一輸入處的信號(hào)和第一鑒相器的第二輸入處的信號(hào)之間的相位差成比例的模擬輸出信號(hào)的電路。
[0013]在一個(gè)實(shí)施例中,第一相位插值器包括:在第一相位插值器的輸出處生成如下信號(hào)的電路:該信號(hào)的相位與第一相位插值器的振蕩器輸入處的信號(hào)的相位相差的量是與第一相位插值器的相位調(diào)整輸入處的信號(hào)相對(duì)應(yīng)的量。
[0014]在一個(gè)實(shí)施例中,該系統(tǒng)包括數(shù)字環(huán)路濾波器,該數(shù)字環(huán)路濾波器包括:輸入;輸出;以及在數(shù)字環(huán)路濾波器的輸入處接收數(shù)字輸入信號(hào)并且在環(huán)路濾波器的輸出處生成數(shù)字輸出信號(hào)的電路。
[0015]在一個(gè)實(shí)施例中,該系統(tǒng)包括:數(shù)據(jù)輸入、時(shí)鐘輸入、以及輸出;以及包括第一輸入、第二輸入和輸出的開(kāi)關(guān)式鑒相器。
[0016]在一個(gè)實(shí)施例中,第一采樣器的時(shí)鐘輸入和第二采樣器的時(shí)鐘輸入連接到第一相位恢復(fù)塊的時(shí)鐘輸入;第一采樣器的數(shù)據(jù)輸入和第二采樣器的數(shù)據(jù)輸入連接到第一相位恢復(fù)塊的數(shù)據(jù)輸入;第一采樣器的輸出連接到開(kāi)關(guān)式鑒相器的第一輸入;第二采樣器的輸出連接到開(kāi)關(guān)式鑒相器的第二輸入;并且開(kāi)關(guān)式鑒相器的輸出連接到第一相位恢復(fù)塊的輸出。
[0017]在一個(gè)實(shí)施例中,該系統(tǒng)包括在第一操作模式和第二操作模式的跟蹤階段之間進(jìn)行選擇的控制邏輯電路,其中在第一操作模式中,第一鑒相器的輸出以使能連接來(lái)連接到受控振蕩器的輸入,并且在第二操作模式的跟蹤階段中,第一相位恢復(fù)塊的輸出以使能連接來(lái)連接到受控振蕩器的輸入。
[0018]在一個(gè)實(shí)施例中,在第一操作模式中,第一相位恢復(fù)塊的輸出以使能連接來(lái)連接到第一相位插值器的相位調(diào)整輸入。
[0019]在一個(gè)實(shí)施例中,控制邏輯電路還是一個(gè)在第一操作模式、第二操作模式的跟蹤階段和第二操作模式的訓(xùn)練階段之間進(jìn)行選擇的電路,其中,在第二操作模式的訓(xùn)練階段中,第一鑒相器的輸出以使能連接來(lái)連接到受控振蕩器的輸入,并且第一鏈路數(shù)據(jù)輸入以使能連接來(lái)連接到轉(zhuǎn)發(fā)時(shí)鐘輸入。
[0020]在一個(gè)實(shí)施例中,該系統(tǒng)包括發(fā)送器,該發(fā)送器包括在第二操作模式的訓(xùn)練階段中發(fā)送一和零的交替群組的圖案的電路。
[0021]在一個(gè)實(shí)施例中,該系統(tǒng)包括:包括輸出和差分輸入的數(shù)據(jù)緩沖器,該差分輸入包括第一導(dǎo)體和第二導(dǎo)體;包括輸出和差分輸入的轉(zhuǎn)發(fā)時(shí)鐘緩沖器,該差分輸入包括第一導(dǎo)體和第二導(dǎo)體;其中,控制邏輯電路還是一個(gè)在第一操作模式、第二操作模式的跟蹤階段和第二操作模式的訓(xùn)練階段之間進(jìn)行選擇的電路,其中,在第二操作模式的訓(xùn)練階段中,第一鑒相器的輸出以使能連接來(lái)連接到受控振蕩器的輸入;數(shù)據(jù)緩沖器的差分輸入的第一導(dǎo)體以使能連接來(lái)連接到轉(zhuǎn)發(fā)時(shí)鐘緩沖器的差分輸入的第一導(dǎo)體;并且數(shù)據(jù)緩沖器的差分輸入的第二導(dǎo)體以使能連接來(lái)連接到轉(zhuǎn)發(fā)時(shí)鐘緩沖器的差分輸入的第二導(dǎo)體。
[0022]在一個(gè)實(shí)施例中,一種顯示器包括:定時(shí)控制器;驅(qū)動(dòng)器集成電路(IC);以及連接定時(shí)控制器和驅(qū)動(dòng)器IC的串行數(shù)據(jù)鏈路,驅(qū)動(dòng)器IC包括用于生成本地時(shí)鐘的系統(tǒng)。
[0023]在一個(gè)實(shí)施例中,顯示器是有機(jī)發(fā)光二極管(OLED)顯示器或者液晶顯示器(LCD)。
【附圖說(shuō)明】
[0024]參考說(shuō)明書(shū)、權(quán)利要求和附圖將領(lǐng)會(huì)并理解本發(fā)明的這些和其他特征以及優(yōu)點(diǎn),附圖中:
[0025]圖1是根據(jù)本發(fā)明的實(shí)施例的在轉(zhuǎn)發(fā)時(shí)鐘(forwarded clock,F(xiàn)C)操作模式中的時(shí)鐘和數(shù)據(jù)恢復(fù)電路的框圖。
[0026]圖2A是根據(jù)本發(fā)明的實(shí)施例的在訓(xùn)練階段期間在嵌入時(shí)鐘(embedded clock,EC)操作模式中的時(shí)鐘和數(shù)據(jù)恢復(fù)電路的框圖。
[0027]圖2B是根據(jù)本發(fā)明的實(shí)施例的在正常工作階段或者“跟蹤階段”期間在EC操作模式中的時(shí)鐘和數(shù)據(jù)恢復(fù)電路的框圖。
[0028]圖3是采用根據(jù)本發(fā)明的實(shí)施例的在顯示器的兩個(gè)電路之間包括串行鏈路的顯示器的框圖;并且
[0029]圖4是采用本發(fā)明的實(shí)施例的在轉(zhuǎn)發(fā)時(shí)鐘(FC)操作模式中具有兩條數(shù)據(jù)通道的時(shí)鐘和數(shù)據(jù)恢復(fù)電路的框圖。
【具體實(shí)施方式】
[0030]下面聯(lián)系附圖闡述的詳細(xì)描述打算作為對(duì)根據(jù)本發(fā)明提供的雙模串行鏈路CDR體系結(jié)構(gòu)的示范性實(shí)施例的描述,而并不打算代表可構(gòu)造或利用本發(fā)明的唯一形式。該描述聯(lián)系圖示的實(shí)施例闡述了本發(fā)明的特征。然而,要理解,相同或等同的功能和結(jié)構(gòu)可由也打算被包含在本發(fā)明的精神和范圍內(nèi)的不同實(shí)施例來(lái)實(shí)現(xiàn)。如本文別處所標(biāo)示,相似