本實用新型涉及開關(guān)驅(qū)動電路,特別是一種矩陣系統(tǒng)多開關(guān)控制驅(qū)動電路。
背景技術(shù):
驅(qū)動電路的基本任務(wù),就是將信息電子電路傳來的信號按照其控制目標(biāo)的要求,轉(zhuǎn)換為加在電力電子器件控制端和公共端之間,可以使其開通或關(guān)斷的信號。矩陣系統(tǒng)多開關(guān)控制驅(qū)動電路實現(xiàn)在大規(guī)模矩陣系統(tǒng)中進(jìn)行多開關(guān)級聯(lián)控制電路。保證在多開關(guān)級聯(lián)時,控制信號不失真,不受外接信號干擾。
矩陣系統(tǒng)中多開關(guān)控制通過SPI總線連接,多個開關(guān)串聯(lián)方式進(jìn)行控制,當(dāng)串聯(lián)開關(guān)個數(shù)越多時,SPI總線傳輸數(shù)據(jù)能力越來越弱,且容易被干擾,且單片機SPI驅(qū)動能力有限。
技術(shù)實現(xiàn)要素:
本實用新型的目的在于克服現(xiàn)有技術(shù)的不足,提供一種矩陣系統(tǒng)多開關(guān)控制驅(qū)動電路,在每個開關(guān)級聯(lián)到下一個開個的SPI總線上分別增加一只上拉電阻,保證SPI總線在傳輸信號時穩(wěn)定,且不受外界干擾,增加SPI驅(qū)動能力。
本實用新型的目的是通過以下技術(shù)方案來實現(xiàn)的:矩陣系統(tǒng)多開關(guān)控制驅(qū)動電路,它包括多個開關(guān),所述的多個開關(guān)通過SPI總線級聯(lián),每個開關(guān)級聯(lián)到下一個開關(guān)的SPI總線上設(shè)置有一個上拉電阻。
所述的開關(guān)包括時鐘信號端口,數(shù)據(jù)端口和鎖存端口,第一級開關(guān)的時鐘信號輸入端口接入矩陣系統(tǒng)的時鐘信號,第一級開關(guān)的數(shù)據(jù)輸入端口接入矩陣系統(tǒng)的數(shù)據(jù)信號,第一級開關(guān)的鎖存輸入端口接入矩陣系統(tǒng)的鎖存信號,第一級開關(guān)的時鐘信號輸出端口接上拉電阻后與第二級開關(guān)的時鐘信號輸入端口連接;第一級開關(guān)的數(shù)據(jù)輸出端口接上拉電阻后與第二級開關(guān)的數(shù)據(jù)輸入端口連接;第一級開關(guān)的鎖存輸出端口接上拉電阻后與第二級開關(guān)的鎖存輸入端口連接;第二級開關(guān)到最后一級開關(guān)均按第一級開關(guān)連到第二級開關(guān)的方式級聯(lián),最后一級開關(guān)的時鐘信號輸出端口接上拉電阻后作為最終輸出的時鐘信號,最后一級開關(guān)的數(shù)據(jù)輸出端口接上拉電阻后作為最終輸出的數(shù)據(jù),最后一級開關(guān)的鎖存輸出端口接上拉電阻后作為最終輸出的鎖存信號。
所述的上拉電阻阻值通過如下公式確認(rèn):R/N≥1KΩ,其中R為上拉電阻阻值,N為開關(guān)級聯(lián)個數(shù)。
本實用新型的有益效果是:本實用新型提供了一種矩陣系統(tǒng)多開關(guān)控制驅(qū)動電路,在每個開關(guān)級聯(lián)到下一個開個的SPI總線上分別增加一只上拉電阻,保證SPI總線在傳輸信號時穩(wěn)定,且不受外界干擾,增加了SPI驅(qū)動能力。
附圖說明
圖1為多開關(guān)控制驅(qū)動電路原理圖。
具體實施方式
下面結(jié)合附圖進(jìn)一步詳細(xì)描述本實用新型的技術(shù)方案,但本實用新型的保護(hù)范圍不局限于以下所述。
矩陣系統(tǒng)多開關(guān)控制驅(qū)動電路,它包括多個開關(guān),所述的多個開關(guān)通過SPI總線級聯(lián),每個開關(guān)級聯(lián)到下一個開關(guān)的SPI總線上設(shè)置有一個上拉電阻。
如圖1所示,所述的開關(guān)包括時鐘信號端口,數(shù)據(jù)端口和鎖存端口,第一級開關(guān)的時鐘信號輸入端口接入矩陣系統(tǒng)的時鐘信號,第一級開關(guān)的數(shù)據(jù)輸入端口接入矩陣系統(tǒng)的數(shù)據(jù)信號,第一級開關(guān)的鎖存輸入端口接入矩陣系統(tǒng)的鎖存信號,第一級開關(guān)的時鐘信號輸出端口接上拉電阻后與第二級開關(guān)的時鐘信號輸入端口連接;第一級開關(guān)的數(shù)據(jù)輸出端口接上拉電阻后與第二級開關(guān)的數(shù)據(jù)輸入端口連接;第一級開關(guān)的鎖存輸出端口接上拉電阻后與第二級開關(guān)的鎖存輸入端口連接;第二級開關(guān)到最后一級開關(guān)均按第一級開關(guān)連到第二級開關(guān)的方式級聯(lián),最后一級開關(guān)的時鐘信號輸出端口接上拉電阻后作為最終輸出的時鐘信號,最后一級開關(guān)的數(shù)據(jù)輸出端口接上拉電阻后作為最終輸出的數(shù)據(jù),最后一級開關(guān)的鎖存輸出端口接上拉電阻后作為最終輸出的鎖存信號。
所述的上拉電阻阻值通過如下公式確認(rèn):R/N≥1KΩ,其中R為上拉電阻阻值,N為開關(guān)級聯(lián)個數(shù)。
本實用新型的多開關(guān)控制驅(qū)動電路在每個開關(guān)級聯(lián)到下一個開關(guān)的SPI總線上分別增加一只上拉電阻,上拉電阻將信號鉗位在高電平,保證SPI總線在傳輸信號時穩(wěn)定,且不受外界干擾,同時增加了SPI驅(qū)動能力。