抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位d觸發(fā)器的制造方法
【專利摘要】本發(fā)明公開了抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,目的是解決可置位和復位D觸發(fā)器抗單粒子瞬態(tài)和抗單粒子翻轉(zhuǎn)能力不高的問題。本發(fā)明由時鐘電路、復位緩沖電路、置位緩沖電路,主鎖存器、從鎖存器、輸出緩沖電路和緩沖器電路組成。主鎖存器和從鎖存器均為冗余加固的鎖存器。主鎖存器和從鎖存器前后串聯(lián),并均與時鐘電路、復位緩沖電路、置位緩沖電路連接。主鎖存器還與緩沖器電路相連,從鎖存器還與輸出緩沖電路相連。分離主鎖存器和從鎖存器中互為冗余的C2MOS電路提高了抗單粒子翻轉(zhuǎn)的能力。緩沖器電路使得在持續(xù)時間較長的單粒子瞬態(tài)脈沖下不發(fā)生錯誤,雙模冗余通路進一步增加了抗單粒子瞬態(tài)的能力。
【專利說明】抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種主從D觸發(fā)器,特別涉及一種抗單粒子翻轉(zhuǎn)(Single EventUpset, SEU)和抗單粒子瞬態(tài)(Single Event Transient, SET)的可置位和復位D觸發(fā)器。
【背景技術(shù)】
[0002]宇宙空間中存在大量高能粒子(質(zhì)子、電子、重離子等),集成電路中的時序電路受到這些高能粒子轟擊后,其保持的狀態(tài)有可能發(fā)生翻轉(zhuǎn),此效應(yīng)稱為單粒子翻轉(zhuǎn)效應(yīng),單粒子轟擊集成電路的LET (線性能量轉(zhuǎn)移)值越高,越容易產(chǎn)生單粒子翻轉(zhuǎn)效應(yīng)。集成電路中的組合電路受到這些高能粒子轟擊后,有可能產(chǎn)生瞬時電脈沖,此效應(yīng)稱為單粒子瞬態(tài)效應(yīng),單粒子轟擊集成電路的LET值越高,產(chǎn)生的瞬時電脈沖持續(xù)時間越長,電脈沖越容易被時序電路采集。如果時序電路的狀態(tài)發(fā)生錯誤翻轉(zhuǎn),或者單粒子瞬態(tài)效應(yīng)產(chǎn)生的瞬時電脈沖被時序電路錯誤采集,都會造成集成電路工作不穩(wěn)定甚至產(chǎn)生致命的錯誤,這在航天、軍事領(lǐng)域尤為嚴重。因此,對集成電路進行加固從而減少單粒子翻轉(zhuǎn)效應(yīng)和單粒子瞬態(tài)效應(yīng)越來越重要。
[0003]D觸發(fā)器是集成電路中使用最多的時序單元之一,其抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的能力對整個集成電路的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的能力起關(guān)鍵作用,對D觸發(fā)器進行相應(yīng)加固可以使集成電路的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)能力得到提高。
[0004]傳統(tǒng)的D觸發(fā)器為主從D觸發(fā)器,一般由主級鎖存器和從級鎖存器串聯(lián)構(gòu)成。將普通鎖存器替換為DICE (Dual Interlocked Storage Cell,雙互鎖存儲單元)等冗余加固結(jié)構(gòu)可以實現(xiàn)抗單粒子翻轉(zhuǎn)的D觸發(fā)器。在此基礎(chǔ)上改造輸入輸出端口,可以實現(xiàn)同時抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)。M.J.Myjak等人在The47thIEEE International MidwestSymposium on Circuits and Systems(第47屆IEEE電路與系統(tǒng)中西部國際會議)上發(fā)表的“Enhanced Fault-Tolerant CMOS Memory Elements”(增強容錯的 CMOS 存儲單兀)(2004年,第1-453?1-456頁)上提出了一種改進的DICE電路,該電路采用DICE電路進行抗單粒子翻轉(zhuǎn)加固,并把雙向數(shù)據(jù)線分成了兩個寫數(shù)據(jù)線和兩個讀數(shù)據(jù)線,通過數(shù)據(jù)線的雙模冗余,使得在任意時刻通過某一數(shù)據(jù)線傳播到DICE電路的單粒子瞬態(tài)脈沖難以造成整個電路狀態(tài)的翻轉(zhuǎn),從而實現(xiàn)針對單粒子瞬態(tài)的加固。但是數(shù)據(jù)線的雙模冗余存在正反饋回路,在較長持續(xù)時間的單粒子瞬態(tài)脈沖下會產(chǎn)生鎖存信息翻轉(zhuǎn),抗單粒子瞬態(tài)能力不高。
[0005]D.G.Mavis 等在 IEEE Reliability Physics Symposium (國際可靠性物理會議)上發(fā)表的“Soft error rate mitigation techniques for modern microcircuits,,(減少現(xiàn)代微電路軟錯誤率的技術(shù))(2002年第216頁-225頁)中提出了時間采樣D觸發(fā)器電路。該電路在鎖存數(shù)據(jù)的反饋環(huán)中引入了延遲和表決電路,因而具備了一定抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)能力。但是表決電路本身不具備抗單粒子瞬態(tài)的能力,在單粒子瞬態(tài)脈沖下會輸出錯誤數(shù)據(jù),抗單粒子瞬態(tài)能力不高。
[0006]申請?zhí)枮?00910046337.5的中國專利公開了一種抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)脈沖的D觸發(fā)器。該發(fā)明是一種結(jié)構(gòu)類似于時間采樣結(jié)構(gòu)的D觸發(fā)器,包括兩個多路開關(guān)、兩個延遲電路、兩個保護門電路和三個反相器,實現(xiàn)了 D觸發(fā)器的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的加固。該專利具有抗單粒子瞬態(tài)的能力,但由于第三個反向器的輸出端Q連接第二個多路開關(guān)的輸入端VINO,形成了正反饋回路,在較長持續(xù)時間的單粒子瞬態(tài)脈沖下會產(chǎn)生鎖存信息翻轉(zhuǎn),抗單粒子瞬態(tài)能力不高。
[0007]某些集成電路需要控制集成電路中D觸發(fā)器的狀態(tài),強制D觸發(fā)器輸出高電平或低電平以及把其中鎖存的數(shù)據(jù)置為邏輯“I”或邏輯“O”。在D觸發(fā)器原有的結(jié)構(gòu)基礎(chǔ)上增加置位和復位電路以及置位信號端和復位信號端,可以實現(xiàn)D觸發(fā)器自身的置位和復位結(jié)構(gòu),并通過置位和復位信號來控制D觸發(fā)器的置位和復位功能。但目前可置位和復位D觸發(fā)器抗單粒子瞬態(tài)和抗單粒子翻轉(zhuǎn)能力不高,不利于在航空、航天等領(lǐng)域的集成電路芯片中使用。
[0008]申請?zhí)枮?01110322677.3的中國專利公開了抗單粒子翻轉(zhuǎn)的可置位和可復位D觸發(fā)器,如圖1所示,該發(fā)明由時鐘電路、主鎖存器、從鎖存器、復位緩沖電路、輸出緩沖電路組成,可以在較高LET值的單粒子轟擊下正常工作而不產(chǎn)生單粒子翻轉(zhuǎn)。由于該發(fā)明在時鐘電路內(nèi)、主鎖存器前沒有采用緩沖器電路,所以不具備抗單粒子瞬態(tài)的能力,而且內(nèi)部電路結(jié)構(gòu)不采用雙模冗余,當單粒子轟擊的LET值較高時,線路上的某一個節(jié)點翻轉(zhuǎn)則會導致整個電路翻轉(zhuǎn)。
[0009]申請?zhí)枮?01110323908.2的中國專利公開了一種抗單粒子翻轉(zhuǎn)的可置位和可復位D觸發(fā)器,如圖2所示,該發(fā)明由時鐘電路、主鎖存器、從鎖存器、復位緩沖電路、輸出緩沖電路組成,與圖1不同的是輸出緩沖電路中也引入了置位和復位信號,可以在較高LET值的單粒子轟擊下正常工作而不產(chǎn)生單粒子翻轉(zhuǎn)。由于該發(fā)明在時鐘電路內(nèi)、主鎖存器前沒有采用緩沖電路,所以不具備抗單粒子瞬態(tài)的能力,而且主鎖存器、從鎖存器未采用雙模冗余,當單粒子轟擊的LET值較高時,線路上的某一個節(jié)點翻轉(zhuǎn)則會導致整個電路翻轉(zhuǎn)。
【發(fā)明內(nèi)容】
[0010]本發(fā)明要解決的技術(shù)問題是,針對目前的可置位和復位D觸發(fā)器抗單粒子瞬態(tài)和抗單粒子翻轉(zhuǎn)能力不高的問題,提出一種抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器。
[0011]本發(fā)明具體思想是:對主鎖存器和從鎖存器進行雙模冗余加固,可以抗單粒子翻轉(zhuǎn);在時鐘電路內(nèi)和主鎖存器前加入緩沖電路,可以抗單粒子瞬態(tài);切斷從鎖存器中可能由單粒子瞬態(tài)脈沖導致的正反饋回路,可以在較長持續(xù)時間的單粒子瞬態(tài)脈沖下不發(fā)生翻轉(zhuǎn)。
[0012]本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器由時鐘電路、復位緩沖電路、置位緩沖電路,主鎖存器、從鎖存器、輸出緩沖電路和緩沖器電路組成。主鎖存器和從鎖存器均為冗余加固的鎖存器。主鎖存器和從鎖存器前后串聯(lián),并均與時鐘電路、復位緩沖電路、置位緩沖電路連接。主鎖存器還與緩沖器電路相連,從鎖存器還與輸出緩沖電路相連。
[0013]本發(fā)明抗單粒子翻轉(zhuǎn)和抗單粒子瞬態(tài)的可置位和復位D觸發(fā)器有四個輸入端和一個輸出端。四個輸入端分別是時鐘信號輸入端CK、數(shù)據(jù)信號輸入端D、置位信號輸入端SN和復位信號輸入端RN ;輸出端是Q。[0014]時鐘電路有一個輸入端和四個輸出端,輸入端為CK,輸出端為cl、c2、cnl、cn2。時鐘電路由十二個PMOS和十四個NMOS組成,電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第五十七PMOS管的柵極Pg57連接CK,漏極Pd57連接第五十七NMOS管的漏極Nd57,源極Ps57連接電源VDD ;第五十八PMOS管的柵極Pg58連接第五十七PMOS管的漏極Pd57,漏極Pd58連接第五十八NMOS管的漏極Nd58,源極Ps58連接電源VDD ;第五十九PMOS管的柵極Pg59連接第五十八PMOS管的漏極Pd58,漏極Pd59連接第五十九NMOS管的漏極Nd59,源極Ps59連接電源VDD ;第六十PMOS管的柵極Pg60連接第五十九PMOS管的漏極Pd59,漏極Pd60連接第六十NMOS管的漏極Nd60,源極Ps60連接電源VDD ;第六十一 PMOS管的柵極Pg61連接CK,漏極Pd61連接第六十二 PMOS管的源極Ps62,源極Ps61連接VDD ;第六十二 PMOS管的柵極Pg62連接第六十PMOS管的漏極Pd60,漏極Pd62連接第六十一 NMOS管的漏極Nd61,并作為時鐘電路的一個輸出端cnl,源極Ps62連接Pd61 ;第六十三PMOS管的柵極Pg63連接CK,漏極Pd63連接第六十四PMOS管的源極Ps64,源極Ps63連接VDD ;第六十四PMOS管的柵極Pg64連接第六十PMOS管的漏極Pd60,漏極Pd64連接第六十三NMOS管的漏極Nd63,并作為時鐘電路的一個輸出端cn2,源極Ps64連接Pd63 ;第六十五PMOS管的柵極Pg65作為時鐘電路的一個輸出端Cl,漏極Pd65連接第六十二 PMOS管的漏極Pd62,源極Ps65連接VDD ;第六十六PMOS管的柵極Pg66連接第六十七NMOS管的柵極Ng67并作為時鐘電路的一個輸出端c2,漏極Pd66連接第六十七NMOS管的漏極Nd67并連接輸出端cn2,源極Ps66連接VDD ;第六十七PMOS管的柵極Pg67連接輸出端cnl,漏極Pd67連接輸出端Cl,源極Ps67連接VDD ;第六十八PMOS管的柵極Pg68連接輸出端cn2,漏極Pd68連接輸出端c2,源極Ps68連接VDD ;第五十七NMOS管的柵極Ng57連接CK,漏極Nd57連接第五十七PMOS管的漏極Pd57 ;第五十八NMOS管的柵極Ng58連接第五十七NMOS管的漏極Nd57,漏極Nd58連接第五十八PMOS管的漏極Pd58,源極Ns58連接VSS ;第五十九NMOS管的柵極Ng59連接第五十八NMOS管的漏極Nd58,漏極Nd59連接第五十九PMOS管的漏極Pd59,源極Ns59連接VSS ;第六十NMOS管的柵極Ng60連接第五十九NMOS管的漏極Nd59,漏極Nd60連接第六十PMOS管的漏極Pd60,源極Ns60連接VSS ;第六十一 NMOS管的柵極Ng61連接第六十NMOS管的漏極Nd60,源極Ns61連接第六十二 NMOS管的漏極Nd62,漏極Nd61連接cnl ;第六十二 NMOS管的柵極Ng62連接CK,漏極Nd62連接第六十一 NMOS管的源極Ns61,源極Ns62連接VSS ;第六十三NMOS管的柵極Ng63連接第六十NMOS管的漏極Nd60,源極Ns63連接第六十四NMOS管的漏極Nd64,漏極連接cn2 ;第六十四NMOS管的柵極Ng64連接CK,漏極Nd64連接第六十三NMOS管的源極Ns63,源極Ns64連接VSS ?’第六十五NMOS管的柵極Ng65連接輸出端cl,漏極Nd65連接輸出端cnl,源極Ns65連接第六十六NMOS管的漏極Nd66 ;第六十六NMOS管的柵極Ng66連接輸出端cl,漏極Nd66連接第六十五NMOS管源極Ns65,源極Ns66連接VSS ;第六十七NMOS管的柵極Ng67連接輸出端c2,漏極Nd67連接輸出端cn2,源極Ns67連接第六十八NMOS管漏極Nd68 ;第六十八NMOS管的柵極Ng68連接輸出端c2,漏極Nd68連接第六十七NMOS管源極Ns67,源極Ns68連接VSS ;第六十九NMOS管的柵極Ng69連接輸出端cnl,漏極Nd69連接輸出端cl,源極Ns69連接VSS ;第七十NMOS管的柵極Ng70連接輸出端cn2,漏極Nd70連接輸出端c2,源極Ns70連接 VSS。
[0015]緩沖器電路有一個輸入端和 一個輸出端,輸入端為D,輸出端為D1。緩沖電路由八個PMOS管和八個NMOS管組成,緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第一 PMOS管的柵極Pgl連接輸入D并和第一 NMOS管的柵極Ngl連接,漏極Pdl連接第一 NMOS管的漏極Ngl,源極Psl連接VDD ;第二 PMOS管的柵極Pg2連接第一PMOS管的漏極Pdl,漏極Pd2連接第二 NMOS管的漏極Nd2,源極Ps2連接VDD ;第三PMOS管的柵極Pg3連接第二 PMOS管的漏極Pd2,漏極Pd3連接第三NMOS管的漏極Nd3,源極Ps3連接VDD ;第四PMOS管的柵極Pg4連接第三PMOS管的漏極Pd3,漏極Pd4連接第四NMOS管的漏極Nd4,源極Ps4連接VDD ;第五PMOS管的柵極Pg5連接第四PMOS管的漏極Pd4,漏極Pd5連接第五NMOS管的漏極Nd5,源極Ps5連接VDD ;第六PMOS管的柵極Pg6連接第五PMOS管的漏極Pd5,漏極Pd6連接第六NMOS管的漏極Nd6,源極Ps6連接VDD ;第七PMOS管的柵極Pg7連接第六PMOS管的漏極Pd6,漏極Pd7連接第七NMOS管的漏極Nd7,源極Ps7連接VDD ;第八PMOS管的柵極Pg8連接第七PMOS管的漏極Pd7,漏極Pd8連接第八NMOS管的漏極Nd8并作為緩沖器的輸出D1,源極Ps8連接VDD ;第一 NMOS管的柵極Ngl連接Pgl,漏極Ndl連接Pdl,源極Nsl連接VSS;第二 NMOS管的柵極Ng2連接第一 NMOS管的漏極Ndl,漏極Nd2連接Pd2,源極Ns2連接VSS ;第三NMOS管的柵極Ng3連接第二 NMOS管的漏極Nd2,漏極Nd3連接Pd3,源極Ns3連接VSS ;第四NMOS管的柵極Ng4連接第三NMOS管的漏極Nd3,漏極Nd4連接Pd4,源極Ns4連接VSS ;第五NMOS管的柵極Ng5連接第四NMOS管的漏極Nd4,漏極Nd5連接Pd5,源極Ns5連接VSS ;第六NMOS管的柵極Ng6連接第五NMOS管的漏極Nd5,漏極Nd6連接Pd6,源極Ns6連接VSS ;第七NMOS管的柵極Ng7連接第六NMOS管的漏極Nd6,漏極Nd7連接Pd7,源極Ns7連接VSS ;第八NMOS管的柵極Ng8連接第七NMOS管的漏極Nd7,漏極Nd8連接Pd8,源極Ns8連接VSS。
[0016]復位緩沖電路有一個輸入端和兩個輸出端,輸入端為RN,輸出端是_1^1_,_RN2_。復位緩沖電路由8個NMOS管和8個PMOS管組成,復位緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第四十九PMOS管的柵極Pg49連接RN,漏極Pd49連接第四十九NMOS管的漏極Nd49,源極Ps49連接電源VDD ;第五十PMOS管的柵極Pg50連接第四十九PMOS管的漏極Pd49,漏極Pd50連接第五十NMOS管的漏極Nd50,源極Ps50連接電源VDD ;第五十一 PMO`S管的柵極Pg51連接第五十PMOS管的漏極Pd50,漏極Pd51連接第五十一 NMOS管的漏極Nd51,源極Ps51連接電源VDD ;第五十二 PMOS管的柵極Pg52連接第五十一 PMOS管的漏極Pd51,漏極Pd52連接第五十二 NMOS管的漏極Nd52,源極Ps52連接電源VDD ;第五十三PMOS管的柵極Pg53連接RN,漏極Pd53連接第五十四PMOS管的源極Ps54,源極Ps53連接VDD ;第五十四PMOS管的柵極Pg54連接第五十二 PMOS管的漏極Pd52,漏極Pd54連接第五十三NMOS管的漏極Nd53,并作為復位緩沖電路的一個輸出端_RN1_ ;第五十五PMOS管的柵極Pg55連接RN,漏極Pd55連接第五十六PMOS管的源極Ps56,源極Ps55連接VDD ;第五十六PMOS管的柵極Pg56連接第五十二 PMOS管的漏極Pd52,漏極Pd56連接第五十五NMOS管的漏極Nd55,并作為復位緩沖電路的一個輸出端_RN2_,源極Ps56連接Pd55 ;第四十九NMOS管的柵極Ng49連接RN,漏極Nd49連接第四十九PMOS管的漏極Pd49,源極Ns49連接VSS ;第五十NMOS管的柵極Ng50連接第四十九NMOS管的漏極Nd49,漏極Nd50連接第五十PMOS管的漏極Pd50,源極Ns50連接VSS ;第五十一 NMOS管的柵極Ng51連接第五十NMOS管的漏極Nd50,漏極Nd51連接第五十一 PMOS管的漏極Pd51,源極Ns51連接VSS ;第五十二 NMOS管的柵極Ng52連接第五十一 NMOS管的漏極Nd51,漏極Nd52連接第五十二 PMOS管的漏極Pd52,源極Ns52連接VSS ;第五十三NMOS管的柵極Ng53連接第五十二 NMOS管的漏極Nd52,源極Ns53連接第五十四NMOS管的漏極Nd54,漏極Nd53連接_RN1_ ;第五十四NMOS管的柵極Ng54連接RN,漏極Nd54連接第五十三NMOS管的源極Nd53,源極Ns54連接VSS ;第五十五NMOS管的柵極Ng55連接第五十二 NMOS管的漏極Nd52,源極Ns55連接第五十六NMOS管的漏極Nd56,漏極Nd55連接_RN2_ ;第五十六NMOS管的柵極Ng56連接RN,漏極Nd56連接第五十五NMOS管的源極Nd55,源極Ns56連接VSS。
[0017]置位緩沖電路一個輸入端和兩個輸出端,輸入端為SN,輸出端是SN01,SN02。置位緩沖電路由10個NMOS管和10個PMOS管組成,置位緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第三十九PMOS管的柵極Pg39連接SN,漏極Pd39連接第三十九NMOS管的漏極Nd39,源極Ps39連接電源VDD ;第四十PMOS管的柵極Pg40連接第三十九PMOS管的漏極Pd39,漏極Pd40連接第四十NMOS管的漏極Nd40,源極Ps40連接電源VDD ;第四十一 PMOS管的柵極Pg41連接第四十PMOS管的漏極Pd40,漏極Pd41連接第四十一 NMOS管的漏極Nd41,源極Ps41連接電源VDD ;第四十二 PMOS管的柵極Pg42連接第四十一 PMOS管的漏極Pd41,漏極Pd42連接第四十二 NMOS管的漏極Nd42,源極Ps42連接電源VDD ;第四十三PMOS管的柵極Pg43連接SN,漏極Pd43連接第四十四PMOS管的源極Ps44,源極Ps43連接VDD ;第四十四PMOS管的柵極Pg44連接第四十二 PMOS管的漏極Pd42,漏極Pd44連接第四十三NMOS管的漏極Nd43 ;第四十五PMOS管的柵極Pg45連接SN,漏極Pd45連接第四十六PMOS管的源極Ps46,源極Ps45連接VDD ;第四十六PMOS管的柵極Pg46連接第四十二 PMOS管的漏極Pd42,漏極Pd46連接第四十五NMOS管的漏極Nd45 ;第四十七PMOS管的柵極Pg47連接第四十四PMOS管的漏極Pd44,漏極Pd47連接第四十七NMOS管的漏極Nd47,并作為置位緩沖電路的一個輸出SN01,源極Ps47連接VDD ;第四十八PMOS管柵極Pg48連接第四十六PMOS管的漏極Pd46,漏極Pd48連接第四十八NMOS管的漏極Nd48,并作為置位緩沖電路的一個輸出SN02,源極Ps48連接VDD ;第三十九NMOS管的柵極Ng39連接SN,漏極Nd39連接第三十九PMOS管的漏極Pd39,源極Ns39連接VSS ;第四十匪OS管的柵極Ng40連接第三十九NMOS管的漏極Nd39,漏極Nd40連接第四十PMOS管的漏極Pd40,源極Ns40連接VSS ;第四十一 NMOS管的柵極Ng41連接第四十NMOS管的漏極Nd40,漏極Nd41連接第四十一 PMOS管的漏極Pd41,源極Ns41連接VSS ;第四十二 NMOS管的柵極Ng42連接第四十一 NMOS管的漏極Nd41,漏極Nd42連接第四十二 PMOS管的漏極Pd42,源極Ns42連接VSS ;第四十三NMOS管的柵極Ng43連接第四十二 NMOS管的漏極Nd42,源極Ns43連接第四十四NMOS管的漏極Nd44,漏極Nd43連接第四十四PMOS管的漏極Pd44 ;第四十四NMOS管的柵極Ng44連接SN,漏極Nd44連接第四十三NMOS管的源極Nd43,源極Ns44連接VSS ;第四十五NMOS管的柵極Ng45連接第四十二 NMOS管的漏極Nd42,源極Ns45連接第四十六NMOS管的漏極Nd46,漏極Nd45連接第四十六PMOS管的漏極Pd46 ;第四十六NMOS管的柵極Ng46連接SN,漏極Nd46連接第四十五NMOS管的源極Nd45,源極Ns46連接VSS ;第四十七NMOS管的柵極Ng47連接第四十四PMOS管的漏極Pd44,漏極Nd47連接第四十七PMOS管的漏極Pd47,源極Ns47連接VSS ;第四十八NMOS管柵極Ng48連接第四十六PMOS管的漏極Pd46,漏極Nd48連接第四十八PMOS管的漏極Pd48,源極Ns48連接VSS。
[0018]主鎖存器有十個輸入端和兩個輸出端,輸入端與D, Dl, cl, c2, cnl, cn2, _RN1_, _RN2_,SN01,SN02相連;輸出端是ml,mlr。主鎖存器由十六個PMOS和十六個NMOS組成,主鎖存器中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第九PMOS的柵極Pg9連接D,漏極Pd9連接第十PMOS的源極PslO,源極Ps9連接VDD ;第十PMOS的柵極PglO連接D1,源極PslO連接第九PMOS管的漏極Pd9,漏極PdlO連接第十一 PMOS管的源極Psll ;第^^一 PMOS管的柵極Pgll連接Cl,源極Psll連接第十PMOS管的漏極PdlO,漏極Pdll連接第九NMOS漏極Nd9 ;第十二 PMOS的柵極Pgl2連接D,漏極連接第十三PMOS的源極Psl3,源極Psl2連接VDD ;第十三PMOS的柵極Pgl3連接D1,源極Psl3連接第十二 PMOS管的漏極Pdl2,漏極Pdl3連接第十四PMOS管的源極Psl4 ;第十四PMOS管的柵極Pgl4連接c2,源極Psl4連接第十三PMOS管的漏極Pdl3,漏極Pdl4連接第十二 NMOS漏極Ndl2 ;第十五PMOS管的柵極Pgl5連接_RN1_,漏極Pdl5連接第十六PMOS管的源極Psl6,源極Psl5連接電源VDD ;第十六PMOS管的柵極Pgl6連接PdlI,漏極Pdl6連接第十五NMOS管的漏極Ndl5并作為主鎖存器的輸出ml,源極Psl6連接Pdl5 ;第十七PMOS管的柵極Pgl7連接SN01,漏極Pdl7連接Pdl6,源極Psl7連接電源VDD ;第十八PMOS管的柵極Pgl8連接_RN2_,漏極Pdl8連接第十九PMOS管的源極Psl9,源極Psl8連接電源VDD ;第十九PMOS管的柵極Pgl9連接Pdl4,漏極Pdl9連接第十八NMOS管的漏極Ndl8,源極Psl9連接Pdl8 ;第二十PMOS管的柵極Pg20連接SN02,漏極Pd20連接Pdl9并作為主鎖存器的輸出mlr,源極Ps20連接電源VDD ;第二十一 PMOS管的柵極Pg21連接Pdl9,漏極Pd21連接第二十二PMOS管的源極Ps22,源極Ps21連接電源VDD ;第二十二 PMOS管的柵極Pg22連接cnl,漏極Pd22連接第二十一 NMOS管的漏極Nd21和第十六PMOS管柵極Pgl6,源極Ps22連接Pd21 ;第二十三PMOS管的柵極Pg23連接Pdl6,漏極Pd23連接第二十四PMOS管的源極Ps24,源極Ps23連接電源VDD ;第二十四PMOS管的柵極Pg24連接cn2,漏極Pd24連接第二十三NMOS管的漏極Nd23和第十九PMOS管柵極Pgl9,源極Ps24連接Pd23 ;第九NMOS管的柵極Ng9連接cnl,源極Ns9連接第十NMOS管的漏極NdlO,漏極Nd9連接第十一 PMOS管的漏極Pdll ;第十NMOS管的柵極NglO連接D1,漏極NdlO連接第九NMOS管的源極Ns9,源極NslO連接Ndll ;第^^一 NMOS管的柵極Ngll連接輸入D,漏極Ndll連接NslO,源極Nsll連接VSS ;第十二 NMOS 管的柵極Ngl2連接cn2,源極Nsl2連接第十三NMOS管的漏極Ndl3,漏極Ndl2連接第十四PMOS管的漏極Pdl4 ;第十三NMOS管的柵極Ngl3連接D1,漏極Ndl3連接第十二 NMOS管的源極Nsl2,源極Nsl3連接Ndl4 ;第十四NMOS管的柵極Ngl4連接輸入D,漏極Ndl4連接Nsl3,源極Nsll連接VSS ;第十五NMOS管的柵極Ngl5連接Pdl4,漏極Ndl5連接Pdl6,源極Nsl5連接第十七NMOS管的漏極Ndl7 ;第十六NMOS管的柵極Ngl6連接_RN2_,漏極Ndl6連接Pdl6,源極Nsl6連接Ndl7 ;第十七NMOS管的柵極Ngl7連接SN02,漏極Ndl7連接Nsl5,源極Nsl7接地VSS ;第十八NMOS管的柵極Ngl8連接PdlI,漏極Ndl8連接Pdl9,源極Nsl8連接第二十NMOS管的漏極Nd20 ;第十九NMOS管的柵極Ngl9連接_RN1_,漏極Ndl9連接Pdl9,源極Nsl9連接Nd20 ;第二十NMOS管的柵極Ng20連接SNOldJi極Nd20連接Ns 18,源極Ns20接地VSS ;第二十一 NMOS管的柵極Ng21連接cl,漏極Nd21連接Pd22,源極Ns21連接第二十二 NMOS管的漏極Nd22 ;第二十二 NMOS管的柵極Ng22連接Pdl6,漏極Nd22連接Ns21,源極Ns22接地VSS ;第二十三NMOS管的柵極Ng23連接c2,漏極Nd23連接Pd24,源極Ns23連接第二十四NMOS管的漏極Nd24 ;第二十四NMOS管的柵極Ng24連接Pdl9,漏極Nd24連接Ns23,源極Ns24接地VSS。
[0019]從鎖存器有十個輸入端和兩個輸出端,輸入端與cl, c2, cnl, cn2, ml, mlr, _RN1_,_RN2_, SNOI,SN02,相連;輸出端是s I,s Ir。從鎖存器由十四個PMOS管和十四個NMOS管組成,從鎖存器中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第二十五PMOS管的柵極Pg25連接mlr,漏極Pd25連接第二十六PMOS管的源極Ps26,源極Ps25連接電源VDD ;第二十六PMOS管的柵極Pg26連接cnl,漏極Pd26連接第二十五NMOS管的漏極Nd25,源極連接Pd25 ;第二十七PMOS管的柵極Pg27連接ml,漏極Pd27連接第二十八PMOS管的源極Ps28,源極Ps27連接電源VDD ;第二十八PMOS管的柵極Pg28連接cn2,漏極Pd28連接第二十七NMOS管的漏極Nd27,源極連接Pd27 ;第二十九PMOS管的柵極Pg29連接_RN1_,漏極Pd29連接第三十PMOS管的源極Ps30,源極Ps29連接電源VDD ;第三十PMOS管的柵極Pg30連接Pd26,漏極Pd30連接第二十九NMOS管的漏極Nd29并作為從鎖存器的輸出Si,源極Ps30連接Pd29 ;第三十一 PMOS管的柵極Pg31連接SN01,漏極Pd31連接Pd30,源極Ps31連接電源VDD ;第三十二 PMOS管的柵極Pg32連接_RN2_,漏極Pd32連接第三十三PMOS管的源極Ps33,源極Ps32連接電源VDD ;第三十三PMOS管的柵極Pg33連接Pd28,漏極Pd33連接第三十二 NMOS管的漏極Nd32并作為從鎖存器的輸出端sir,源極Ps33連接Pd32 ;第三十四PMOS管的柵極Pg34連接SN02,漏極Pd34連接Pd33并連接輸出端sir,源極Ps34連接電源VDD ;第三十五PMOS管的柵極Pg35連接Pd33,漏極Pd35連接第三十六PMOS管的源極Ps36,源極Ps35連接電源VDD ;第三十六PMOS管的柵極Pg36連接Cl,漏極Pd36連接第三十五NMOS管的漏極Nd35和第三十PMOS管柵極Pg30,源極Ps36連接Pd35 ;第三十七PMOS管的柵極Pg37連接Pd30,漏極Pd37連接第三十八PMOS管的源極Ps38,源極Ps37連接電源VDD ;第三十八PMOS管的柵極Pg38連接c2,漏極Pd38連接第三十七NMOS管的漏極Nd37和第三十三PMOS管柵極Pg33,源極Ps38連接Pd37 ;第二十五NMOS管的柵極Ng25連接Cl,漏極Nd25連接Pd26,源極Ns25連接第二十六NMOS管的漏極Nd26 ;第二十六NMOS管的柵極Ng26連接ml,漏極Nd26連接Ns25,源極Ns26接地VSS ;第二十七NMOS管的柵極Ng27連接c2,漏極Nd27連接Pd28,源極Ns27連接第二十八NMOS管的漏極Nd28 ;第二十八NMOS管的柵極Ng28連接mlr,漏極Nd28連接Ns27,源極Ns28接地VSS ;第二十九NMOS管的柵極Ng29連接Pd28,漏極Nd29連接Pd30,源極Ns29連接第SiNMOS管的漏極Nd31 ;第三十NMOS管的柵極Ng30連接_RN2_,漏極Nd30連接Pd30,源極Ns30連接Nd31 ;第三十一 NMOS管的柵極Pg31連接SN02,漏極Nd31連接Ns29,源極Ns31接地VSS ;第三十二 NMOS管的柵極Ng32連接Pd26,漏極Nd32連接Pd33,源極Ns32連接第三十四NMOS管的漏極Nd34 ;第三十`三NMOS管的柵極Ng33連接_RN1_,漏極Nd33連接Pd33,源極Ns33連接Nd34 ;第三十四NMOS管的柵極Ng34連接SNOl,漏極Nd34連接Ns32,源極Ns32接地VSS ;第三十五NMOS管的柵極Ng35連接cnl,漏極Nd35連接Pd34,源極Ns35連接第三十六NMOS管的漏極Nd36 ;第三十六NMOS管的柵極Ng36連接Pd30,漏極Nd36連接Ns35,源極Ns36接地VSS ;第三十七NMOS管的柵極Ng37連接cn2,漏極Nd37連接Pd38,源極Ns37連接第三十八NMOS管的漏極Nd38 ;第三十八NMOS管的柵極Ng38連接Pd33,漏極Nd38連接Ns37,源極Ns38接地VSS。
[0020]輸出緩沖電路有兩個輸入端和一個輸出端,輸入端連接sl和sir,輸出端為Q。輸出緩沖電路由兩個PMOS管和兩個NMOS管組成,輸出緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第六十九PMOS管的柵極Pg69連接sir,漏極Pd69連接第七十一 NMOS管的漏極Nd71,源極Ps69連接電源VDD ;第七十PMOS管的柵極Pg70連接第六十九PMOS管的漏極Pd69,漏極Pd70連接第七十二 NMOS管的漏極Nd72,并作為反相器電路的輸出Q,源極Ps70連接電源VDD ;第七十一 NMOS管的柵極Ng71連接sl,漏極Nd71連接第六十九PMOS管的漏極Pd69 ;第七十二 NMOS管的柵極Ng72連接第七十一匪OS管的漏極Nd71,漏極Nd72連接第七十PMOS管的漏極Pd70,源極Ns72連接VSS。
[0021]本發(fā)明抗單粒子翻轉(zhuǎn)和抗單粒子瞬態(tài)的可置位和復位D觸發(fā)器工作過程如下:
[0022]本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器可以在任意時刻進行置位和復位,置位和復位功能由SN即置位信號輸入端和RN即復位信號輸入端共同控制。
[0023]當SN為低電平、RN為高電平或低電平時,本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器進入置位狀態(tài),即主鎖存器和從鎖存器均被強行鎖存邏輯“1”,輸出緩沖電路的輸出端Q為高電平。
[0024]當SN為高電平、RN為低電平時,本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器進入復位狀態(tài),即主鎖存器和從鎖存器均被強行鎖存邏輯“0”,輸出緩沖電路的輸出端Q為低電平。
[0025]當SN為高電平、RN為高電平時,本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器處于正常工作狀態(tài),時鐘電路接收CK,對其進行緩沖后通過電路中間形成的反相器電路產(chǎn)生與CK反向的cnl和cn2,通過電路末端的反相器電路產(chǎn)生與CK同向的cl和c2,并把cnl、cn2、cl和c2傳入到主鎖存器和從鎖存器。緩沖器電路接收D,將D進行延遲后輸出與D同相的D1。在CK為低電平期間,cnl和cn2為高電平、cl和c2為低電平,主鎖存器開啟,接收D和D1,并對D和Dl中可能帶有的單粒子瞬態(tài)脈沖進行濾除,然后通過鎖存器輸出與D同相的ml和mlr,從鎖存器處于保存狀態(tài),不接收主鎖存器輸出的ml、mlr,而是保存上一個CK下降沿采樣到的ml、mlr ;在CK為高電平期間,cnl和cn2為低電平、cl和c2為高電平,主鎖存器處于保存狀態(tài),保存前一個CK上升沿采樣到的D和Dl并輸出與D同相的ml和mlr,從鎖存器開啟并接收主鎖存器的輸出ml和mlr,對ml和mlr進行緩沖并輸出與ml和mlr同相的sl和sir。在任意時刻輸出緩沖電路都要接收從鎖存器的輸出sl和sir,對sl和sir緩沖并輸出與sl和sir同相的Q。
[0026]復位緩沖電路將輸入信號進行延遲后通過雙模冗余的C2MOS結(jié)構(gòu)濾除RN中可能帶有的單粒子瞬態(tài)脈沖,并將輸出的與RN同相的_RN1_和_RN2_送入主鎖存器和從鎖存器,進行復位行為的控制。
[0027]置位緩沖電路將輸入信號進行延遲后通過雙模冗余的C2MOS結(jié)構(gòu)濾除SN中可能帶有的單粒子瞬態(tài)脈沖,并將輸出的與SN同相的SNOl和SN02送入主鎖存器和從鎖存器,進行置位行為的控制。
[0028]采用本發(fā)明可以達到以下技術(shù)效果:
[0029]本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器的抗單粒子翻轉(zhuǎn)和抗單粒子瞬態(tài)能力優(yōu)于傳統(tǒng)未加固的D觸發(fā)器、時間采樣加固的D觸發(fā)器和傳統(tǒng)雙模冗余加固的D觸發(fā)器。本發(fā)明對傳統(tǒng)未加固的D觸發(fā)器結(jié)構(gòu)進行改造,對主鎖存器和從鎖存器均進行了雙模冗余加固,并針對主鎖存器和從鎖存器中C2MOS電路進行了改進,即分離互為冗余的C2MOS電路中的上拉PMOS管和下拉NMOS管,提高了本發(fā)明抗單粒子翻轉(zhuǎn)的能力。在時鐘電路里和主鎖存器 前加入緩沖器電路,使本發(fā)明在持續(xù)時間較長的單粒子瞬態(tài)脈沖下不發(fā)生錯誤;通過精心設(shè)計雙模冗余通路,切斷從鎖存器中可能由單粒子瞬態(tài)脈沖導致的正反饋回路,進一步增加了抗單粒子瞬態(tài)的能力。本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器適合用于抗單粒子翻轉(zhuǎn)和抗單粒子瞬態(tài)加固集成電路的標準單元庫,應(yīng)用于航空、航天等領(lǐng)域。
【專利附圖】
【附圖說明】
[0030]圖1為申請?zhí)枮?01110322677.3的抗單粒子翻轉(zhuǎn)的可置位和可復位D觸發(fā)器總體邏輯結(jié)構(gòu)示意圖
[0031]圖2為申請?zhí)枮?01110323908.2的一種抗單粒子翻轉(zhuǎn)的可置位和可復位D觸發(fā)器總體邏輯結(jié)構(gòu)示意圖
[0032]圖3為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器總體邏輯結(jié)構(gòu)示意圖。
[0033]圖4為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器的時鐘電路結(jié)構(gòu)示意圖。
[0034]圖5為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器中緩沖器電路結(jié)構(gòu)示意圖。
[0035]圖6為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器中置位緩沖電路結(jié)構(gòu)不意圖
[0036]圖7為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器中復位緩沖電路結(jié)構(gòu)不意圖
[0037]圖8為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器中主鎖存器結(jié)構(gòu)示意圖。
[0038]圖9為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器中從鎖存器結(jié)構(gòu)示意圖。
[0039]圖10為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器中輸出緩沖電路結(jié)構(gòu)意圖。
【具體實施方式】
[0040]圖3為本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器邏輯結(jié)構(gòu)示意圖。本發(fā)明由時鐘電路(如圖4所示)、緩沖器電路(如圖5所示)、置位緩沖電路(如圖6所示)、復位緩沖電路(如圖7所示)、主鎖存器(如圖8所示)、從鎖存器(如圖9所示)和輸出緩沖電路(如圖10所示)組成。本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器有四個輸入端和一個輸出端。四個輸入端分別是CK即時鐘信號輸入端、D即數(shù)據(jù)信號輸入端、RN即復位信號輸入端和SN即置位信號輸入端;輸出端是Q。時鐘電路接收CK,對CK進行緩沖處理后分別輸出Cl、c2和cnl、cn2。主鎖存器接收D、Dl、cl、c2和cnl、cn2以及 _觀1_、_RN2_ 和 SNOl、SN02,主鎖存器在 cl、c2 和 cnl、cn2 以及 _RN1_、_RN2_ 和 SNOl、SN02的控制下對D和Dl進行鎖存處理后輸出ml、mlr。從鎖存器接收ml、mlr以及cl、c2和 cnl、cn2、_RN1_、_RN2_ 和 SNO1、SN02,從鎖存器在 cl、c2 和 cnl、cn2、_RN1_、_RN2_ 和SNOU SN02的控制下對ml、mlr進行鎖存處理后分別輸出sl、sir。輸出緩沖電路接收sl、sir,對其進行緩沖處理后輸出Q。[0041 ] 如圖4所示,時鐘電路有一個輸入端和四個輸出端,輸入端為CK,輸出端為c1、c2、cnl、cn2。時鐘電路由十二個PMOS和十四個NMOS組成,電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第五十七PMOS管的柵極Pg57連接CK,漏極Pd57連接第五十七NMOS管的漏極Nd57,源極Ps57連接電源VDD ;第五十八PMOS管的柵極Pg58連接第五十七PMOS管的漏極Pd57,漏極Pd58連接第五十八NMOS管的漏極Nd58,源極Ps58連接電源VDD ;第五十九PMOS管的柵極Pg59連接第五十八PMOS管的漏極Pd58,漏極Pd59連接第五十九NMOS管的漏極Nd59,源極Ps59連接電源VDD ;第六十PMOS管的柵極Pg60連接第五十九PMOS管的漏極Pd59,漏極Pd60連接第六十NMOS管的漏極Nd60,源極Ps60連接電源VDD ;第六十一 PMOS管的柵極Pg61連接CK,漏極Pd61連接第六十二 PMOS管的源極Ps62,源極Ps61連接VDD ;第六十二 PMOS管的柵極Pg62連接第六十PMOS管的漏極Pd60,漏極Pd62連接第六十一 NMOS管的漏極Nd61,并作為時鐘電路的一個輸出端cnl,源極Ps62連接Pd61 ;第六十三PMOS管的柵極Pg63連接CK,漏極Pd63連接第六十四PMOS管的源極Ps64,源極Ps63連接VDD ;第六十四PMOS管的柵極Pg64連接第六十PMOS管的漏極Pd60,漏極Pd64連接第六十三NMOS管的漏極Nd63,并作為時鐘電路的一個輸出端cn2,源極Ps64連接Pd63 ;第六十五PMOS管的柵極Pg65作為時鐘電路的一個輸出端cl,漏極Pd65連接第六十二 PMOS管的漏極Pd62,源極Ps65連接VDD ;第六十六PMOS管的柵極Pg66連接第六十七NMOS管的柵極Ng67并作為時鐘電路的一個輸出端c2,漏極Pd66連接第六十七NMOS管的漏極Nd67并連接輸出端cn2,源極Ps66連接VDD ;第六十七PMOS管的柵極Pg67連接輸出端cnl,漏極Pd67連接輸出端Cl,源極Ps67連接VDD ;第六十八PMOS管的柵極Pg68連接輸出端cn2,漏極Pd68連接輸出端c2,源極Ps68連接VDD ;第五十七NMOS管的柵極Ng57連接CK,漏極Nd57連接第五十七PMOS管的漏極Pd57 ;第五十八NMOS管的柵極Ng58連接第五十七NMOS管的漏極Nd57,漏極Nd58連接第五十八PMOS管的漏極Pd58,源極Ns58連接VSS ;第五十九NMOS管的柵極Ng59連接第五十八NMOS管的漏極Nd58,漏極Nd59連接第五十九PMOS管的漏極Pd59,源極Ns59連接VSS ;第六十NMOS管的柵極Ng60連接第五十九NMOS管的漏極Nd59,漏極N d60連接第六十PMOS管的漏極Pd60,源極Ns60連接VSS ;第NMOS管的柵極Ng61連接第六十NMOS管的漏極Nd60,源極Ns61連接第六十二 NMOS管的漏極Nd62,漏極Nd61連接cnl ;第六十二NMOS管的柵極Ng62連接CK,漏極Nd62連接第NMOS管的源極Ns61,源極Ns62連接VSS ;第六十三NMOS管的柵極Ng63連接第六十NMOS管的漏極Nd60,源極Ns63連接第六十四NMOS管的漏極Nd64,漏極連接cn2 ;第六十四NMOS管的柵極Ng64連接CK,漏極Nd64連接第六十三NMOS管的源極Ns63,源極Ns64連接VSS ;第六十五NMOS管的柵極Ng65連接輸出端cl,漏極Nd65連接輸出端cnl,源極Ns65連接第六十六NMOS管的漏極Nd66 ;第六十六NMOS管的柵極Ng66連接輸出端cl,漏極Nd66連接第六十五NMOS管源極Ns65,源極Ns66連接VSS ;第六十七NMOS管的柵極Ng67連接輸出端c2,漏極Nd67連接輸出端cn2,源極Ns67連接第六十八NMOS管漏極Nd68 ;第六十八NMOS管的柵極Ng68連接輸出端c2,漏極Nd68連接第六十七NMOS管源極Ns67,源極Ns68連接VSS ;第六十九NMOS管的柵極Ng69連接輸出端cnl,漏極Nd69連接輸出端cl,源極Ns69連接VSS ;第七十NMOS管的柵極Ng70連接輸出端cn2,漏極Nd70連接輸出端c2,源極Ns70 連接 VSS。
[0042]如圖5所示,緩沖器電路有一個輸入端和一個輸出端,輸入端為D,輸出端為D1。緩沖電路由八個PMOS管和八個NMOS管組成,緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第一 PMOS管的柵極Pgl連接輸入D并和第一 NMOS管的柵極Ngl連接,漏極Pdl連接第一 NMOS管的漏極Ngl,源極Psl連接VDD ;第二 PMOS管的柵極Pg2連接第一 PMOS管的漏極Pdl,漏極Pd2連接第二 NMOS管的漏極Nd2,源極Ps2連接VDD ;第三PMOS管的柵極Pg3連接第二 PMOS管的漏極Pd2,漏極Pd3連接第三NMOS管的漏極Nd3,源極Ps3連接VDD ;第四PMOS管的柵極Pg4連接第三PMOS管的漏極Pd3,漏極Pd4連接第四NMOS管的漏極Nd4,源極Ps4連接VDD ;第五PMOS管的柵極Pg5連接第四PMOS管的漏極Pd4,漏極Pd5連接第五NMOS管的漏極Nd5,源極Ps5連接VDD ?’第六PMOS管的柵極Pg6連接第五PMOS管的漏極Pd5,漏極Pd6連接第六NMOS管的漏極Nd6,源極Ps6連接VDD ;第七PMOS管的柵極Pg7連接第六PMOS管的漏極Pd6,漏極Pd7連接第七NMOS管的漏極Nd7,源極Ps7連接VDD ;第八PMOS管的柵極Pg8連接第七PMOS管的漏極Pd7,漏極Pd8連接第八NMOS管的漏極Nd8并作為緩沖器的輸出端D1,源極Ps8連接VDD ;第一 NMOS管的柵極Ngl連接Pgl,漏極Ndl連接Pdl,源極Nsl連接VSS;第二 NMOS管的柵極Ng2連接第一 NMOS管的漏極Ndl,漏極Nd2連接Pd2,源極Ns2連接VSS ;第三NMOS管的柵極Ng3連接第二 NMOS管的漏極Nd2,漏極Nd3連接Pd3,源極Ns3連接VSS ;第四NMOS管的柵極Ng4連接第三NMOS管的漏極Nd3,漏極Nd4連接Pd4,源極Ns4連接VSS ;第五NMOS管的柵極Ng5連接第四NMOS管的漏極Nd4,漏極Nd5連接Pd5,源極Ns5連接VSS ;第六NMOS管的柵極Ng6連接第五NMOS管的漏極Nd5,漏極Nd6連接Pd6,源極Ns6連接VSS ;第七NMOS管的柵極Ng7連接第六NMOS管的漏極Nd6,漏極Nd7連接Pd7,源極Ns7連接VSS ;第八NMOS管的柵極Ng8連接第七NMOS管的漏極Nd7,漏極Nd8連接Pd8,源極Ns8連接VSS。
[0043]如圖6所示,置位緩沖電路一個輸入端和兩個輸出端,輸入端為SN,輸出端是SN01,SN02。置位緩沖電路由10個NMOS管和10個PMOS管組成,置位緩沖電路中所有PMOS管的襯底連接電源VDD,所有N`MOS管的襯底接地VSS。第三十九PMOS管的柵極Pg39連接SN,漏極Pd39連接第三十九NMOS管的漏極Nd39,源極Ps39連接電源VDD ;第四十PMOS管的柵極Pg40連接第三十九PMOS管的漏極Pd39,漏極Pd40連接第四十NMOS管的漏極Nd40,源極Ps40連接電源VDD ;第四十一 PMOS管的柵極Pg41連接第四十PMOS管的漏極Pd40,漏極Pd41連接第四十一 NMOS管的漏極Nd41,源極Ps41連接電源VDD ;第四十二 PMOS管的柵極Pg42連接第四十一 PMOS管的漏極Pd41,漏極Pd42連接第四十二 NMOS管的漏極Nd42,源極Ps42連接電源VDD ;第四十三PMOS管的柵極Pg43連接SN,漏極Pd43連接第四十四PMOS管的源極Ps44,源極Ps43連接VDD ;第四十四PMOS管的柵極Pg44連接第四十二 PMOS管的漏極Pd42,漏極Pd44連接第四十三NMOS管的漏極Nd43 ;第四十五PMOS管的柵極Pg45連接SN,漏極Pd45連接第四十六PMOS管的源極Ps46,源極Ps45連接VDD ;第四十六PMOS管的柵極Pg46連接第四十二 PMOS管的漏極Pd42,漏極Pd46連接第四十五NMOS管的漏極Nd45 ;第四十七PMOS管的柵極Pg47連接第四十四PMOS管的漏極Pd44,漏極Pd47連接第四十七NMOS管的漏極Nd47,并作為置位緩沖電路的一個輸出SN01,源極Ps47連接VDD ;第四十八PMOS管柵極Pg48連接第四十六PMOS管的漏極Pd46,漏極Pd48連接第四十八NMOS管的漏極Nd48,并作為置位緩沖電路的一個輸出SN02,源極Ps48連接VDD ;第三十九NMOS管的柵極Ng39連接SN,漏極Nd39連接第三十九PMOS管的漏極Pd39,源極Ns39連接VSS ;第四十NMOS管的柵極Ng40連接第三十九匪OS管的漏極Nd39,漏極Nd40連接第四十PMOS管的漏極Pd40,源極Ns40連接VSSVSS ;第四十一 NMOS管的柵極Ng41連接第四十NMOS管的漏極Nd40,漏極Nd41連接第四十一 PMOS管的漏極Pd41,源極Ns41連接VSSVSS ;第四十二 NMOS管的柵極Ng42連接第四十一 NMOS管的漏極Nd41,漏極Nd42連接第四十二 PMOS管的漏極Pd42,源極Ns42連接VSSVSS ;第四十三NMOS管的柵極Ng43連接第四十二 NMOS管的漏極Nd42,源極Ns43連接第四十四NMOS管的漏極Nd44,漏極Nd43連接第四十四PMOS管的漏極Pd44 ;第四十四NMOS管的柵極Ng44連接SN,漏極Nd44連接第四十三NMOS管的源極Nd43,源極Ns44連接VSS ;第四十五NMOS管的柵極Ng45連接第四十二 NMOS管的漏極Nd42,源極Ns45連接第四十六NMOS管的漏極Nd46,漏極Nd45連接第四十六PMOS管的漏極Pd46 ;第四十六NMOS管的柵極Ng46連接SN,漏極Nd46連接第四十五NMOS管的源極Nd45,源極Ns46連接VSS ;第四十七NMOS管的柵極Ng47連接第四十四PMOS管的漏極Pd44,漏極Nd47連接第四十七PMOS管的漏極Pd47,源極Ns47連接VSS ;第四十八NMOS管柵極Ng48連接第四十六PMOS管的漏極Pd46,漏極Nd48連接第四十八PMOS管的漏極Pd48,源極Ns48連接VSS。
[0044]如圖7所示,復位緩沖電路有一個輸入端和兩個輸出端,輸入端為RN,輸出端是_RN1_,_RN2_。復位緩沖電路由8個NMOS管和8個PMOS管組成,復位緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第四十九PMOS管的柵極Pg49連接RN,漏極Pd49連接第四十九NMOS管的漏極Nd49,源極Ps49連接電源VDD ;第五十PMOS管的柵極Pg50連接第四十九PMOS管的漏極Pd49,漏極Pd50連接第五十NMOS管的漏極Nd50,源極Ps50連接電源VDD ;第五十一 PMOS管的柵極Pg51連接第五十PMOS管的漏極Pd50,漏極Pd51連接第五十一 NMOS管的漏極Nd51,源極Ps51連接電源VDD ;第五十二 PMOS管的柵極Pg52連接第五十一 PMOS管的漏極Pd51,漏極Pd52連接第五十二 NMOS管的漏極Nd52,源極Ps52連接電源VDD ;第五十三PMOS管的柵極Pg53連接RN,漏極Pd53連接第五十四PMOS管的源極Ps54,源極Ps53連接VDD ;第五十四PMOS管的柵極Pg54連接第五十二 PMOS管的漏極Pd52,漏極Pd54連接第五十三NMOS管的漏極Nd53,并作為復位緩沖電路的一個輸出端_RN1_ ;第五十五PMOS管的柵極Pg55連接RN,漏極Pd55連接第五十六PMOS管的源極Ps56,源極Ps55連接VDD ;第五十六PMOS管的柵極Pg56連接第五十二 PMOS管的漏極Pd52,漏極Pd56連接第五十五NMOS管的漏極Nd55,并作為復位緩沖電路的一個輸出端_8吧_;第四十九NMOS管的柵極Ng49連接RN,漏極Nd49連接第四十九PMOS管的漏極Pd49,源極Ns49連接VSS ;第五十NMOS管的柵極Ng50連`接第四十九NMOS管的漏極Nd49,漏極Nd50連接第五十PMOS管的漏極Pd50,源極Ns50連接VSSVSS ;第五十一 NMOS管的柵極Ng51連接第五十NMOS管的漏極Nd50,漏極Nd51連接第五十一 PMOS管的漏極Pd51,源極Ns51連接VSSVSS ;第五十二 NMOS管的柵極Ng52連接第五十一 NMOS管的漏極Nd51,漏極Nd52連接第五十二PMOS管的漏極Pd52,源極Ns52連接VSSVSS ;第五十三NMOS管的柵極Ng53連接第五十二NMOS管的漏極Nd52,源極Ns53連接第五十四NMOS管的漏極Nd54,漏極Nd53連接_RN1_ ;第五十四NMOS管的柵極Ng54連接RN,漏極Nd54連接第五十三NMOS管的源極Nd53,源極Ns54連接VSS ;第五十五NMOS管的柵極Ng55連接第五十二 NMOS管的漏極Nd52,源極Ns55連接第五十六NMOS管的漏極Nd56,漏極Nd55連接_RN2_ ;第五十六NMOS管的柵極Ng56連接RN,漏極Nd56連接第五十五NMOS管的源極Nd55,源極Ns56連接VSS。
[0045]如圖8所示,主鎖存器有十個輸入端和兩個輸出端,輸入端與D, Dl, cl, c2, cnl,cn2,_RN1_, _RN2_, SNOI, SN02相連;輸出端是ml,mlr。主鎖存器由十六個PMOS和十六個NMOS組成,主鎖存器中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第九PMOS的柵極Pg9連接D,漏極Pd9連接第十PMOS的源極PslO,源極Ps9連接VDD ;第十PMOS的柵極PglO連接D1,源極PslO連接第九PMOS管的漏極Pd9,漏極PdlO連接第十一PMOS管的源極Psll ;第^^一 PMOS管的柵極Pgll連接cl,源極Psll連接第十PMOS管的漏極PdlO,漏極Pdll連接第九NMOS漏極Nd9 ;第十二 PMOS的柵極Pgl2連接D,漏極連接第十三PMOS的源極Psl3,源極Psl2連接VDD ;第十三PMOS的柵極Pgl3連接D1,源極Psl3連接第十二 PMOS管的漏極Pdl2,漏極Pdl3連接第十四PMOS管的源極Psl4 ;第十四PMOS管的柵極Pgl4連接c2,源極Psl4連接第十三PMOS管的漏極Pdl3,漏極Pdl4連接第十二NMOS漏極Ndl2 ;第十五PMOS管的柵極Pgl5連接_RN1_,漏極Pdl5連接第十六PMOS管的源極Psl6,源極Psl5連接電源VDD ;第十六PMOS管的柵極Pgl6連接PdlI,漏極Pdl6連接第十五NMOS管的漏極Ndl5并作為主鎖存器的輸出ml,源極Psl6連接Pdl5 ;第十七PMOS管的柵極Pgl7連接SNOl,漏極Pdl7連接Pdl6,源極Psl7連接電源VDD ;第十八PMOS管的柵極Pgl8連接_RN2_,漏極Pdl8連接第十九PMOS管的源極Psl9,源極Psl8連接電源VDD ;第十九PMOS管的柵極Pgl9連接Pdl4,漏極Pdl9連接第十八NMOS管的漏極Ndl8,源極Psl9連接Pdl8 ;第二十PMOS管的柵極Pg20連接SN02,漏極Pd20連接Pdl9并作為主鎖存器的輸出mlr,源極Ps20連接電源VDD ;第二十一 PMOS管的柵極Pg21連接Pdl9,漏極Pd21連接第二十二 PMOS管的源極Ps22,源極Ps21連接電源VDD ;第二十二 PMOS管的柵極Pg22連接cnl,漏極Pd22連接第二十一 NMOS管的漏極Nd21和第十六PMOS管柵極Pgl6,源極Ps22連接Pd21 ;第二十三PMOS管的柵極Pg23連接Pdl6,漏極Pd23連接第二十四PMOS管的源極Ps24,源極Ps23連接電源VDD ;第二十四PMOS管的柵極Pg24連接cn2,漏極Pd24連接第二十三NMOS管的漏極Nd23和第十九PMOS管柵極Pgl9,源極Ps24連接Pd23 ;第九NMOS管的柵極Ng9連接cnl,源極Ns9連接第十NMOS管的漏極NdlO,漏極Nd9連接第十一 PMOS管的漏極Pdll ;第十NMOS管的柵極NglO連接D1,漏極NdlO連接第九NMOS管的源極Ns9,源極Ns IO連接Nd 11 ;第十一 NMOS管的柵極Ng 11連接輸入D,漏極Nd 11連接Ns IO,源極Ns 11連接VSS ;第十二 NMOS管的柵極Ngl2連接cn2,源極Nsl2連接第十三NMOS管的漏極Ndl3,漏極Ndl2連接第十四PMOS管的漏極Pdl4 ;第十三NMOS管的柵極Ngl3連接D1,漏極Ndl3連接第十二 NMOS管的源極Nsl2,源極Nsl3連接Ndl4 ;第十四NMOS管的柵極Ngl4連接輸入D,漏極Ndl4連接Nsl3,源極Nsll連接VSS ;第十五NMOS管的柵極Ngl5連接Pdl4,漏極Ndl5連接Pdl6,源極Nsl5連接第十七NMOS管的漏極Ndl7 ;第十六NMOS管的柵極Ngl6連接_RN2_,漏極Ndl6連接Pdl6,源極Nsl6連接Ndl7 ;第十七NMOS管的柵極Ngl7連接SN02,漏極Ndl7連接Nsl5,源極Nsl7接地VSS ;第十八NMOS管的柵極Ngl8連接PdlI,漏極Ndl8連接Pdl9,源極Nsl8連接第二十NMOS管的漏極Nd20 ;第十九NMOS管的柵極Ngl9連接_RN1_,漏極Ndl9連接Pdl9,源 極Ns 19連接Nd20 ;第二十NMOS管的柵極Ng20連接SNOldJi極Nd20連接Nsl8,源極Ns20接地VSS ;第二十一 NMOS管的柵極Ng21連接cl,漏極Nd21連接Pd22,源極Ns21連接第二十二 NMOS管的漏極Nd22 ;第二十二 NMOS管的柵極Ng22連接Pdl6,漏極Nd22連接Ns21,源極Ns22接地VSS ;第二十三NMOS管的柵極Ng23連接c2,漏極Nd23連接Pd24,源極Ns23連接第二十四NMOS管的漏極Nd24 ;第二十四NMOS管的柵極Ng24連接Pdl9,漏極Nd24連接Ns23,源極Ns24接地VSS。[0046]如圖9所示,從鎖存器有十個輸入端和兩個輸出端,輸入端與cl, c2, cnl, cn2,ml,mlr,_RNl_,_RN2_, SNOI, SN02,相連;輸出端是sl,sir。從鎖存器由十四個PMOS管和十四個NMOS管組成,從鎖存器中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第二十五PMOS管的柵極Pg25連接mlr,漏極Pd25連接第二十六PMOS管的源極Ps26,源極Ps25連接電源VDD ;第二十六PMOS管的柵極Pg26連接cnl,漏極Pd26連接第二十五NMOS管的漏極Nd25,源極連接Pd25 ;第二十七PMOS管的柵極Pg27連接ml,漏極Pd27連接第二十八PMOS管的源極Ps28,源極Ps27連接電源VDD ;第二十八PMOS管的柵極Pg28連接cn2,漏極Pd28連接第二十七NMOS管的漏極Nd27,源極連接Pd27 ;第二十九PMOS管的柵極Pg29連接_RN1_,漏極Pd29連接第三十PMOS管的源極Ps30,源極Ps29連接電源VDD ?’第三十PMOS管的柵極Pg30連接Pd26,漏極Pd30連接第二十九NMOS管的漏極Nd29并作為從鎖存器的輸出Si,源極Ps30連接Pd29 ;第三十一 PMOS管的柵極Pg31連接SN01,漏極Pd31連接Pd30,源極Ps31連接電源VDD ;第三十二 PMOS管的柵極Pg32連接_RN2_,漏極Pd32連接第三十三PMOS管的源極Ps33,源極Ps32連接電源VDD ;第三十三PMOS管的柵極Pg33連接Pd28,漏極Pd33連接第三十二 NMOS管的漏極Nd32并作為從鎖存器的輸出端sir,源極Ps33連接Pd32 ;第三十四PMOS管的柵極Pg34連接SN02,漏極Pd34連接Pd33并連接輸出端sir,源極Ps34連接電源VDD ;第三十五PMOS管的柵極Pg35連接Pd33,漏極Pd35連接第三十六PMOS管的源極Ps36,源極Ps35連接電源VDD ;第三十六PMOS管的柵極Pg36連接Cl,漏極Pd36連接第三十五NMOS管的漏極Nd35和第三十PMOS管柵極Pg30,源極Ps36連接Pd35 ;第三十七PMOS管的柵極Pg37連接Pd30,漏極Pd37連接第三十八PMOS管的源極Ps38,源極Ps37連接電源VDD ;第三十八PMOS管的柵極Pg38連接c2,漏極Pd38連接第三十七NMOS管的漏極Nd37和第三十三PMOS管柵極Pg33,源極Ps38連接Pd37 ;第二十五NMOS管的柵極Ng25連接Cl,漏極Nd25連接Pd26,源極Ns25連接第二十六NMOS管的漏極Nd26 ;第二十六NMOS管的柵極Ng26連接ml,漏極Nd26連接Ns25,源極Ns26接地VSS ;第二十七NMOS管的柵極Ng27連接c2,漏極Nd27連接Pd28,源極Ns27連接第二十八NMOS管的漏極Nd28 ;第二十八NMOS管的柵極Ng28連接mlr,漏極Nd28連接Ns27,源極Ns28接地VSS ;第二十九NMOS管的柵極Ng29連接Pd28,漏極Nd29連接Pd30,源極Ns29連接第SiNMOS管的漏極Nd31 ;第三十NMOS管的柵極Ng30連接_RN2_,漏極Nd30連接Pd30,源極Ns30連接Nd31 ;第三十一 NMOS管的柵極Pg31連接SN02,漏極Nd31連接Ns29,源極Ns31接地VSS ;第三十二 NMOS管的柵極Ng32連接Pd26,漏極Nd32連接Pd33,源極Ns32連接第三十四NMOS管的漏極Nd34 ;第三`十三NMOS管的柵極Ng33連接_RN1_,漏極Nd33連接Pd33,源極Ns33連接Nd34 ;第三十四NMOS管的柵極Ng34連接SNOl,漏極Nd34連接Ns32,源極Ns32接地VSS ;第三十五NMOS管的柵極Ng35連接cnl,漏極Nd35連接Pd34,源極Ns35連接第三十六NMOS管的漏極Nd36 ;第三十六NMOS管的柵極Ng36連接Pd30,漏極Nd36連接Ns35,源極Ns36接地VSS ;第三十七NMOS管的柵極Ng37連接cn2,漏極Nd37連接Pd38,源極Ns37連接第三十八NMOS管的漏極Nd38 ;第三十八NMOS管的柵極Ng38連接Pd33,漏極Nd38連接Ns37,源極Ns38接地VSS。
[0047]如圖10所示,輸出緩沖電路有兩個輸入端和一個輸出端,輸入端連接Si和sir,輸出端為Q。輸出緩沖電路由兩個PMOS管和兩個NMOS管組成,輸出緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS。第六十九PMOS管的柵極Pg69連接sir,漏極Pd69連接第七十一 NMOS管的漏極Nd71,源極Ps69連接電源VDD ;第七十PMOS管的柵極Pg70連接第六十九PMOS管的漏極Pd69,漏極Pd70連接第七十二 NMOS管的漏極Nd72,并作為反相器電路的輸出Q,源極Ps70連接電源VDD ;第七十一 NMOS管的柵極Ng71連接Si,漏極Nd71連接第六十九PMOS管的漏極Pd69 ;第七十二 NMOS管的柵極Ng72連接第七十一 NMOS管的漏極Nd71,漏極Nd72連接第七十PMOS管的漏極Pd70,源極Ns72連接VSS。
[0048]北京原子能研究院H-13串列加速器可以產(chǎn)生LET值分別為2.88MeV.cm2/mg、8.62MeV.cm2/mg> 12.6MeV.cm2/mg和17.0MeV.cm2/mg的四種地面重離子福照測試環(huán)境。將處于正常工作狀態(tài)的傳統(tǒng)未加固的可置位和復位D觸發(fā)器、傳統(tǒng)雙模冗余加固的可置位和復位D觸發(fā)器、時間采樣加固的可置位和復位D觸發(fā)器、申請?zhí)枮?01110322677.3的中國專利提出的抗單粒子翻轉(zhuǎn)的可置位和復位D觸發(fā)器、申請?zhí)枮?01110323908.2的中國專利提出的一種抗單粒子翻轉(zhuǎn)的可置位和復位D觸發(fā)器和本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器分別連接相同的1000級反向器鏈的輸出端并以40MHz的時鐘頻率工作,1000級反向器鏈的輸入端連接低電平。將上述電路置于北京原子能研究院H-13串列加速器產(chǎn)生的 LET 值分別為 2.88MeV.cm2/mg、8.62MeV.cm2/mg、12.6MeV.cm2/mg 和
21.3MeV -cmVmg的地面重離子輻照測試環(huán)境中,統(tǒng)計各LET的重離子輻照過程中各可置位和復位D觸發(fā)器發(fā)生錯誤輸出的次數(shù)。每種LET的重離子輻照總注量為107ion/cm2。表1為使用北京原子能研究院H-13串列加速器進行的地面重粒子輻照測試得到的傳統(tǒng)未加固的可置位和復位D觸發(fā)器、傳統(tǒng)雙模冗余加固的可置位和復位D觸發(fā)器、時間采樣加固的可置位和復位D觸發(fā)器、申請 號為201110322677.3的中國專利提出的抗單粒子翻轉(zhuǎn)的可置位和復位D觸發(fā)器、申請?zhí)枮?01110323908.2的中國專利提出的一種抗單粒子翻轉(zhuǎn)的可置位和復位D觸發(fā)器和本發(fā)明抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器在LET值分別為 2.88MeV.cm2/mg、8.62MeV.cm2/mg、12.6MeV.cm2/mg 和 21.3MeV.cm2/mg 的地面重離子輻照過程中發(fā)生錯誤輸出的次數(shù)。每種LET的重離子輻照總注量為107ion/cm2。從表1的統(tǒng)計可以看出,本發(fā)明的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)能力優(yōu)于傳統(tǒng)未加固的可置位和復位D觸發(fā)器、時間采樣加固的可置位和復位D觸發(fā)器、申請?zhí)枮?01110322677.3的中國專利提出的抗單粒子翻轉(zhuǎn)的可置位和復位D觸發(fā)器、申請?zhí)枮?01110323908.2的中國專利提出的一種抗單粒子翻轉(zhuǎn)的可置位和復位D觸發(fā)器和傳統(tǒng)雙模冗余加固的可置位和復位D觸發(fā)器,適合用于抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)加固集成電路的標準單元庫,應(yīng)用于航空、航天等領(lǐng)域。
[0049]表1
[0050]
【權(quán)利要求】
1.抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,包括時鐘電路、復位緩沖電路、主鎖存器、從鎖存器、輸出緩沖電路,其特征在于抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器還包括緩沖器電路、置位緩沖電路;主鎖存器和從鎖存器均為冗余加固的鎖存器;主鎖存器和從鎖存器前后串聯(lián),并均與時鐘電路、復位緩沖電路、置位緩沖電路連接;主鎖存器還與緩沖器電路相連,從鎖存器還與輸出緩沖電路相連;有四個輸入端和一個輸出端;四個輸入端分別是時鐘信號輸入端CK、數(shù)據(jù)信號輸入端D、置位信號輸入端SN和復位信號輸入端RN ;輸出端是Q。
2.如權(quán)利要求1所述的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,其特征在于所述時鐘電路有一個輸入端和四個輸出端,輸入端為CK,輸出端為cl、c2、cnl、cn2 ;時鐘電路由十二個PMOS和十四個NMOS組成,電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS ;第五十七PMOS管的柵極Pg57連接CK,漏極Pd57連接第五十七NMOS管的漏極Nd57,源極Ps57連接電源VDD ;第五十八PMOS管的柵極Pg58連接第五十七PMOS管的漏極Pd57,漏極Pd58連接第五十八NMOS管的漏極Nd58,源極Ps58連接電源VDD ;第五十九PMOS管的柵極Pg59連接第五十八PMOS管的漏極Pd58,漏極Pd59連接第五十九NMOS管的漏極Nd59,源極Ps59連接電源VDD ;第六十PMOS管的柵極Pg60連接第五十九PMOS管的漏極Pd59,漏極Pd60連接第六十NMOS管的漏極Nd60,源極Ps60連接電源VDD ;第六十一 PMOS管的柵極Pg61連接CK,漏極Pd61連接第六十二 PMOS管的源極Ps62,源極Ps61連接VDD ;第六十二 PMOS管的柵極Pg62連接第六十PMOS管的漏極Pd60,漏極Pd62連接第六十一 NMOS管的漏極Nd61,并作為時鐘電路的一個輸出端cnl,源極Ps62連接Pd61 ;第六十三PMOS管的柵極Pg63連接CK,漏極Pd63連接第六十四PMOS管的源極Ps64,源極Ps63連接VDD ;第六十四PMOS管的柵極Pg64連接第六十PMOS管的漏極Pd60,漏極Pd64連接第六十三NMOS管的漏極Nd63,并作為時鐘電路的一個輸出端cn2,源極Ps64連接Pd63 ;第六十五PMOS管的柵極Pg65作為時鐘電路的一個輸出端Cl,漏極Pd65連接第六十二PMOS管的漏極Pd62,源極Ps65連接VDD ;第六十六PMOS管的柵極Pg66連接第六十七NMOS管的柵極Ng67并作為時鐘電路的一個輸出端c2,漏極Pd66連接第六十七NMOS管的漏極Nd67并連接輸出端cn2,源極Ps66連接VDD ;第六十七PMOS管的柵極Pg67連接輸出端cnl,漏極Pd67連接輸出端Cl,源·極Ps67連接VDD ;第六十八PMOS管的柵極Pg68連接輸出端cn2,漏極Pd68連接輸出端c2,源極Ps68連接VDD ;第五十七NMOS管的柵極Ng57連接CK,漏極Nd57連接第五十七PMOS管的漏極Pd57 ;第五十八NMOS管的柵極Ng58連接第五十七NMOS管的漏極Nd57,漏極Nd58連接第五十八PMOS管的漏極Pd58,源極Ns58連接VSS ;第五十九NMOS管的柵極Ng59連接第五十八NMOS管的漏極Nd58,漏極Nd59連接第五十九PMOS管的漏極Pd59,源極Ns59連接VSS ;第六十NMOS管的柵極Ng60連接第五十九NMOS管的漏極Nd59,漏極Nd60連接第六十PMOS管的漏極Pd60,源極Ns60連接VSS ;第六十一 NMOS管的柵極Ng61連接第六十NMOS管的漏極Nd60,源極Ns61連接第六十二 NMOS管的漏極Nd62,漏極Nd61連接cnl ;第六十二 NMOS管的柵極Ng62連接CK,漏極Nd62連接第六十一 NMOS管的源極Ns61,源極Ns62連接VSS ;第六十三NMOS管的柵極Ng63連接第六十NMOS管的漏極Nd60,源極Ns63連接第六十四NMOS管的漏極Nd64,漏極連接cn2 ;第六十四NMOS管的柵極Ng64連接CK,漏極Nd64連接第六十三NMOS管的源極Ns63,源極Ns64連接VSS ?’第六十五NMOS管的柵極Ng65連接輸出端cl,漏極Nd65連接輸出端cnl,源極Ns65連接第六十六NMOS管的漏極Nd66 ;第六十六NMOS管的柵極Ng66連接輸出端cl,漏極Nd66連接第六十五NMOS管源極Ns65,源極Ns66連接VSS ;第六十七NMOS管的柵極Ng67連接輸出端c2,漏極Nd67連接輸出端cn2,源極Ns67連接第六十八NMOS管漏極Nd68 ;第六十八NMOS管的柵極Ng68連接輸出端c2,漏極Nd68連接第六十七NMOS管源極Ns67,源極Ns68連接VSS ;第六十九NMOS管的柵極Ng69連接I輸出端cnl,漏極Nd69連接輸出端cl,源極Ns69連接VSS ;第七十NMOS管的柵極Ng70連接輸出端cn2,漏極Nd70連接輸出端c2,源極Ns70連接VSS。
3.如權(quán)利要求1所述的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,其特征在于所述緩沖器電路有一個輸入端和一個輸出端,輸入端為D,輸出端為Dl ;緩沖電路由八個PMOS管和八個NMOS管組成,緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS ;第一 PMOS管的柵極Pgl連接輸入D并和第一 NMOS管的柵極Ngl連接,漏極Pdl連接第一 NMOS管的漏極Ngl,源極Psl連接VDD ;第二 PMOS管的柵極Pg2連接第一PMOS管的漏極Pdl,漏極Pd2連接第二 NMOS管的漏極Nd2,源極Ps2連接VDD ;第三PMOS管的柵極Pg3連接第二 PMOS管的漏極Pd2,漏極Pd3連接第三NMOS管的漏極Nd3,源極Ps3連接VDD ;第四PMOS管的柵極Pg4連接第三PMOS管的漏極Pd3,漏極Pd4連接第四NMOS管的漏極Nd4,源極Ps4連接VDD ;第五PMOS管的柵極Pg5連接第四PMOS管的漏極Pd4,漏極Pd5連接第五NMOS管的漏極Nd5,源極Ps5連接VDD ;第六PMOS管的柵極Pg6連接第五PMOS管的漏極Pd5,漏極Pd6連接第六NMOS管的漏極Nd6,源極Ps6連接VDD ;第七PMOS管的柵極Pg7連接第六PMOS管的漏極Pd6,漏極Pd7連接第七NMOS管的漏極Nd7,源極Ps7連接VDD ;第八PMOS管的柵極Pg8連接第七PMOS管的漏極Pd7,漏極Pd8連接第八NMOS管的漏極Nd8并作為緩沖器的輸出D1,源極Ps8連接VDD ;第一 NMOS管的柵極Ngl連接Pgl,漏極Ndl連接Pdl,源極Nsl連接VSS;第二 NMOS管的柵極Ng2連接第一 NMOS管的漏極Ndl,漏極Nd2連接Pd2,源極Ns2連接VSS ;第三NMOS管的柵極Ng3連接第二 NMOS管的漏極Nd2,漏極Nd3連接Pd3,源極Ns3連接VSS ;第四NMOS管的柵極Ng4連接第三NMOS管的漏極Nd3,漏極Nd4連接Pd4,源極Ns4連接VSS ;第五NMOS管的柵極Ng5連接第四NMOS管的漏極Nd4,漏極Nd5連接Pd5,源極Ns5連接VSS ;第六NMOS管的柵極Ng6連接第五NMOS管的漏極Nd5,漏極Nd6連接Pd6,源極Ns6連接VSS ;第七NMOS管的柵極Ng7連接第六NMOS管的漏極Nd6,漏極Nd7連接Pd7,源極Ns7連接VSS ;第八NMOS管的柵極Ng8連接第七NMOS管的漏極Nd7,漏極Nd8連接Pd8,源極Ns8連接VSS。
4.如權(quán)利要求1所述的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,其特征在于所述復位緩沖電路有一個輸入端和兩個輸出端,輸入端為RN,輸出端是_RN1_, _RN2_ ;復位緩沖電路由8個NMOS管和8個PMOS管組成,復位緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS ;第四十九PMOS管的柵極Pg49連接RN,漏極Pd49連接第四十九NMOS管的漏極Nd49,源極Ps49連接電源VDD ;第五十PMOS管的柵極Pg50連接第四十九PMOS管的漏極Pd49,漏極Pd50連接第五十NMOS管的漏極Nd50,源極Ps50連接電源VDD ;第五十一 PMOS管的柵極Pg51連接第五十PMOS管的漏極Pd50,漏極Pd51連接第五十一 NMOS管的漏極 Nd51,源極Ps51連接電源VDD ;第五十二 PMOS管的柵極Pg52連接第五十一 PMOS管的漏極Pd51,漏極Pd52連接第五十二 NMOS管的漏極Nd52,源極Ps52連接電源VDD ;第五十三PMOS管的柵極Pg53連接RN,漏極Pd53連接第五十四PMOS管的源極Ps54,源極Ps53連接VDD ;第五十四PMOS管的柵極Pg54連接第五十二 PMOS管的漏極Pd52,漏極Pd54連接第五十三NMOS管的漏極Nd53,并作為復位緩沖電路的一個輸出端_RN1_ ;第五十五PMOS管的柵極Pg55連接RN,漏極Pd55連接第五十六PMOS管的源極Ps56,源極Ps55連接VDD ;第五十六PMOS管的柵極Pg56連接第五十二 PMOS管的漏極Pd52,漏極Pd56連接第五十五NMOS管的漏極Nd55,并作為復位緩沖電路的一個輸出端_RN2_,源極Ps56連接Pd55 ;第四十九NMOS管的柵極Ng49連接RN,漏極Nd49連接第四十九PMOS管的漏極Pd49,源極Ns49連接VSS ;第五十NMOS管的柵極Ng50連接第四十九NMOS管的漏極Nd49,漏極Nd50連接第五十PMOS管的漏極Pd50,源極Ns50連接VSS ;第五十一 NMOS管的柵極Ng51連接第五十NMOS管的漏極Nd50,漏極Nd51連接第五十一 PMOS管的漏極Pd51,源極Ns51連接VSS ;第五十二 NMOS管的柵極Ng52連接第五十一 NMOS管的漏極Nd51,漏極Nd52連接第五十二 PMOS管的漏極Pd52,源極Ns52連接VSS ;第五十三NMOS管的柵極Ng53連接第五十二 NMOS管的漏極Nd52,源極Ns53連接第五十四NMOS管的漏極Nd54,漏極Nd53連接_RN1_ ;第五十四NMOS管的柵極Ng54連接RN,漏極Nd54連接第五十三NMOS管的源極Nd53,源極Ns54連接VSS ;第五十五NMOS管的柵極Ng55連接第五十二 NMOS管的漏極Nd52,源極Ns55連接第五十六NMOS管的漏極Nd56,漏極Nd55連接_RN2_ ;第五十六NMOS管的柵極Ng56連接RN,漏極Nd56連接第五十五NMOS管的源極Nd55,源極Ns56連接VSS。
5.如權(quán)利要求1所述的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,其特征在于所述置位緩沖電路一個輸入端和兩個輸出端,輸入端為SN,輸出端是SNOl, SN02 ;置位緩沖電路由10個NMOS管和10個PMOS管組成,置位緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS ;第三十九PMOS管的柵極Pg39連接SN,漏極Pd39連接第三十九NMOS管的漏極Nd39,源極Ps39連接電源VDD ;第四十PMOS管的柵極Pg40連接第三十九PMOS管的漏極Pd39,漏極Pd40連接第四十NMOS管的漏極Nd40,源極Ps40連接電源VDD ;第四十一 PMOS管的柵極Pg41連接第四十PMOS管的漏極Pd40,漏極Pd41連接第四十一 NMOS管的漏極Nd41,源極Ps41連接電源VDD ;第四十二 PMOS管的柵極Pg42連接第四十一 PMOS管的漏極Pd41,漏極Pd42連接第四十二 NMOS管的漏極Nd42,源極Ps42連接電源VDD ;第四十三PMOS管的柵極Pg43連接SN,漏極Pd43連接第四十四PMOS管的源極Ps44,源極Ps43連接VDD ;第四十四PMOS管的柵極Pg44連接第四十二 PMOS管的漏極Pd42,漏極Pd44連接第四十三NMOS管的漏極Nd43 ;第四十五PMOS管的柵極Pg45連接SN,漏極Pd45連接第四十六PMOS管的源極Ps46,源極Ps45連接VDD ;第四十六PMOS管的柵極Pg46連接第四十二 PMOS管的漏極Pd42,漏極Pd46連接第四十五NMOS管的漏極Nd45 ;第四十七PMOS管的柵極Pg47連接第四十四PMOS管的漏極Pd44,漏極Pd47連接第四十七NMOS管的漏極Nd47,并作為置位緩沖電路的一個輸出SN01,源極Ps47連接VDD ;第四十八PMOS管柵極Pg48連接第四十六PMOS管的漏極Pd46,漏極Pd48連接第四十八NMOS管的漏極Nd48,并作為置位緩沖電路的一個輸出SN02,源極Ps48連接VDD ;第三十九NMOS管的柵極Ng39連接SN,漏極Nd39連接第三十九PMOS管的漏極Pd39,源極Ns39連接VSS ;第四十NMOS管的柵極Ng40連接第三十九NMOS管的漏極Nd39,漏極Nd40連接第四十PMOS管的漏極Pd40,源極Ns40連接VSS ;第四十一 NMOS管的柵極Ng41連接第四十NMOS管的漏極Nd40,漏極Nd41連接第四十一 PMOS管的漏極Pd41,源極Ns41連接VSS ;第四十二 NMOS管的柵極Ng42連接第四十一 NMOS管的漏極Nd41,漏極Nd 42連接第四十二 PMOS管的漏極Pd42,源極Ns42連接VSS ;第四十三NMOS管的柵極Ng43連接第四十二 NMOS管的漏極Nd42,源極Ns43連接第四十四NMOS管的漏極Nd44,漏極Nd43連接第四十四PMOS管的漏極Pd44 ;第四十四NMOS管的柵極Ng44連接SN,漏極Nd44連接第四十三NMOS管的源極Nd43,源極Ns44連接VSS ;第四十五NMOS管的柵極Ng45連接第四十二 NMOS管的漏極Nd42,源極Ns45連接第四十六NMOS管的漏極Nd46,漏極Nd45連接第四十六PMOS管的漏極Pd46 ;第四十六NMOS管的柵極Ng46連接SN,漏極Nd46連接第四十五NMOS管的源極Nd45,源極Ns46連接VSS ;第四十七NMOS管的柵極Ng47連接第四十四PMOS管的漏極Pd44,漏極Nd47連接第四十七PMOS管的漏極Pd47,源極Ns47連接VSS ;第四十八NMOS管柵極Ng48連接第四十六PMOS管的漏極Pd46,漏極Nd48連接第四十八PMOS管的漏極Pd48,源極Ns48連接VSS。
6.如權(quán)利要求1所述的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,其特征在于所述主鎖存器有十個輸入端和兩個輸出端,輸入端與D, Dl, cl, c2, cnl, cn2, _RN1_, _RN2_, SNOI, SN02相連;輸出端是ml,mlr ;主鎖存器由十六個PMOS和十六個NMOS組成,主鎖存器中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS ;第九PMOS的柵極Pg9連接D,漏極Pd9連接第十PMOS的源極PslO,源極Ps9連接VDD ;第十PMOS的柵極PglO連接D1,源極PslO連接第九PMOS管的漏極Pd9,漏極PdlO連接第十一 PMOS管的源極Psll ;第^^一 PMOS管的柵極Pgll連接Cl,源極Psll連接第十PMOS管的漏極PdlO,漏極Pdll連接第九NMOS漏極Nd9 ;第十二 PMOS的柵極Pgl2連接D,漏極連接第十三PMOS的源極Psl3,源極Psl2連接VDD ;第十三PMOS的柵極Pgl3連接D1,源極Psl3連接第十二 PMOS管的漏極Pdl2,漏極Pdl3連接第十四PMOS管的源極Psl4 ;第十四PMOS管的柵極Pgl4連接c2,源極Psl4連接第十三PMOS管的漏極Pdl3,漏極Pdl4連接第十二 NMOS漏極Ndl2 ;第十五PMOS管的柵極Pgl5連接_RN1_,漏極Pdl5連接第十六PMOS管的源極Psl6,源極Psl5連接電源VDD ;第十六PMOS管的柵極Pgl6連接PdlI,漏極Pdl6連接第十五NMOS管的漏極Ndl5并作為主鎖存器的輸出ml,源極Psl6連接Pdl5 ;第十七PMOS管的柵極Pgl7連接SNOl,漏極Pdl7連接Pdl6,源極Psl7連接電源VDD ;第十八PMOS管的柵極Pgl8連接_RN2_,漏極Pdl8連接第十·九PMOS管的源極Psl9,源極Psl8連接電源VDD ;第十九PMOS管的柵極Pgl9連接Pdl4,漏極Pdl9連接第十八NMOS管的漏極Ndl8,源極Psl9連接Pdl8 ;第二十PMOS管的柵極Pg20連接SN02,漏極Pd20連接Pdl9并作為主鎖存器的輸出mlr,源極Ps20連接電源VDD ;第二十一 PMOS管的柵極Pg21連接Pdl9,漏極Pd21連接第二十二PMOS管的源極Ps22,源極Ps21連接電源VDD ;第二十二 PMOS管的柵極Pg22連接cnl,漏極Pd22連接第二十一 NMOS管的漏極Nd21和第十六PMOS管柵極Pgl6,源極Ps22連接Pd21 ;第二十三PMOS管的柵極Pg23連接Pdl6,漏極Pd23連接第二十四PMOS管的源極Ps24,源極Ps23連接電源VDD;第二十四PMOS管的柵極Pg24連接cn2,漏極Pd24連接第二十三NMOS管的漏極Nd23和第十九PMOS管柵極Pgl9,源極Ps24連接Pd23 ;第九NMOS管的柵極Ng9連接cnl,源極Ns9連接第十NMOS管的漏極NdlO,漏極Nd9連接第十一 PMOS管的漏極Pdll ;第十NMOS管的柵極NglO連接D1,漏極NdlO連接第九NMOS管的源極Ns9,源極NslO連接Ndll ;第^^一 NMOS管的柵極Ngll連接輸入D,漏極Ndll連接NslO,源極Nsll連接VSS ;第十二 NMOS管的柵極Ngl2連接cn2,源極Nsl2連接第十三NMOS管的漏極Ndl3,漏極Ndl2連接第十四PMOS管的漏極Pdl4 ;第十三NMOS管的柵極Ngl3連接D1,漏極Ndl3連接第十二 NMOS管的源極Nsl2,源極Nsl3連接Ndl4 ;第十四NMOS管的柵極Ngl4連接輸入D,漏極Ndl4連接Nsl3,源極Nsl I連接VSS ;第十五NMOS管的柵極Ngl5連接Pdl4,漏極Ndl5連接Pdl6,源極Nsl5連接第十七NMOS管的漏極Ndl7 ;第十六NMOS管的柵極Ngl6連接_RN2_,漏極Ndl6連接Pdl6,源極Nsl6連接Ndl7 ;第十七NMOS管的柵極Ngl7連接SN02,漏極Ndl7連接Nsl5,源極Nsl7接地VSS ;第十八NMOS管的柵極Ngl8連接PdlI,漏極Ndl8連接Pdl9,源極Nsl8連接第二十NMOS管的漏極Nd20 ;第十九NMOS管的柵極Ngl9連接_RN1_,漏極Ndl9連接Pdl9,源極Ns 19連接Nd20 ;第二十NMOS管的柵極Ng20連接SNOldJi極Nd20連接Ns 18,源極Ns20接地VSS ;第二十一 NMOS管的柵極Ng21連接cl,漏極Nd21連接Pd22,源極Ns21連接第二十二 NMOS管的漏極Nd22 ;第二十二 NMOS管的柵極Ng22連接Pdl6,漏極Nd22連接Ns21,源極Ns22接地VSS ;第二十三NMOS管的柵極Ng23連接c2,漏極Nd23連接Pd24,源極Ns23連接第二十四NMOS管的漏極Nd24 ;第二十四NMOS管的柵極Ng24連接Pdl9,漏極Nd24連接Ns23,源極Ns24接地VSS。
7.如權(quán)利要求1所述的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,其特征在于所述從鎖存器有十個輸入端和兩個輸出端,輸入端與cl, c2, cnl, cn2, ml, mlr, _RN1_,_RN2_, SNOI, SN02,相連;輸出端是sl,sir ;從鎖存器由十四個PMOS管和十四個NMOS管組成,從鎖存器中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS ;第二十五PMOS管的柵極Pg25連接mlr,漏極Pd25連接第二十六PMOS管的源極Ps26,源極Ps25連接電源VDD ;第二十六PMOS管的柵極Pg26連接cnl,漏極Pd26連接第二十五NMOS管的漏極Nd25,源極連接Pd25 ;第二十七PMOS管的柵極Pg27連接ml,漏極Pd27連接第二十八PMOS管的源極Ps28,源極Ps27連接電源VDD ;第二十八PMOS管的柵極Pg28連接cn2,漏極Pd28連接第二十七NMOS管的漏極Nd27,源極連接Pd27 ;第二十九PMOS管的柵極Pg29連接_RN1_,漏極Pd29連接第三十PMOS管的源極Ps30,源極Ps29連接電源VDD ;第三十PMOS管的柵極Pg30連接Pd26,漏極Pd30連接第二十九NMOS管的漏極Nd29并作為從鎖存器的輸出Si,源極Ps30連接Pd29 ;第三十一 PMOS管的柵極Pg31連接SN01,漏極Pd31連接Pd30,源極Ps31連接電源VDD ;第三十二 PMOS管的柵極Pg32連接_RN2_,漏極Pd32連接第三十三PMOS管的源極Ps33,源極Ps32連接電源VDD ;第三十三PMOS管的柵極Pg33連接Pd28,漏極Pd33連接第三十二 NMOS管的漏極Nd32并作為從鎖存器的輸出端sir,源極Ps33連接Pd32 ;第三十四PMOS管的柵極Pg34連接SN02,漏極Pd34連接Pd33并連接輸出端sir,源極Ps34連接電源VDD ;第三十`五PMOS管的柵極Pg35連接Pd33,漏極Pd35連接第三十六PMOS管的源極Ps36,源極Ps35連接電源VDD ;第三十六PMOS管的柵極Pg36連接Cl,漏極Pd36連接第三十五NMOS管的漏極Nd35和第三十PMOS管柵極Pg30,源極Ps36連接Pd35 ;第三十七PMOS管的柵極Pg37連接Pd30,漏極Pd37連接第三十八PMOS管的源極Ps38,源極Ps37連接電源VDD ;第三十八PMOS管的柵極Pg38連接c2,漏極Pd38連接第三十七NMOS管的漏極Nd37和第三十三PMOS管柵極Pg33,源極Ps38連接Pd37 ;第二十五NMOS管的柵極Ng25連接Cl,漏極Nd25連接Pd26,源極Ns25連接第二十六NMOS管的漏極Nd26 ;第二十六NMOS管的柵極Ng26連接ml,漏極Nd26連接Ns25,源極Ns26接地VSS ;第二十七NMOS管的柵極Ng27連接c2,漏極Nd27連接Pd28,源極Ns27連接第二十八NMOS管的漏極Nd28 ;第二十八NMOS管的柵極Ng28連接mlr,漏極Nd28連接Ns27,源極Ns28接地VSS ;第二十九NMOS管的柵極Ng29連接Pd28,漏極Nd29連接Pd30,源極Ns29連接第SiNMOS管的漏極Nd31 ;第三十NMOS管的柵極Ng30連接_RN2_,漏極Nd30連接Pd30,源極Ns30連接Nd31 ;第三十一 NMOS管的柵極Pg31連接SN02,漏極Nd31連接Ns29,源極Ns31接地VSS ;第三十二 NMOS管的柵極Ng32連接Pd26,漏極Nd32連接Pd33,源極Ns32連接第三十四NMOS管的漏極Nd34 ;第三十三NMOS管的柵極Ng33連接_RN1_,漏極Nd33連接Pd33,源極Ns33連接Nd34 ;第三十四NMOS管的柵極Ng34連接SNOl,漏極Nd34連接Ns32,源極Ns32接地VSS ;第三十五NMOS管的柵極Ng35連接cnl,漏極Nd35連接Pd34,源極Ns35連接第三十六NMOS管的漏極Nd36 ;第三十六NMOS管的柵極Ng36連接Pd30,漏極Nd36連接Ns35,源極Ns36接地VSS ;第三十七NMOS管的柵極Ng37連接cn2,漏極Nd37連接Pd38,源極Ns37連接第三十八NMOS管的漏極Nd38 ;第三十八NMOS管的柵極Ng38連接Pd33,漏極Nd38連接Ns37,源極Ns38接地VSS。
8.如權(quán)利要求1所述的抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的可置位和復位D觸發(fā)器,其特征在于所述輸出緩沖電路有兩個輸入端和一個輸出端,輸入端連接sl和sir,輸出端為Q ;輸出緩沖電路由兩個PMOS管和兩個NMOS管組成,輸出緩沖電路中所有PMOS管的襯底連接電源VDD,所有NMOS管的襯底接地VSS ;第六十九PMOS管的柵極Pg69連接sir,漏極Pd69連接第七十一 NMOS管的漏極Nd71,源極Ps69連接電源VDD ;第七十PMOS管的柵極Pg70連接第六十九PMOS管的漏極 Pd69,漏極Pd70連接第七十二 NMOS管的漏極Nd72,并作為反相器電路的輸出Q,源極Ps70連接電源VDD ;第七十一 NMOS管的柵極Ng71連接sl,漏極Nd71連接第六十九PMOS管的漏極Pd69 ;第七十二 NMOS管的柵極Ng72連接第七十一 NMOS管的漏極Nd71,漏極Nd72連接第七十PMOS管的漏極Pd70,源極Ns72連接VSS。
【文檔編號】H03K3/3562GK103825584SQ201310674406
【公開日】2014年5月28日 申請日期:2013年12月11日 優(yōu)先權(quán)日:2013年12月11日
【發(fā)明者】池雅慶, 姚龍, 邱明新, 梁斌, 郭陽, 陳書明, 胡春媚, 劉宗林, 陳建軍, 孫永節(jié), 李振濤 申請人:中國人民解放軍國防科學技術(shù)大學