欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

循環(huán)時間數(shù)字轉(zhuǎn)換器的制造方法

文檔序號:7542707閱讀:365來源:國知局
循環(huán)時間數(shù)字轉(zhuǎn)換器的制造方法
【專利摘要】本發(fā)明涉及微電子學(xué)的模擬集成電路設(shè)計領(lǐng)域,為進一步增加傳統(tǒng)TDC的輸入范圍,使TDC在較大輸入范圍下仍能保持線性特性以及降低設(shè)計匹配要求,提出一種循環(huán)時間數(shù)字轉(zhuǎn)換器(Cyclic?TDC)。為達到上述目的,本發(fā)明采用的技術(shù)方案是,循環(huán)時間數(shù)字轉(zhuǎn)換器,輸入的兩個時間信號差值經(jīng)過子TDC轉(zhuǎn)換對應(yīng)的數(shù)字碼,子TDC轉(zhuǎn)換得到的時間余量再由時間乘2放大器進行放大,放大后的時間余量再由多路選擇器再次進入子TDC進行量化,此循環(huán)轉(zhuǎn)換過程進行到需要的精度;轉(zhuǎn)換完的數(shù)字碼通過讀出電路進行錯位相加,得到的最后數(shù)字碼由讀出電路輸出,從而完成時間信號到數(shù)字碼的轉(zhuǎn)換。本發(fā)明主要應(yīng)用于模擬集成電路設(shè)計。
【專利說明】循環(huán)時間數(shù)字轉(zhuǎn)換器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及微電子學(xué)的模擬集成電路設(shè)計領(lǐng)域,特別涉及一種循環(huán)時間數(shù)字轉(zhuǎn)換器(Cyclic TDC)o
技術(shù)背景
[0002]時間數(shù)字轉(zhuǎn)換器(Time to digital convertor, TDC)廣泛應(yīng)用在很多應(yīng)用中,例如數(shù)字/模擬鎖相環(huán)中的相位和頻率檢測。在最近的研究中,TDC被應(yīng)用在基于時間域的ADC中,來實現(xiàn)時間量到數(shù)字量得轉(zhuǎn)換?,F(xiàn)有的TDC類型包括計數(shù)器結(jié)構(gòu)、延遲線結(jié)構(gòu)、時間縮減結(jié)構(gòu)和Vernier結(jié)構(gòu)等。
[0003]上述技術(shù)至少存在以下缺點和不足:
[0004]傳統(tǒng)提出的時間數(shù)字轉(zhuǎn)換器的輸入范圍都只有幾十到幾百皮秒,因為只有在這個范圍內(nèi)才能保證TDC結(jié)構(gòu)的線性轉(zhuǎn)換輸出。除此之外,延遲線的或時間縮減結(jié)構(gòu)的TDC需要大量的延遲單元,這不僅會消耗過多的芯片面積,而且對于延遲單元間的匹配有較高要求,器件間的不匹配會導(dǎo)致轉(zhuǎn)換特性的惡化。

【發(fā)明內(nèi)容】

[0005]為克服現(xiàn)有技術(shù)的不足,本發(fā)明旨在進一步增加傳統(tǒng)TDC的輸入范圍,使TDC在較大輸入范圍下仍能保持線性特性以及降低設(shè)計匹配要求,提出一種循環(huán)時間數(shù)字轉(zhuǎn)換器(Cyclic TDC)。為達到上述目的,本發(fā)明采用的技術(shù)方案是,循環(huán)時間數(shù)字轉(zhuǎn)換器,輸入的兩個時間信號差值經(jīng)過子TDC轉(zhuǎn)換對應(yīng)的數(shù)字碼,子TDC轉(zhuǎn)換得到的時間余量再由時間乘2放大器進行放大,放大后的時間余量再由多路選擇器再次進入子TDC進行量化,此循環(huán)轉(zhuǎn)換過程進行到需要的精度;轉(zhuǎn)換完的數(shù)字碼通過讀出電路進行錯位相加,得到的最后數(shù)字碼由讀出電路輸出,從而完成時間信號到數(shù)字碼的轉(zhuǎn)換。
[0006]時間乘2放大器的電路結(jié)構(gòu):兩個時間信號分別輸入到兩個D觸發(fā)器的elk輸入端,D觸發(fā)器的D輸入端與高電平VDD相連,兩個D觸發(fā)器的Q輸出端分別和二輸入與非門的輸入端及二輸入異或門輸入端相連;二輸入與非門的輸出端連接兩個D觸發(fā)器的復(fù)位端RN; 二輸入異或門輸出端連接多路選擇器的控制端S,S連接第三個D觸發(fā)器的Clk輸入端,第三個D觸發(fā)器的D輸入端連接高電平VDD,電容復(fù)位的反向信號連接第三個D觸發(fā)器的復(fù)位端RN ;電流源Ia的流入端與多路選擇器的I端相連,電流源Ia流出端和高電平VDD相連;電流源Ib的流出端與多路選擇器的0端相連,電流源Ib流入端和低電平VSS相連;多路選擇器的輸出端和電容C的一端相連,電容C的另一端接參考電平VCM ;電容的復(fù)位開關(guān)和比較器的兩個輸入端分別跨接在電容C的兩端。
[0007]讀出電路結(jié)構(gòu)為:RSD_clk連接D觸發(fā)器鏈和半加器鏈的Clk時鐘輸入端,D觸發(fā)器鏈的輸入端接高電平VDD ;D觸發(fā)器鏈的輸出端信號和經(jīng)Delay和反相器后的信號做與運算,進而形成Reg_clk信號;Reg_clk信號經(jīng)反相器后形成rst復(fù)位信號;Reg_clk信號還作為REG寄存器的觸發(fā)信號;RSD_Rst和rst進行與運算后作為D觸發(fā)器鏈和半加器鏈的復(fù)位信號;C0C1分別連接在半加器鏈的第一個和第二個單元的輸入端;D0-D7連接REG寄存器的輸入端。
[0008]子TDC的構(gòu)成為:多路選擇器、D觸發(fā)器、延時單元、相位檢測器、子DTC即數(shù)字到時間轉(zhuǎn)換器、與門;TDC轉(zhuǎn)換結(jié)束信號、TDC全局復(fù)位信號分別連接第一個與門的輸入端,第一個與門的輸出端接第一個D觸發(fā)器的使能端,第一 TDC復(fù)位信號連第一個D觸發(fā)器的elk端,第一個D觸發(fā)器的Q端連接多路選擇器控制端,多路選擇器輸出端連接第二個D觸發(fā)器的elk端,第一 TDC復(fù)位信號連第二個D觸發(fā)器的使能端,第二個D觸發(fā)器的Q端經(jīng)串接的兩個延時單元連接到子DTC的T1+D端,第二個D觸發(fā)器的Q段連接到子DTC的T1端,第一相位檢測器Q端連接子DTC的CH端,第一相位檢測器elk端連接在串接的兩個延時單元中間,第一相位檢測器D端連接子DTC的T2端;第二個與門、第二 TDC復(fù)位信號、第三個D觸發(fā)器、第四個D觸發(fā)器、第二 TDC復(fù)位信號、串接的另外兩個延時單元、第二相位檢測器組成與第一個與門、第一 TDC復(fù)位信號、第一個D觸發(fā)器、第二個D觸發(fā)器、第一 TDC復(fù)位信號、串接的兩個延時單元、第一相位檢測器相對稱的結(jié)構(gòu)。
[0009]本發(fā)明具備下列技術(shù)效果:
[0010]本發(fā)明實施例提供了一種循環(huán)時間數(shù)字轉(zhuǎn)換器(Cyclic TDC)電路,與傳統(tǒng)TDC電路相比,采用了電容-比較器TDA的Cyclic TDC具有較大的輸入范圍,由于轉(zhuǎn)換級的循環(huán)使用,能獲得良好的線性度以及對設(shè)計要求低的特點,并且進一步降低了對器件間匹配度的要求。上述電路和具體的實現(xiàn)方法,實現(xiàn)了對輸入時間信號的數(shù)字轉(zhuǎn)換,滿足了實際應(yīng)用中的需要,可以作為時域ADC中TDC電路很好的替換選擇。
【專利附圖】

【附圖說明】
[0011]圖1是本發(fā)明提供的循環(huán)時間數(shù)字轉(zhuǎn)換器電路原理示意圖;
[0012]圖2是本發(fā)明提供的循環(huán)時間數(shù)字轉(zhuǎn)換器電路時序圖;
[0013]圖3是DTC電路示意圖;
[0014]圖4是本發(fā)明提供的時間乘2放大器電路原理示意圖;
[0015]圖5是本發(fā)明提供的時間乘2放大器電路時序圖;
[0016]圖6是本發(fā)明提供的讀出電路原理示意圖;
[0017]圖7是循環(huán)時間數(shù)字轉(zhuǎn)換器原理框圖。
[0018]附圖中,各標(biāo)號所代表的部件列表如下:
[0019]VDD:高電平;VSS:低電平;VCM:參考電壓;
[0020]Tinl:輸入時間信號I ;Tin2:輸入時間信號2 ; Toutl:輸出時間信號I ;
[0021]Ttjut2:輸出時間信號2 ; Resetl: TDC復(fù)位信號I ; Reset2: TDC復(fù)位信號2 ;
[0022]S:多路選擇器控制端;Ia:電流源a ;Ib:電流源b ;
[0023]Rst:電容復(fù)位開關(guān);PD:相位檢測器;Reg:寄存器;
[0024]MUX:多路選擇器;DTC:數(shù)字時間轉(zhuǎn)換器;RSD_T0P:讀出電路;
[0025]Tref:延時單元;Time Amp2X:時間乘2放大器;
[0026]C0C1:1.5bit轉(zhuǎn)換碼值;Read:轉(zhuǎn)換讀出信號;0utput〈7:0>:碼值輸出端;
[0027]Finish_Rst:TDC轉(zhuǎn)換結(jié)束信號; TDC_Rst: TDC全局復(fù)位信號;
[0028]RSD_clk:讀出電路時鐘信號; RSD_Rst:讀出電路復(fù)位信號;[0029]Reg_clk:寄存器時鐘信號;rst:單次轉(zhuǎn)換完成復(fù)位信號。
【具體實施方式】
[0030]為了增加傳統(tǒng)TDC的輸入范圍,在較大輸入范圍內(nèi)保持線性并且降低設(shè)計要求。本發(fā)明提供了一種循環(huán)時間數(shù)字轉(zhuǎn)換器電路,詳見下文描述:
[0031]參見圖1,循環(huán)時間數(shù)字轉(zhuǎn)換器實現(xiàn)電路框圖包括:多路選擇器、D觸發(fā)器、延時單元、相位檢測器、子DTC (數(shù)字到時間轉(zhuǎn)換器)、讀出電路、時間放大器、非門、與門等。
[0032]Cyclic TDC采用對稱結(jié)構(gòu),對稱結(jié)構(gòu)可以獲得類似于Cyclic ADC的算法并消除匹配誤差以獲得良好的線性度。多路選擇器選擇初始時間信號和余差信號。ro相位檢測器比較Inl和Inl經(jīng)過延時單元后的相位差。比較的結(jié)果作為DTC輸入進行進一步轉(zhuǎn)換。
[0033]DTC的原理電路圖參見圖3。Tinl (Tin2)與Tinl+0.5TE (Tin2+0.5TE)分別和多路選擇器的輸入端相連。CH (CL)控制多路選擇器的選擇端。CH和CL經(jīng)過非門、與門運算后輸出轉(zhuǎn)換碼值C0、C1。多路選擇器的輸出端經(jīng)過延時單元與邏輯單元后產(chǎn)生復(fù)位信號Resetl(Reset2)。多路選擇器的輸出端作于時間余量輸出端與時間乘2放大器的輸入端相連。
[0034]時間乘2放大器的電路結(jié)構(gòu)參見圖4,兩個時間信號分別輸入到兩個D觸發(fā)器的elk輸入端。D觸發(fā)器的D輸入端與高電平VDD相連,兩個D觸發(fā)器的Q輸出端分別和二輸入與非門的輸入端及二輸入異或門輸入端相 連。二輸入與非門的輸出端連接兩個D觸發(fā)器的復(fù)位端RN。二輸入異或門輸出端連接多路選擇器的控制端S,S連接第三個D觸發(fā)器的Clk輸入端,第三個D觸發(fā)器的D輸入端連接高電平VDD,電容復(fù)位的反向信號連接第三個D觸發(fā)器的復(fù)位端RN。電流源Ia的流入端與多路選擇器的I端相連,電流源Ia流出端和高電平VDD相連。電流源Ib的流出端與多路選擇器的0端相連,電流源Ib流入端和低電平VSS相連。多路選擇器的輸出端和電容C的一端相連,電容C的另一端接參考電平VCM。電容的復(fù)位開關(guān)和比較器的兩個輸入端分別跨接在電容C的兩端。
[0035]讀出電路原理圖參見圖6。RSD_clk連接D觸發(fā)器鏈和半加器鏈的Clk時鐘輸入端,D觸發(fā)器鏈的輸入端接高電平VDD。D觸發(fā)器鏈的輸出端信號和經(jīng)Delay和反相器后的信號做與運算,進而形成Reg_clk信號。Reg_clk信號經(jīng)反相器后形成rst復(fù)位信號。Reg_elk信號還作為REG寄存器的觸發(fā)信號。RSD_Rst和rst進行與運算后作為D觸發(fā)器鏈和半加器鏈的復(fù)位信號。COCl分別連接在半加器鏈的第一個和第二個單元的輸入端。D0-D7連接REG寄存器的輸入端。
[0036]循環(huán)時間數(shù)字轉(zhuǎn)化器電路的轉(zhuǎn)換原理類似于Cyclic ADC。轉(zhuǎn)換的原理框圖參見圖7,輸入的兩個時間信號差值經(jīng)過子TDC轉(zhuǎn)換對應(yīng)的數(shù)字碼,時間余量再由時間乘2放大器進行放大。放大后的時間余量再由多路選擇器再次進入子TDC進行量化,此循環(huán)轉(zhuǎn)換過程進行到需要的精度。轉(zhuǎn)換完的數(shù)字碼通過讀出電路進行錯位相加。得到的最后數(shù)字碼由讀出電路輸出,從而完成時間信號到數(shù)字碼的轉(zhuǎn)換。
[0037]為使本發(fā)明的目的、技術(shù)方案和優(yōu)點更加清楚,下面將結(jié)合附圖對本發(fā)明實施方式作進一步地詳細描述。
[0038]圖1顯示了 cyclic TDC的電路原理圖。圖2顯示了 cyclic TDC的時序圖。當(dāng)多路選擇器MUX被電路復(fù)位信號TDC_Rst復(fù)位之后,Tinl和Tin2將分別初始化Inl和In2。Tref是延時單元,將決定cyclic TDC的量化范圍。由傳輸特性可知,Tref為0.25TR。整個cyclic TDC的轉(zhuǎn)換范圍為土TR。相位檢測器I3D將會檢測信號變化的差值。檢測Inl+Tref和In2 (或者In2+Tref和Inl)的上升沿并決定DTC的輸出。DTC電路參見圖3,當(dāng)CH和CL都是高電平時,Tl和T2通過多路選擇器,其差值A(chǔ)T=T1-T2會進入時間差值放大器(Time Difference Amplifier, TDA)進行乘2放大;當(dāng)CH和CL不相同時,多路選擇器會選擇輸出AT+0.5TR (或AT-0.5TR),TDA對其值進行放大得到2 A T+TR (或2AT-TR)。DTC在完成時間差量的選擇后產(chǎn)生復(fù)位信號Rstl和Rst2。
[0039]DTC完成時間余量的輸出。TDA對時間余量放大后將新的時間差返回多路選擇器MUX的輸入端,進行新一輪的時間量化。轉(zhuǎn)換過程一直持續(xù)到Finish_Rst信號產(chǎn)生。所有的時序信號都是由初始的Tinl和Tin2時間量產(chǎn)生。
[0040]圖4顯示了提出的時間乘二放大器結(jié)構(gòu)。圖5顯示的是其對應(yīng)的時序圖。為簡化分析,忽略各級門延遲。如圖五所示,在h時刻,復(fù)位開關(guān)SKst斷開,完成采樣電容C的復(fù)位,電容電壓為VCM。在^時刻,S為高電平,多路選擇器將電流源Ia和電容C相連,電容C開始以電流固定Ia開始充電,充電過程持續(xù)到t2時刻,S變?yōu)榈碗娖?,此時得到電容C上的電壓Vs,由此得到:
【權(quán)利要求】
1.一種循環(huán)時間數(shù)字轉(zhuǎn)換器,其特征是,輸入的兩個時間信號差值經(jīng)過子TDC轉(zhuǎn)換對應(yīng)的數(shù)字碼,子TDC轉(zhuǎn)換得到的時間余量再由時間乘2放大器進行放大,放大后的時間余量再由多路選擇器再次進入子TDC進行量化,此循環(huán)轉(zhuǎn)換過程進行到需要的精度;轉(zhuǎn)換完的數(shù)字碼通過讀出電路進行錯位相加,得到的最后數(shù)字碼。
2.如權(quán)利要求1所述的循環(huán)時間數(shù)字轉(zhuǎn)換器,其特征是,時間乘2放大器的電路結(jié)構(gòu):兩個時間信號分別輸入到兩個D觸發(fā)器的elk輸入端,D觸發(fā)器的D輸入端與高電平VDD相連,兩個D觸發(fā)器的Q輸出端分別和二輸入與非門的輸入端及二輸入異或門輸入端相連;二輸入與非門的輸出端連接兩個D觸發(fā)器的復(fù)位端RN; 二輸入異或門輸出端連接多路選擇器的控制端S,S連接第三個D觸發(fā)器的Clk輸入端,第三個D觸發(fā)器的D輸入端連接高電平VDD,電容復(fù)位的反向信號連接第三個D觸發(fā)器的復(fù)位端RN ;電流源Ia的流入端與多路選擇器的I端相連,電流源Ia流出端和高電平VDD相連;電流源Ib的流出端與多路選擇器的O端相連,電流源Ib流入端和低電平VSS相連;多路選擇器的輸出端和電容C的一端相連,電容C的另一端接參考電平VCM ;電容的復(fù)位開關(guān)和比較器的兩個輸入端分別跨接在電容C的兩端。
3.如權(quán)利要求1所述的循環(huán)時間數(shù)字轉(zhuǎn)換器,其特征是,讀出電路結(jié)構(gòu)為:RSD_clk連接D觸發(fā)器鏈和半加器鏈的Clk時鐘輸入端,D觸發(fā)器鏈的輸入端接高電平VDD ;D觸發(fā)器鏈的輸出端信號和經(jīng)Delay和反相器后的信號做與運算,進而形成Reg_clk信號;Reg_clk信號經(jīng)反相器后形成rst復(fù)位信號;Reg_clk信號還作為REG寄存器的觸發(fā)信號;RSD_Rst和rst進行與運算后作為D觸發(fā)器鏈和半加器鏈的復(fù)位信號;C0C1分別連接在半加器鏈的第一個和第二個單元的輸入端;D0-D7連接REG寄存器的輸入端。
4.如權(quán)利要求1所述的循環(huán)時間數(shù)字轉(zhuǎn)換器,其特征是,子TDC的構(gòu)成為:多路選擇器、D觸發(fā)器、延時單元、相位檢測器、子DTC即數(shù)字到時間轉(zhuǎn)換器、與門;TDC轉(zhuǎn)換結(jié)束信號、TDC全局復(fù)位信號分別連接第一個與門的輸入端,第一個與門的輸出端接第一個D觸發(fā)器的使能端,第一 TDC復(fù)位信號連第一個D觸發(fā)器的elk端,第一個D觸發(fā)器的Q端連接多路選擇器控制端,多路選擇器輸出端連接第二個D觸發(fā)器的elk端,第一 TDC復(fù)位信號連第二個D觸發(fā)器的使能端,第二個D觸發(fā)器的Q端經(jīng)串接的兩個延時單元連接到子DTC的T1+D端,第二個D觸發(fā)器的Q段連接到子DTC的Tl端,第一相位檢測器Q端連接子DTC的CH端,第一相位檢測器elk端連接在串接的兩個延時單元中間,第一相位檢測器D端連接子DTC的T2端;第二個與門、第二 TDC復(fù)位信號、第三個D觸發(fā)器、第四個D觸發(fā)器、第二 TDC復(fù)位信號、串接的另外兩個延時單元、第二相位檢測器組成與第一個與門、第一 TDC復(fù)位信號、第一個D觸發(fā)器、第二個D觸發(fā)器、第一 TDC復(fù)位信號、串接的兩個延時單元、第一相位檢測器相對稱的結(jié)構(gòu)。
【文檔編號】H03M1/50GK103532559SQ201310500095
【公開日】2014年1月22日 申請日期:2013年10月22日 優(yōu)先權(quán)日:2013年10月22日
【發(fā)明者】徐江濤, 朱昆昆, 高靜, 史再峰, 姚素英 申請人:天津大學(xué)
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
巴马| 穆棱市| 巫山县| 东海县| 乌兰浩特市| 札达县| 纳雍县| 阜平县| 肥东县| 青龙| 都兰县| 潼关县| 交城县| 万全县| 聂荣县| 略阳县| 康定县| 突泉县| 扎兰屯市| 乐陵市| 甘德县| 沽源县| 清苑县| 讷河市| 方正县| 那坡县| 绥宁县| 大方县| 泌阳县| 苍南县| 建瓯市| 托里县| 江油市| 慈溪市| 治县。| 南木林县| 峨眉山市| 拉孜县| 道孚县| 汤阴县| 东宁县|