專利名稱:多通道時差脈沖信號產(chǎn)生系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及一種脈沖信號的實現(xiàn),尤其涉及一種可以真實產(chǎn)生多通道時差脈沖信號的系統(tǒng)。
背景技術(shù):
在多目標(biāo)、多批次動態(tài)電磁環(huán)境模擬器中,一般采用時差定時體制實現(xiàn)多通道的時差脈沖信號的產(chǎn)生,在具體實現(xiàn)中一般采用單個脈沖信號的產(chǎn)生,然后對該脈沖信號進行多路距離延遲來實現(xiàn)多通道的時差定時。具體的脈沖信號的實現(xiàn)方法是主控計算機事先根據(jù)情況設(shè)置解算出需產(chǎn)生的雷達脈沖串的全部時域、頻域和幅度特征,并以編碼脈沖描述字的方式存儲在計算機硬盤中;仿真試驗開始時,主控計算機將硬盤數(shù)據(jù)導(dǎo)入模擬器的主脈沖產(chǎn)生單元的SRAM中,然后自動從SRAM中順序讀取脈沖描述字,并不停循環(huán)播放。該種方法不具有實時性,也不能存儲超大容量的數(shù)據(jù),因此不能真實的產(chǎn)生雷達脈沖信號。
發(fā)明內(nèi)容本實用新型所要解決的技術(shù)問題在于,不具有實時性,存儲容量小,不能產(chǎn)生真實的雷達脈沖信號,因此提供一種多通道時差脈沖信號的產(chǎn)生系統(tǒng),可以真實的產(chǎn)生仿真試驗中的雷達脈沖信號。為了解決上述技術(shù)問題,本實用新型實施例提供了一種多通道時差脈沖信號的產(chǎn)生系統(tǒng),包括內(nèi)置硬盤的主控計算機和內(nèi)置主脈沖產(chǎn)生單元的SRAM存儲器的模擬器,所述主控計算機與所述模擬器電連接;所述多通道時差脈沖信號的產(chǎn)生系統(tǒng)還包括同步信號觸發(fā)模塊,設(shè)于所述主控計算機的輸入端,用于發(fā)出至少兩路同步信號來觸發(fā)所述主控計算機采用邊讀取邊下載的乒乓模式將所述硬盤內(nèi)存儲的數(shù)據(jù)分段導(dǎo)入所述SRAM存儲器中,從而使得所述SRAM存儲器同樣采用邊下載邊讀取的乒乓模式自動將存儲的數(shù)據(jù)按順序讀取脈沖描述字,并且譯碼后輸出脈沖信號和并行數(shù)據(jù)。對上述技術(shù)方案的改進,所述同步信號觸發(fā)模塊為四通道觸發(fā)模塊綜上所述,主控計算機可事先根據(jù)情況設(shè)置結(jié)算出全部時域、頻域和幅度特征的雷達脈沖串,并以脈沖描述字的方式存儲在硬盤內(nèi)。仿真試驗開始時,所述主控計算機在同步信號觸發(fā)模塊發(fā)出的觸發(fā)信號的作用下,開始采用邊讀取邊下載的乒乓模式將預(yù)先存儲在硬盤內(nèi)雷達脈沖串?dāng)?shù)據(jù)分段導(dǎo)入模擬器內(nèi)的主脈沖產(chǎn)生單元的SRAM存儲器內(nèi),所述模擬器同樣采用邊讀取邊下載得乒乓模式按順序讀取脈沖描述字,并且譯碼后輸出脈沖信號和并行數(shù)據(jù)。其中從所述同步信號觸發(fā)模塊發(fā)出的同步脈沖的周期設(shè)定為lms,即所有同步信號均以Ims為周期分隔進行傳輸。實施本實用新型實施例,具有如下有益效果:(I)具有實時性;(2)可以真實產(chǎn)生仿真試驗中的雷達脈沖信號。
圖1是本實用新型所述的多通道時差脈沖信號的產(chǎn)生系統(tǒng)在實施例中的結(jié)構(gòu)原理框圖。
具體實施方式
為使本實用新型的目的、技術(shù)方案和優(yōu)點更加清楚,下面將結(jié)合附圖對本實用新型作進一步地詳細描述。如圖1所示,本實用新型所述的多通道時差脈沖信號產(chǎn)生系統(tǒng),包括主控計算機
1、位于所述主控計算機I內(nèi)部的硬盤2、模擬器3、位于所述模擬器3內(nèi)部的主脈沖產(chǎn)生單元的SRAM存儲器4和設(shè)于所述主控計算機I的輸入端的同步信號觸發(fā)模塊5,所述主控計算機I與所述模擬器3電連接。所述主控計算機I可以根據(jù)實際情況預(yù)先設(shè)置解算出全部時域、頻域和幅度特征的雷達脈沖串,并且以編碼脈沖描述字的方式存儲于所述硬盤2內(nèi)。當(dāng)仿真試驗開始時,所述主控計算機I在所述同步信號觸發(fā)模塊5的觸發(fā)作用下,采用邊下載邊讀取的乒乓模式將所述硬盤2內(nèi)的數(shù)據(jù)分段導(dǎo)入所述模擬器3內(nèi)的SRAM存儲器4內(nèi),所述模擬器3同樣也采用邊讀取邊下載得乒乓模式自動從所述SRAM存儲器4內(nèi)按順序讀取脈沖描述字,并且譯碼后輸出脈沖信號和并行數(shù)據(jù)即可。由于所述主控計算機I采用邊下載邊讀取的乒乓模式,即下載和讀取的操作同時進行,從而對所述硬盤2的存儲容量要求并不是很高,但是可以做到同等容量硬盤的更大存儲使用空間;同樣,對于所述模擬器3 —樣,也是采用此種乒乓模式,也是的所述SRAM存儲器4的存儲容量相對于同等容量的存儲器來說具有更大的存儲使用空間,因為數(shù)據(jù)是流動式的讀取和下載的,即在下載得同時留出了空間,正好供讀取時需占用的空間。此過程中,如果所述同步信號觸發(fā)模塊5設(shè)置的是四通道觸發(fā)模塊,即發(fā)出的則是四路脈沖信號,以其中一路信號作為所述主控計算機I的中斷信號,同時也是其他三路的同步信號。此四路信號均以Ims周期分隔,由于軟件在分隔時會出現(xiàn)分隔脈寬或重頻周期的情況,則需要單獨處理數(shù)據(jù)周期中第一組和最后一組數(shù)據(jù),以保證整個脈沖串的連續(xù)。以上所揭露的僅為本實用新型一種較佳實施例而已,當(dāng)然不能以此來限定本實用新型之權(quán)利范圍,因此依本實用新型權(quán)利要求所作的等同變化,仍屬本實用新型所涵蓋的范圍。
權(quán)利要求1.一種多通道時差脈沖信號產(chǎn)生系統(tǒng),包括內(nèi)置硬盤(2)的主控計算機(I)和內(nèi)置主脈沖產(chǎn)生單元的SRAM存儲器(4 )的模擬器(3 ),所述主控計算機(I)與所述模擬器(3 )電連接,其特征在于,所述多通道時差脈沖信號的產(chǎn)生系統(tǒng)還包括: 同步信號觸發(fā)模塊(5),所述同步信號觸發(fā)模塊(5)設(shè)于所述主控計算機(I)的輸入端,用于發(fā)出至少兩路同步信號來觸發(fā)所述主控計算機(I)采用邊讀取邊下載的乒乓模式將所述硬盤(2)內(nèi)存儲的數(shù)據(jù)分段導(dǎo)入所述SRAM存儲器(4)中,從而使得所述SRAM存儲器(4)同樣采用邊下載邊讀取的乒乓模式自動將存儲的數(shù)據(jù)按順序讀取脈沖描述字,并且譯碼后輸出脈沖信號和并行數(shù)據(jù)。
2.根據(jù)權(quán)利要求1所述的多通道時差脈沖信號產(chǎn)生系統(tǒng),其特征在于: 所述同步信號觸發(fā)模塊(5)為四通道觸發(fā)模塊。
專利摘要本實用新型實施例公開了一種多通道時差脈沖信號的產(chǎn)生系統(tǒng),包括內(nèi)置硬盤的主控計算機和內(nèi)置主脈沖產(chǎn)生單元的SRAM存儲器的模擬器;所述多通道時差脈沖信號的產(chǎn)生系統(tǒng)還包括同步信號觸發(fā)模塊,設(shè)于所述主控計算機的輸入端,用于發(fā)出至少兩路同步信號觸發(fā)所述主控計算機采用邊讀取邊下載的乒乓模式將所述硬盤內(nèi)存儲的數(shù)據(jù)分段導(dǎo)入所述SRAM存儲器中,從而使得所述SRAM存儲器同樣采用邊下載邊讀取的乒乓模式自動將存儲的數(shù)據(jù)按順序讀取脈沖描述字,并且譯碼后輸出脈沖信號和并行數(shù)據(jù)。采用本實用新型所述的多通道時差脈沖信號的產(chǎn)生系統(tǒng),可以真實的產(chǎn)生仿真試驗中的雷達脈沖信號。
文檔編號H03K3/02GK203057093SQ20122073029
公開日2013年7月10日 申請日期2012年12月26日 優(yōu)先權(quán)日2012年12月26日
發(fā)明者吳惠明, 舒德軍, 吳智慧 申請人:南京長峰航天電子科技有限公司