可調(diào)式阻抗電路以及阻抗設(shè)定方法【專(zhuān)利摘要】本發(fā)明提供一種可調(diào)式阻抗電路以及阻抗設(shè)定方法,可調(diào)式阻抗電路包含校正模塊、阻抗模塊、第一開(kāi)關(guān)模塊及第二開(kāi)關(guān)模塊。該校正模塊用以產(chǎn)生校正信號(hào)。該阻抗模塊具有多個(gè)阻抗元件。該第一開(kāi)關(guān)模塊耦接于該校正模塊及至少一參考電壓,用以接收該校正信號(hào),并依據(jù)該校正信號(hào)來(lái)將該多個(gè)阻抗元件之中一第一部分阻抗元件選擇性地耦接于差動(dòng)輸入端口與該至少一參考電壓之間。該第二開(kāi)關(guān)模塊耦接于共模電壓輸出端,用以接收控制信號(hào),并依據(jù)該控制信號(hào)來(lái)將該多個(gè)阻抗元件之中一第二部分的阻抗元件選擇性地耦接于該共模電壓輸出端與該差動(dòng)輸入端口之間。【專(zhuān)利說(shuō)明】可調(diào)式阻抗電路以及阻抗設(shè)定方法【
技術(shù)領(lǐng)域:
】[0001]本發(fā)明有關(guān)于阻抗調(diào)整,尤指一種可同時(shí)實(shí)現(xiàn)差模阻抗匹配及共模阻抗匹配的可調(diào)式阻抗電路以及其相關(guān)阻抗設(shè)定方法?!?br>背景技術(shù):
】[0002]大多數(shù)的輸入輸出界面(Input/outputinterface,I/Ointerface)定義了差模阻抗(differentialmodeimpedance),其中電阻矩陣自校正技術(shù)(resistancearrayself-calibration)常被用來(lái)實(shí)現(xiàn)差模阻抗匹配(differentialmodeimpedancematching)。在不同的工藝下,電阻矩陣自校正技術(shù)可通過(guò)一校正電路(calibrationcircuit)而得到對(duì)應(yīng)工藝狀態(tài)(corner)的修正來(lái)滿(mǎn)足輸入輸出界面對(duì)于差模阻抗值的要求,然而,對(duì)于同時(shí)定義了差模阻抗及共模阻抗(commonmodeimpedance)的輸入輸出界面來(lái)說(shuō),由于共模阻抗及差模阻抗具有不同的定義方式及阻抗值,故上述的校正電路亦需要有分別相對(duì)應(yīng)的設(shè)計(jì),例如需要個(gè)別的校正電路以分別校正共模阻抗與差模阻抗,換言之,會(huì)增加額外的校正電路、電路功耗及/或校正時(shí)間?!?br/>發(fā)明內(nèi)容】[0003]有鑒于此,本發(fā)明的目的之一在于提供一種可同時(shí)實(shí)現(xiàn)差模阻抗匹配及共模阻抗匹配的可調(diào)式阻抗電路以及其相關(guān)阻抗設(shè)定方法,來(lái)解決上述問(wèn)題。[0004]依據(jù)本發(fā)明的一實(shí)施例,其揭示一種可調(diào)式阻抗電路。該可調(diào)式阻抗電路包含一校正模塊、一阻抗模塊、一第一開(kāi)關(guān)模塊以及一第二開(kāi)關(guān)模塊。該校正模塊用以產(chǎn)生一校正信號(hào)。該阻抗模塊具有多個(gè)阻抗元件。該第一開(kāi)關(guān)模塊耦接于該校正模塊及至少一參考電壓,用以接收該校正信號(hào),并依據(jù)該校正信號(hào)來(lái)將該多個(gè)阻抗元件之中一第一部分阻抗元件選擇性地耦接于一差動(dòng)輸入端口與該至少一參考電壓之間。該第二開(kāi)關(guān)模塊耦接于一共模電壓輸出端,用以接收一控制信號(hào),并依據(jù)該控制信號(hào)來(lái)將該多個(gè)阻抗元件之中一第二部分的阻抗元件選擇性地耦接于該共模電壓輸出端與該差動(dòng)輸入端口之間。[0005]依據(jù)本發(fā)明的一實(shí)施例,其揭示一種阻抗設(shè)定方法。該阻抗設(shè)定方法包含接收一控制信號(hào)、依據(jù)該控制信號(hào)來(lái)將多個(gè)阻抗元件之中一第一部分的阻抗元件選擇性地耦接于一共模電壓輸出端與一差動(dòng)輸入端口之間、接收一校正信號(hào),以及依據(jù)該校正信號(hào)來(lái)將該多個(gè)阻抗元件之中一第二部分的阻抗元件選擇性地耦接于該差動(dòng)輸入端口與至少一參考電壓之間。[0006]不論輸入輸出界面是否有定義共模阻抗匹配,本發(fā)明所揭示的可調(diào)式阻抗電路及其相關(guān)的阻抗設(shè)定方法可應(yīng)用于不同的輸入輸出界面,此外,本發(fā)明所揭示的可調(diào)式阻抗電路僅需要一校正電路/校正模塊,即可同時(shí)實(shí)現(xiàn)差模阻抗調(diào)整/匹配以及共模阻抗調(diào)整/匹配,不僅不會(huì)增加可調(diào)式阻抗電路的電路面積,也不會(huì)增加額外的校正時(shí)間。再者,相較于現(xiàn)有的差模阻抗匹配電路,本發(fā)明所揭示的可調(diào)式阻抗電路僅增加了一開(kāi)關(guān)模塊(例如,包含多個(gè)傳輸門(mén)的開(kāi)關(guān)模塊),也幾乎沒(méi)有增加額外的功率損耗?!緦?zhuān)利附圖】【附圖說(shuō)明】[0007]圖1為本發(fā)明可調(diào)式阻抗電路的一實(shí)施例的功能方塊示意圖。[0008]圖2為圖1所示的可調(diào)式阻抗電路的一實(shí)作范例的示意圖。[0009]圖3為圖2所示的可調(diào)式阻抗電路僅用于調(diào)整對(duì)接地端的差模阻抗的一實(shí)作范例的示意圖。[0010]圖4為圖2所示的可調(diào)式阻抗電路共用于調(diào)整共模阻抗以及對(duì)接地端的差模阻抗的一實(shí)作范例的示意圖。[0011]圖5為本發(fā)明阻抗設(shè)定方法的一實(shí)施例的流程圖。[0012]其中,附圖標(biāo)記說(shuō)明如下:[0013]100,200可調(diào)式阻抗電路;[0014]110校正模塊;[0015]120阻抗模塊;[0016]130、140開(kāi)關(guān)模塊;[0017]222、224阻抗單元;[0018]232,234,242,244開(kāi)關(guān)單元;[0019]DP差動(dòng)輸入端口;[0020]N_CM共模電壓輸出端;[0021]Z_1~Z_n、Rl[l]~R1[N]、R2[1]~R2[N]阻抗元件;[0022]INP、INN輸入端;[0023]PMl[I]~PMl[N]、NMl[I]~NMl[N]、金氧半導(dǎo)體場(chǎng)效晶體[0024]PM2[I]~PM2[N]、NM2[I]~NM2[N]管;[0025]V_REF、V_S、GND電壓;[0026]CMl[I]~CMl[Ncm],CM2[I]~CM2[Ncm]傳輸門(mén)?!揪唧w實(shí)施方式】[0027]首先,請(qǐng)參閱圖1,圖1為本發(fā)明可調(diào)式阻抗電路的一實(shí)施例的功能方塊示意圖。由圖1可知,可調(diào)式阻抗電路(adjustableimpedancecircuit)100包含(但不局限于)一校正模塊(calibrationmodule)110、一阻抗模塊(impedancemodule)120、一第一開(kāi)關(guān)模塊(switchmodule)130以及一第二開(kāi)關(guān)模塊140。校正模塊110用以產(chǎn)生一校正信號(hào)S_CA。阻抗模塊120具有多個(gè)阻抗元件Z_1~Z_n。第一開(kāi)關(guān)模塊130耦接于校正模塊110,用以接收校正信號(hào)S_CA,并依據(jù)校正信號(hào)S_CA來(lái)將阻抗元件Z_1~Z_n的中一第一部分阻抗元件選擇性地稱(chēng)接于一差動(dòng)輸入端口(differentialinputport)DP與至少一參考電壓V_REF(例如,電壓源(高參考電壓)及/或接地電壓(低參考電壓)及/或一固定電壓)之間。第二開(kāi)關(guān)模塊140稱(chēng)接于一共模電壓輸出端(commonmodevoltageoutputnode)N_CM,用以接收一控制信號(hào)S_C0,并依據(jù)控制信號(hào)S_C0來(lái)將阻抗元件Z_1~Z_n之中一第二部分阻抗元件選擇性地耦接于共模電壓輸出端N_CM與差動(dòng)輸入端口DP之間,其中控制信號(hào)S_C0可以由校正模塊110提供或由電路系統(tǒng)來(lái)控制。[0028]于可調(diào)式阻抗電路100僅用于調(diào)整差模阻抗的一實(shí)作范例中,當(dāng)阻抗模塊120耦接于參考電壓V_REF而未耦接于共模電壓輸出端N_CM時(shí),可調(diào)式阻抗電路100可依據(jù)阻抗元件Z_1?Z_n之中耦接于參考電壓V_REF與差動(dòng)輸入端口DP之間的該第一部分阻抗元件來(lái)提供一差模阻抗。[0029]于可調(diào)式阻抗電路100共用于共模阻抗調(diào)整以及差模阻抗調(diào)整的一實(shí)作范例中,當(dāng)阻抗模塊120同時(shí)耦接于參考電壓V_REF及共模電壓輸出端N_CM時(shí),可調(diào)式阻抗電路100可依據(jù)阻抗元件2_1?Z_n之中耦接于差動(dòng)輸入端口DP與參考電壓V_REF之間的該第一部分阻抗元件以及阻抗元件Z_1?Z_n之中耦接于共模電壓輸出端N_CM與差動(dòng)輸入端口DP之間的該第二部分阻抗元件來(lái)提供一差模阻抗,此外,可調(diào)式阻抗電路100也可依據(jù)阻抗元件Z_1?Z_n之中耦接于差動(dòng)輸入端口DP與參考電壓V_REF之間的該第一部分阻抗元件來(lái)提供一共模阻抗。此外,于一較佳實(shí)作范例中,當(dāng)?shù)诙_(kāi)關(guān)模塊140依據(jù)控制信號(hào)S_C0來(lái)將阻抗元件Z_1?Z_n的第二部分阻抗元件耦接于共模電壓輸出端N_CM時(shí),耦接于共模電壓輸出端N_CM的該第二部分阻抗兀件并不會(huì)稱(chēng)接于參考電壓V_REF與差動(dòng)輸入端口DP之間。[0030]由上述可知,本發(fā)明的概念在于通過(guò)增加一開(kāi)關(guān)模塊(例如,第二開(kāi)關(guān)模塊140)以及適當(dāng)?shù)卦O(shè)計(jì)阻抗元件(例如,阻抗元件z_l?Z_n)與開(kāi)關(guān)模塊(例如,第一開(kāi)關(guān)模塊130及第二開(kāi)關(guān)模塊140)之間的耦接操作,來(lái)達(dá)成差模阻抗匹配以及共模阻抗匹配可共用同一阻抗電路的目的。進(jìn)一步的說(shuō)明如下。[0031]圖1所示的可調(diào)式阻抗電路100為基于本發(fā)明概念的基本電路架構(gòu),因此,任何采用圖1所示的電路架構(gòu)的電路均落入本發(fā)明的范疇。為了便于理解本發(fā)明的技術(shù)特征,以下采用一實(shí)作范例來(lái)進(jìn)一步說(shuō)明本發(fā)明可調(diào)式阻抗電路的細(xì)節(jié),然而,基于圖1所示的電路架構(gòu)的其它電路實(shí)作亦是可行的。請(qǐng)參閱圖2,圖2為圖1所示的可調(diào)式阻抗電路100的一實(shí)作范例的示意圖。于此實(shí)作范例中,圖1所示的差動(dòng)輸入端口DP包含一第一輸入端INP與一第二輸入端INN,以及圖1所示的參考電壓V_REF包含一電壓源V_S及一接地電壓GND。阻抗模塊120包含一第一阻抗單元222以及一第二阻抗單元224,其中第一阻抗單元222及一第二阻抗單元224分別具有多個(gè)第一阻抗元件Rl[I]?Rl[N]及多個(gè)第二阻抗元件R2[l]?R2[N]。另外,第一開(kāi)關(guān)模塊130包含一第一開(kāi)關(guān)單元232以及一第二開(kāi)關(guān)單元234,其中第一開(kāi)關(guān)單元232耦接于第一阻抗單元222與校正模塊110之間,以及第二開(kāi)關(guān)單元234耦接于第二阻抗單元224與校正模塊110之間。于此實(shí)作范例中,第一開(kāi)關(guān)單兀232包含多個(gè)P型金氧半導(dǎo)體場(chǎng)效晶體管(P-channelMetal-Oxide-SemiconductorFieldEffectTransistor,PM0SFET)PM1[I]?PMl[N]及多個(gè)N型金氧半導(dǎo)體場(chǎng)效晶體管(N-channelMetal-Oxide-SemiconductorFieldEffectTransistor,NMOSFET)NM1[I]?Wl[N],其中P型金氧半導(dǎo)體場(chǎng)效晶體管PMl[I]?PMl[N]/N型金氧半導(dǎo)體場(chǎng)效晶體管匪I[I]?NMl[N]分別依據(jù)校正信號(hào)S_CA來(lái)將相對(duì)應(yīng)的第一阻抗元件Rl[I]?Rl[N]選擇性地耦接于電壓源V_S/接地電壓GND與第一輸入端INP之間。相似地,第二開(kāi)關(guān)單元234包含多個(gè)P型金氧導(dǎo)體半場(chǎng)效晶體管PM2[I]?PM2[N]及多個(gè)N型金氧半導(dǎo)體場(chǎng)效晶體管NM2[1]?NM2[N],其中P型金氧半導(dǎo)體場(chǎng)效晶體管PM2[1]?PM2[N]/N型金氧半導(dǎo)體場(chǎng)效晶體管匪2[I]?匪2[N]分別依據(jù)校正信號(hào)S_CA來(lái)將相對(duì)應(yīng)的第二阻抗元件R2[I]?R2[N]選擇性地耦接于電壓源V_S/接地電壓GND與第二輸入端INN之間。[0032]第二開(kāi)關(guān)模塊140包含一第三開(kāi)關(guān)單元242以及一第四開(kāi)關(guān)單元244,其中第三開(kāi)關(guān)單元242及第四開(kāi)關(guān)單元244均耦接共模電壓輸出端N_CM。于此實(shí)作范例中,第三開(kāi)關(guān)單兀242包含多個(gè)傳輸門(mén)(transmissiongate)CMl[I]~CMl[Ncm],其中傳輸門(mén)CMl[I]~CMl[Ncm]用以依據(jù)控制信號(hào)S_C0來(lái)將第一阻抗元件Rl[I]~Rl[N]之中至少一部分的阻抗元件(例如,阻抗元件Rl[I]~Rl[Ncm])選擇性地耦接于共模電壓輸出端N_CM與第一輸入端INP之間。相似地,第四開(kāi)關(guān)單元244包含傳輸門(mén)CM2[I]~CM2[Ncm],其中傳輸門(mén)CM2[I]~CM2[Ncm]用以依據(jù)控制信號(hào)S_C0來(lái)將第二阻抗元件R2[I]~R2[N]之中至少一部分的阻抗元件(例如,阻抗元件R2[I]~R2[Ncm])選擇性地耦接于共模電壓輸出端N_CM與第二輸入端INN之間。[0033]以下為可調(diào)式阻抗電路200僅用于調(diào)整差模阻抗的運(yùn)作的說(shuō)明。請(qǐng)一并參閱圖2及圖3,圖3為圖2所示的可調(diào)式阻抗電路200僅用于調(diào)整對(duì)接地端的V_REF(亦即,接地電壓GND)的差模阻抗的一實(shí)作范例的示意圖。由圖2及圖3可知,在可調(diào)式阻抗電路200僅用于調(diào)整差模阻抗的情形下(例如,第一輸入端INP及第二輸入端INN分別接收構(gòu)成一差動(dòng)輸入的正電壓信號(hào)及負(fù)電壓信號(hào)),第二開(kāi)關(guān)模塊140依據(jù)控制信號(hào)S_C0而關(guān)閉,此外,N型金氧半導(dǎo)體場(chǎng)效晶體管匪I[I]~匪I[N]/N型金氧半導(dǎo)體場(chǎng)效晶體管匪2[I]~匪2[N]會(huì)分別依據(jù)校正模塊110所產(chǎn)生的校正信號(hào)S_CA來(lái)將第一阻抗元件Rl[I]~Rl[N]/第二阻抗元件R2[I]~R2[N]選擇性地耦接于第一輸入端INP/第二輸入端INN與接地電壓GND之間。舉例來(lái)說(shuō),N型金氧半導(dǎo)體場(chǎng)效晶體管匪I[I]~匪1[M]依據(jù)校正信號(hào)S_CA來(lái)導(dǎo)通,以將第一阻抗元件Rl[I]~Rl[M]耦接于第一輸入端INP與接地電壓GND之間,相似地,N型金氧半導(dǎo)體場(chǎng)效晶體管匪2[I]~匪2[M]依據(jù)校正信號(hào)S_CA來(lái)導(dǎo)通,以將第二阻抗元件R2[l]~R2[M]耦接于第二輸入端INN與接地電壓GND之間,此外,假設(shè)阻抗模塊120之中每一阻抗元件的阻抗值均為R0,則可得到差模阻抗值為2XR0/M,其中O<M<N。由于RO會(huì)隨著工藝而變動(dòng),故校正模塊110可根據(jù)阻抗值RO來(lái)選取合適的M值,進(jìn)而實(shí)現(xiàn)阻抗調(diào)整/阻抗匹配的目的。[0034]值得注意的是,上述的電路可采用其他電阻矩陣自校正技術(shù)的操作,換言之,以上僅供說(shuō)明之需,并非用來(lái)作為本發(fā)明的限制。于一設(shè)計(jì)變化中,阻抗模塊120之中每一阻抗元件的阻抗值不一定要彼此相等。于另一設(shè)計(jì)變化中,可調(diào)式阻抗電路200可僅用于調(diào)整對(duì)電源端/固定電壓端的差模阻抗,也就是說(shuō),可調(diào)式阻抗電路200可依據(jù)校正信號(hào)S_CA來(lái)用于調(diào)整對(duì)電源端及/或接地端及/或固定電壓端的差模阻抗,此外,由上述可知,圖1所示的參考電壓V_REF可為一電壓源(例如,圖2所示的電壓源V_S)、一接地電壓(例如,圖2所示的接地電壓GND-)及一固定電壓三者的至少其一。[0035]可調(diào)式阻抗電路200亦可共用于共模阻抗調(diào)整以及差模阻抗調(diào)整的操作。請(qǐng)一并參閱圖2及圖4,圖4為圖2所示的可調(diào)式阻抗電路200共用于調(diào)整共模阻抗以及對(duì)接地端的V_REF(亦即,接地電壓GND)的差模阻抗的一實(shí)作范例的示意圖。由圖2及圖4可知,在可調(diào)式阻抗電路200應(yīng)用于調(diào)整差模阻抗的情形下(例如,第一輸入端INP及第二輸入端INN分別接收構(gòu)成一差動(dòng)輸入的正電壓信號(hào)及負(fù)電壓信號(hào)),第二開(kāi)關(guān)模塊140可依據(jù)控制信號(hào)S_C0來(lái)開(kāi)啟、傳輸門(mén)CM1[1]~CMl[Ncm]/傳輸門(mén)CM2[I]~CM2[Ncm]可分別依據(jù)控制信號(hào)3_0)來(lái)將第一阻抗元件1?1[1]~Rl[Ncm]/第二阻抗元件R2[I]~R2[Ncm]選擇性地I禹接于共模電壓輸出端N_CM與第一輸入端INP/第二輸入端INN之間,以及N型金氧半導(dǎo)體場(chǎng)效晶體管匪1[I]~匪I[N]/N型金氧半導(dǎo)體場(chǎng)效晶體管匪2[I]~匪2[N]也會(huì)分別依據(jù)校正模塊110所產(chǎn)生的校正信號(hào)S_CA來(lái)將第一阻抗元件Rl[I]~Rl[N]/第二阻抗元件R2[l]~R2[N]選擇性地耦接于第一輸入端INP/第二輸入端INN與接地電壓GND之間。舉例來(lái)說(shuō),傳輸門(mén)CM1[1]~CMl[Ncm]均依據(jù)控制信號(hào)S_CO來(lái)導(dǎo)通,以將第一阻抗元件Rl[l]~Rl[Ncm]耦接于共模電壓輸出端N_CM與第一輸入端INP之間,此外,N型金氧半導(dǎo)體場(chǎng)效晶體管匪l[Ncm+l]~匪I[Μ]依據(jù)校正信號(hào)S_CA來(lái)導(dǎo)通(其余的(N—(M—Ncm))個(gè)匪I不導(dǎo)通),以將第一阻抗元件Rl[Ncm+1]~Rl[M]耦接于第一輸入端INP與接地電壓GND之間,換言之,共有M個(gè)阻抗導(dǎo)通(亦即,共有第一阻抗元件Rl[l]~Rl[Ncm]以及第一阻抗元件Rl[Ncm+1]~Rl[Μ]導(dǎo)通;或說(shuō)Ncm個(gè)第二部分阻抗元件以及(M-Ncm)個(gè)第一部分阻抗元件導(dǎo)通),其中MSN。再者,傳輸門(mén)CM2[1]~CM2[Ncm]均依據(jù)控制信號(hào)S_CO來(lái)導(dǎo)通,以將第二阻抗元件R2[I]~R2[Ncm]耦接于共模電壓輸出端N_CM與第二輸入端INN之間,此外,N型金氧半導(dǎo)體場(chǎng)效晶體管匪2[Ncm+l]~匪2[M]依據(jù)校正信號(hào)S_CA來(lái)導(dǎo)通(其余的(N—(M-Ncm))個(gè)匪2不導(dǎo)通),以將第二阻抗元件R2[Ncm+1]~R2[M]耦接于第二輸入端INN與接地電壓GND之間,換言之,共有M個(gè)阻抗導(dǎo)通(亦即,共有第一阻抗元件Rl[I]~Rl[Ncm]以及第一阻抗元件Rl[Ncm+1]~Rl[M]導(dǎo)通;或說(shuō)Ncm個(gè)第二部分阻抗元件以及(M-Ncm)個(gè)第一部分阻抗元件導(dǎo)通),其中MSN。于一實(shí)施例中,假設(shè)阻抗模塊120之中每一阻抗元件的阻抗值均為R0,則共模電壓輸出端N_CM于小信號(hào)模型(smallsignalmodel)下大致為零電壓,因此,仍可得到與圖3所示的實(shí)作范例相同的差模阻抗值(亦即,2XR0/M,其中O<M<N)。再者,在可調(diào)式阻抗電路200用于調(diào)整共模阻抗的情形下(例如,第一輸入端INP及第二輸入端INN均接收同一極性的電壓信號(hào)),所提供的共模阻抗為0.5XRO/(M-Ncm),因此,只要選擇適當(dāng)?shù)腞0、M、Ncm及N的數(shù)值,可調(diào)式阻抗電路200便可同時(shí)滿(mǎn)足所需的差模阻抗值及共模阻抗值,進(jìn)而實(shí)現(xiàn)阻抗調(diào)整/阻抗匹配的目的。[0036]請(qǐng)注意,以上僅供說(shuō)明之需,并非用來(lái)作為本發(fā)明的限制。于一設(shè)計(jì)變化中,可調(diào)式阻抗電路200亦可用于調(diào)整對(duì)電源端的V_REF(亦即,電壓源¥_5)的差模阻抗,其通過(guò)導(dǎo)通/關(guān)閉第一開(kāi)關(guān)模塊130中的P型金氧半導(dǎo)體場(chǎng)效晶體管來(lái)進(jìn)行,與前述實(shí)施例操作相似,在此不再贅述。于另一設(shè)計(jì)變化中,每一阻抗元件的阻抗值不一定要彼此相等。于另一設(shè)計(jì)變化中,傳輸門(mén)CMl[I]~CMl[Ncm]/傳輸門(mén)CM2[I]~CM2[Ncm]并不一定要全部導(dǎo)通。于另一設(shè)計(jì)變化中,第二開(kāi)關(guān)模塊140亦可包含其他非傳輸門(mén)的開(kāi)關(guān)元件。另外,于此實(shí)作范例中,當(dāng)?shù)诙_(kāi)關(guān)模塊140依據(jù)控制信號(hào)S_C0來(lái)將阻抗元件R2[l]~R2[N]的一部分的阻抗元件(例如,阻抗元件Rl[I]~Rl[Ncm]或阻抗元件R2[I]~R2[Ncm])稱(chēng)接于共模電壓輸出端N_CM時(shí),該一部分的阻抗元件(例如,阻抗元件Rl[I]~Rl[Ncm]或阻抗元件R2[l]~R2[Ncm])不會(huì)耦接于接地電壓GND與差動(dòng)輸入端口DP(亦即,第一輸入端INP及第二輸入端INN)之間。然而,此亦僅供說(shuō)明之需,舉例來(lái)說(shuō),可調(diào)式阻抗電路200操作于共用調(diào)整共模阻抗及差模阻抗的模式時(shí)(亦即,如圖4所示的操作模式),假若可調(diào)式阻抗電路200僅需提供差模阻抗,則所導(dǎo)通的同一阻抗元件所對(duì)應(yīng)的傳輸門(mén)及金氧半導(dǎo)體場(chǎng)效晶體管亦可同時(shí)導(dǎo)通。[0037]以下以行動(dòng)高畫(huà)質(zhì)連接界面(MobileHigh-definitionLinkinterface,MHLinterface)為例來(lái)說(shuō)明如何選取合適的M值與Ncm值。請(qǐng)注意,此僅作為范例說(shuō)明之用,而非用以作為本發(fā)明的限制。在行動(dòng)高畫(huà)質(zhì)連接界面所要求的共模阻抗ZC介于25歐姆(ohm,Ω)與35歐姆之間,以及行動(dòng)高畫(huà)質(zhì)連接界面所要求的差模阻抗ZD介于90歐姆與110歐姆之間的情形下,由于圖4相關(guān)的說(shuō)明內(nèi)容提及校正模塊110所實(shí)現(xiàn)的差模阻抗可為2XR0/M,故可得出45(R0/M(55,也就是說(shuō),[0038]R0/Mmin=55(I)[0039]R0/Mmax=45(2)[0040]其中Mmax以及Mmin分別為M值的最大值及最小值。另外,由圖4所示的實(shí)作范例可知,校正模塊110所實(shí)現(xiàn)的共模阻抗可為0.5XRO/(M-Ncm),也就是說(shuō),[0041]ZC(max)=0.5XRO/(Mmin-Ncm)(3)[0042]ZC(min)=0.5XRO/(Mmax-Ncm)(4)[0043]其中ZC(max)以及ZC(min)分別為ZC值的最大值及最小值。接下來(lái),分別將式(I)及式(2)代入式(3)及式(4)可得:[0044]ZC(max)=27.5/(1-Ncm/Mmin)(5)[0045]ZC(min)=22.5/(1-Ncm/Mmax)(6)[0046]由于共模阻抗ZC介于25歐姆與35歐姆之間,故ZC(max)≤35以及ZC(min)≥25,且由式(5)及式(6)可得:[0047]0.1XMmax<Ncm<0.214XMmin(7)[0048]也就是說(shuō),只要滿(mǎn)足式(7),本發(fā)明所揭示的可調(diào)式阻抗電路僅需單一校正模塊,即可在實(shí)現(xiàn)差模阻抗調(diào)整/阻抗匹配的同時(shí),也一并實(shí)作出共模阻抗調(diào)整/阻抗匹配。于一實(shí)作范例中,當(dāng)可調(diào)式阻抗電路200的校正模塊110的電路準(zhǔn)確度(accuracy)可提高至滿(mǎn)足95≤ZD≤105時(shí),通過(guò)上述的計(jì)算步驟可得出0.05XMmax≤Ncm≤0.25XMmin,也就是說(shuō),Ncm值的選取范圍的大小依據(jù)校正模塊110的電路準(zhǔn)確度而定。[0049]簡(jiǎn)言之,本發(fā)明所揭示的可調(diào)式阻抗電路相較于現(xiàn)有電阻矩陣自校正技術(shù)來(lái)說(shuō),僅簡(jiǎn)單地增加了一開(kāi)關(guān)模塊,即可通過(guò)開(kāi)關(guān)的切換來(lái)實(shí)現(xiàn)差模阻抗調(diào)整/匹配及共模阻抗調(diào)整/匹配的兩種功能,此外,關(guān)于上述可調(diào)式阻抗電路的阻抗設(shè)定方法可簡(jiǎn)單歸納為圖5所示的流程圖。圖5為本發(fā)明阻抗設(shè)定方法的一實(shí)施例的流程圖。請(qǐng)注意,假若所得到的結(jié)果實(shí)質(zhì)上大致相同,則步驟不一定要按照?qǐng)D5所示的順序來(lái)執(zhí)行。進(jìn)一步的說(shuō)明如下。[0050]步驟502:僅進(jìn)行差模阻抗調(diào)整或同時(shí)進(jìn)行差模及共模阻抗調(diào)整?若同時(shí)進(jìn)行差模及共模阻抗匹配,執(zhí)行步驟504;反之,執(zhí)行步驟508。[0051]步驟504:接收一控制信號(hào)。[0052]步驟506:依據(jù)該控制信號(hào)來(lái)將多個(gè)阻抗元件之中一第一部分阻抗元件選擇性地率禹接于一共模電壓輸出端與一差動(dòng)輸入端口之間。[0053]步驟508:接收一校正信號(hào)。[0054]步驟510:依據(jù)該校正信號(hào)來(lái)將該多個(gè)阻抗元件之中一第二部分阻抗元件選擇性地耦接于該差動(dòng)輸入端口與至少一參考電壓之間。[0055]于步驟502中,可依據(jù)信號(hào)接收端的輸入輸出界面的類(lèi)型來(lái)判斷,舉例來(lái)說(shuō),當(dāng)信號(hào)接收端的輸入輸出界面僅定義了差模阻抗時(shí),步驟504及506不會(huì)被執(zhí)行;當(dāng)信號(hào)接收端的輸入輸出界面定義了共模阻抗或同時(shí)定義了差模阻抗及共模阻抗時(shí),步驟504~步驟510均會(huì)被執(zhí)行。由于本領(lǐng)域技術(shù)人員在閱讀圖1~圖4相關(guān)的說(shuō)明之后,應(yīng)可輕易地了解圖5所示的每一步驟的操作細(xì)節(jié),故進(jìn)一步的說(shuō)明在此便不再贅述。[0056]綜合上述,本發(fā)明所揭示的可調(diào)式阻抗電路及其相關(guān)的阻抗設(shè)定方法可應(yīng)用于不同的輸入輸出界面,不論輸入輸出界面是否有定義共模阻抗匹配,此外,本發(fā)明所揭示的可調(diào)式阻抗電路僅需要一校正電路/校正模塊,即可同時(shí)實(shí)現(xiàn)差模阻抗調(diào)整/匹配以及共模阻抗調(diào)整/匹配,不僅不會(huì)增加可調(diào)式阻抗電路的電路面積,也不會(huì)增加額外的校正時(shí)間。再者,相較現(xiàn)有差模阻抗匹配電路,本發(fā)明所揭示的可調(diào)式阻抗電路僅增加了一開(kāi)關(guān)模塊(例如,包含多個(gè)傳輸門(mén)的開(kāi)關(guān)模塊),也幾乎沒(méi)有增加額外的功率損耗。[0057]以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明申請(qǐng)專(zhuān)利范圍所做的均等變化與修飾,皆應(yīng)屬本發(fā)明的權(quán)利要求涵蓋范圍?!緳?quán)利要求】1.一種可調(diào)式阻抗電路,包含:一校正模塊,用以產(chǎn)生一校正信號(hào);一阻抗模塊,具有多個(gè)阻抗元件;一第一開(kāi)關(guān)模塊,耦接于該校正模塊,用以接收該校正信號(hào),并依據(jù)該校正信號(hào)來(lái)將該多個(gè)阻抗元件之中一第一部分阻抗元件選擇性地耦接于一差動(dòng)輸入端口與至少一參考電壓之間;以及一第二開(kāi)關(guān)模塊,耦接于一共模電壓輸出端,用以接收一控制信號(hào),并依據(jù)該控制信號(hào)來(lái)將該多個(gè)阻抗元件之中一第二部分阻抗元件選擇性地耦接于該共模電壓輸出端與該差動(dòng)輸入端口之間。2.如權(quán)利要求1所述的可調(diào)式阻抗電路,其中當(dāng)該阻抗模塊耦接于該至少一參考電壓而未耦接于該共模電壓輸出端時(shí),該可調(diào)式阻抗電路依據(jù)該多個(gè)阻抗元件之中耦接于該差動(dòng)輸入端口與該至少一參考電壓之間的該第一部分阻抗元件來(lái)提供一差模阻抗。3.如權(quán)利要求1所述的可調(diào)式阻抗電路,其中當(dāng)該阻抗模塊同時(shí)耦接于該至少一參考電壓及該共模電壓輸出端時(shí),該可調(diào)式阻抗電路依據(jù)該多個(gè)阻抗元件之中耦接于該差動(dòng)輸入端口與該至少一參考電壓之間的該第一部分阻抗元件以及該多個(gè)阻抗元件之中耦接于該共模電壓輸出端與該差動(dòng)輸入端口之間的該第二部分阻抗元件來(lái)提供一差模阻抗。4.如權(quán)利要求1所述的可調(diào)式阻抗電路,其中當(dāng)該阻抗模塊同時(shí)耦接于該至少一參考電壓及該共模電壓輸出端時(shí),該可調(diào)式阻抗電路依據(jù)該多個(gè)阻抗元件之中耦接于該差動(dòng)輸入端口與該至少一參考電壓之間的該第一部分阻抗元件來(lái)提供一共模阻抗。5.如權(quán)利要求1所述的可調(diào)式阻抗電路,其中該至少一參考電壓為一電壓源、一接地電壓及一固定電壓三者的至少其一。`6.如權(quán)利要求1所述的可調(diào)式阻抗電路,其中該差動(dòng)輸入端口包含一第一輸入端與一第二輸入端,以及該阻抗模塊包含:一第一阻抗單元,具有多個(gè)第一阻抗元件;以及一第二阻抗單元,具有多個(gè)第二阻抗元件;以及該第一開(kāi)關(guān)模塊包含:一第一開(kāi)關(guān)單元,耦接于該第一阻抗單元與該校正模塊之間,具有多個(gè)第一開(kāi)關(guān)元件,其中該多個(gè)第一開(kāi)關(guān)元件依據(jù)該校正信號(hào)來(lái)分別將該多個(gè)第一阻抗元件選擇性地耦接于該至少一參考電壓與該第一輸入端之間;以及一第二開(kāi)關(guān)單元,耦接于該第二阻抗單元與該校正模塊之間,具有多個(gè)第二開(kāi)關(guān)元件,其中該多個(gè)第二開(kāi)關(guān)元件依據(jù)該校正信號(hào)來(lái)分別將該多個(gè)第二阻抗元件選擇性地耦接于該至少一參考電壓與該第二輸入端之間;以及該第二開(kāi)關(guān)模塊包含:一第三開(kāi)關(guān)單元,耦接于該共模電壓輸出端,用以依據(jù)該控制信號(hào)來(lái)將該多個(gè)第一阻抗元件之中至少一部分的第一阻抗元件選擇性地耦接于該共模電壓輸出端與該第一輸入端之間;以及一第四開(kāi)關(guān)單元,耦接于該共模電壓輸出端,用以依據(jù)該控制信號(hào)來(lái)將該多個(gè)第二阻抗元件之中至少一部分的第二阻抗元件選擇性地耦接于該共模電壓輸出端與該第二輸入端之間。7.—種阻抗設(shè)定方法,包含:接收一控制信號(hào);依據(jù)該控制信號(hào)來(lái)將多個(gè)阻抗元件之中一第一部分阻抗元件選擇性地耦接于一共模電壓輸出端與一差動(dòng)輸入端口之間;接收一校正信號(hào);以及依據(jù)該校正信號(hào)來(lái)將該多個(gè)阻抗元件之中一第二部分阻抗元件選擇性地耦接于該差動(dòng)輸入端口與至少一參考電壓之間。8.如權(quán)利要求7所述的阻抗設(shè)定方法,另包含:當(dāng)該第二部分阻抗元件未耦接于該共模電壓輸出端時(shí),依據(jù)耦接于該差動(dòng)輸入端口與該至少一參考電壓之間的該第一部分阻抗元件來(lái)提供一差模阻抗。9.如權(quán)利要求7所述的阻抗設(shè)定方法,另包含:當(dāng)該多個(gè)阻抗元件同時(shí)耦接于該至少一參考電壓及該共模電壓輸出端時(shí),依據(jù)該多個(gè)阻抗元件之中耦接于該差動(dòng)輸入端口與該至少一參考電壓之間的該第一部分阻抗元件以及該多個(gè)阻抗元件之中耦接于該共模電壓輸出端與該差動(dòng)輸入端口之間的該第二部分阻抗元件來(lái)提供一差模阻抗。10.如權(quán)利要求7所述的阻抗設(shè)定方法,另包含:當(dāng)該多個(gè)阻抗元件同時(shí)耦接于該至少一參考電壓及該共模電壓輸出端時(shí),依據(jù)該多個(gè)阻抗元件之中耦接于該差動(dòng)輸入端口與該至少一參考電壓之間的該第一部分阻抗元件來(lái)提供一共模阻抗。11.如權(quán)利要求7所述的阻抗設(shè)定方法,其中依據(jù)該校正信號(hào)來(lái)將該多個(gè)阻抗元件之中該第二部分阻抗元件選擇性地耦接于該差動(dòng)輸入端口與至少一參考電壓之間的步驟包含:當(dāng)該多個(gè)阻抗元件之中該第一部分阻抗元件依據(jù)該控制信號(hào)來(lái)耦接于該共模電壓輸出端時(shí),不將該第一部分阻抗元件耦接于該差動(dòng)輸入端口與該至少一參考電壓之間。12.如權(quán)利要求7所述的阻抗設(shè)定方法,其中該至少一參考電壓為一電壓源、一接地電壓及一固定電壓三者的至少其一。【文檔編號(hào)】H03H11/28GK103684347SQ201210334943【公開(kāi)日】2014年3月26日申請(qǐng)日期:2012年9月11日優(yōu)先權(quán)日:2012年9月11日【發(fā)明者】葛麗芳申請(qǐng)人:瑞昱半導(dǎo)體股份有限公司