專利名稱:模擬輸入信號之間的平滑切換的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種用于在兩個不同的模擬輸入信號之間進(jìn)行平滑切換的方法和設(shè)備。
背景技術(shù):
參照圖1,其描述了用于在兩個輸入模擬信號S1和S2之間進(jìn)行切換以生成輸出信 號0的現(xiàn)有技術(shù)電路。該電路使用兩個開關(guān),其在優(yōu)選實施方式中是MOS晶體管裝置。該第 一晶體管開關(guān)Tl具有在接收第一模擬信號SI的輸入節(jié)點與產(chǎn)生輸出信號0的公共節(jié)點N 之間連接的導(dǎo)通路徑(源極-漏極電路)。該第二晶體管開關(guān)T2具有在接收第二模擬信號 S2的輸入節(jié)點與產(chǎn)生輸出信號0的公共節(jié)點N之間連接的導(dǎo)通路徑(源極-漏極電路)。 控制信號CTRL選擇性地控制第一和第二晶體管開關(guān)Tl和T2的激勵。該控制信號CTRL直 接應(yīng)用于第一晶體管開關(guān)T1的控制端子(柵極),并且在應(yīng)用于第二晶體管開關(guān)T2的控制 端子(柵極)之前通過反相器裝置進(jìn)行反相。 當(dāng)控制信號CTRL處于第一邏輯狀態(tài)時,該第一晶體管開關(guān)Tl被開啟,并且該第一 模擬信號SI通過該導(dǎo)通路徑(源極_漏極電路)到達(dá)該公共節(jié)點N,以輸出作為輸出信號 0。在這一時間點,該反相器將處于第二邏輯狀態(tài)的控制信號CTRL應(yīng)用于該第二晶體管開 關(guān)T2,其導(dǎo)致該第二晶體管開關(guān)T2關(guān)閉。 相反,當(dāng)控制信號CTRL處于第二邏輯狀態(tài)時,該反相器將處于第一邏輯狀態(tài)的控 制信號CTRL應(yīng)用于該第二晶體管開關(guān)T2。該第二晶體管開關(guān)T2被開啟,并且該第二模擬 信號S2通過該導(dǎo)通路徑(源極-漏極電路)到達(dá)公共節(jié)點N,以輸出作為輸出信號0。在 這一時間點,該反相器將處于第二邏輯狀態(tài)的控制信號CTRL應(yīng)用于第一晶體管開關(guān)Tl,其 導(dǎo)致該第一晶體管開關(guān)T1關(guān)閉。 現(xiàn)在參照圖2,其描述了示出圖1的該電路的操作的時序圖。當(dāng)控制信號CTRL處 于第一邏輯狀態(tài)(例如邏輯低電平)時,輸出信號處于與第一輸入信號相關(guān)聯(lián)的電壓電平。 相反,當(dāng)控制信號CTRL處于第二邏輯狀態(tài)(例如邏輯高電平)時,該輸出信號處于與第二 輸入信號相關(guān)聯(lián)的電壓電平。雖然所示出的輸出信號(其在兩個輸入模擬信號S1和S2之 間切換)具有常數(shù)電壓,但是要理解的是,該輸入模擬信號SI和S2可以并且極有可能會是 時變信號。 要注意的是,在控制信號CTRL的狀態(tài)改變的時候,并且如果兩個輸入模擬信號SI 和S2處于不同的電壓電平,那么輸出信號將會出現(xiàn)不連續(xù)性(或者階梯或者電壓跳變)。 在某些應(yīng)用中,這種不連續(xù)性可以導(dǎo)致問題。例如,在輸出信號O始終應(yīng)用于揚聲器的音頻 應(yīng)用中,該輸出信號0在兩個輸入模擬信號Sl和S2的電壓電平之間的電壓跳變會產(chǎn)生"沖 擊"噪聲。如果可以實現(xiàn)兩個輸入模擬信號Sl和S2的電壓電平之間的平滑過渡將是最好 的。 現(xiàn)在參照圖3,其描述了用于在兩個輸入模擬信號Sl和S2之間進(jìn)行切換以生成輸 出信號0的另一個現(xiàn)有技術(shù)電路。該電路使用了兩個開關(guān)組,每一組都包括多個MOS晶體管裝置和多個電阻器,公共用來選擇性地將兩個輸入模擬信號SI和S2切換到公共節(jié)點N, 以從其產(chǎn)生輸出信號O。 與第一模擬信號SI關(guān)聯(lián)的第一開關(guān)組包括多個通道,其中每一通道由一系列連 接的M0S晶體管和電阻器組成。這些通道彼此并行連接在接收第一模擬信號SI的輸入節(jié) 點與產(chǎn)生輸出信號0的公共節(jié)點N之間。該第一開關(guān)組中的電阻器是二進(jìn)制加權(quán)的。
與第二模擬信號S2關(guān)聯(lián)的第一開關(guān)組包括多個通道,其中每一通道由一系列連 接的M0S晶體管和電阻器組成。這些通道彼此并行連接在接收第二模擬信號S2的輸入節(jié) 點與產(chǎn)生輸出信號0的公共節(jié)點N之間。該第二開關(guān)組中的電阻器也是以與第一開關(guān)組的 電阻器相同的方式進(jìn)行二進(jìn)制加權(quán)的。 不同的控制信號應(yīng)用于該第一和第二開關(guān)組中的每一晶體管開關(guān)的控制端子 (柵極)。這些柵極控制信號通過邏輯控制電路生成,邏輯控制電路在其輸入端接收控制 信號CTRL。這種邏輯控制電路典型實施為計數(shù)器電路。響應(yīng)于所接收到的控制信號CTRL 的狀態(tài)改變,該邏輯控制電路在過渡時間段上選擇性地改變該輸出柵極控制信號的邏輯狀 態(tài)。該邏輯控制電路通過其計數(shù)器電路主要將控制信號CTRL的跳變過渡轉(zhuǎn)換為兩個輸入 模擬信號SI和S2之間的輸出信號0中的多個小的跳躍變化。 現(xiàn)在參照圖4,其描述了示出圖3的電路的操作的時序圖。當(dāng)該控制信號CTRL處 于第一邏輯狀態(tài)(例如邏輯低電平)時,該輸出信號是與第一輸入信號Sl相關(guān)聯(lián)的電壓電 平。在控制信號CTRL的狀態(tài)改變的時候,要注意的是,輸出電壓0并不立即跳到第二輸入 信號S2的電壓電平。而是在過渡時間段上,存在從第一輸入信號SI的電壓到第二輸入信 號S2的電壓的步進(jìn)過渡。這一過渡中的步進(jìn)數(shù)通過第一和第二開關(guān)組中晶體管開關(guān)的數(shù) 量、電阻器的二進(jìn)制加權(quán)以及該計數(shù)器電路的實施方式來控制。 雖然這種電路提供了兩個輸入模擬信號SI和S2的電壓電平之間的平滑過渡,但 是存在許多與圖3的電路相關(guān)聯(lián)的缺陷。首先,如果實施成為一個集成電路,那么所需要的 二進(jìn)制加權(quán)電阻器將導(dǎo)致難以接受的電路尺寸(面積)的增加。其次,在輸出信號O中產(chǎn) 生了不想要的音調(diào),其是由在第一和第二輸入信號SI和S2的電壓之間的步進(jìn)過渡中的每 一小步之間的固定期間所產(chǎn)生的。第三,在第一和第二輸入信號SI和S2的電壓之間存在 一定阻抗的情況下,那么除非計數(shù)器的阻抗必須更大,否則將引入誤差到這些小臺階中。最 后,該第一和第二輸入信號SI和S2的電壓之間的過渡的形狀并不容易被控制/改變。
相應(yīng)地,需要一種電路和方法,使用所想要的過渡來實現(xiàn)兩個模擬輸入信號之間 的平滑過渡。
發(fā)明內(nèi)容
在實施例中,一種裝置包括第一開關(guān)電路,具有用于接收第一輸入信號的輸入 端;第二開關(guān)電路,具有用于接收第二輸入信號的輸入端;節(jié)點,其被連接用來接收來自該 第一和第二開關(guān)電路的輸出;濾波器,具有用于接收來自該節(jié)點的未濾波的信號的輸入端, 并具有輸出端;以及電路,其在過渡時間段交替地激勵該第一和第二開關(guān)電路,從而平滑過 渡該第一和第二輸入信號之間的濾波器的輸出。 在實施例中,一種裝置包括第一開關(guān)電路,具有用于接收第一輸入信號的輸入 端;第二開關(guān)電路,具有用于接收第二輸入信號的輸入端;節(jié)點,其被連接用來接收來自該第一和第二開關(guān)電路的輸出;濾波器,具有用于接收來自該節(jié)點的未濾波的信號的輸入端, 并具有輸出端;以及電路,其在過渡時間段選擇性地激勵該第一和第二開關(guān)電路,從而平滑 過渡來自該第一和第二輸入信號之間的節(jié)點的輸出信號。 在實施例中,一種裝置包括第一開關(guān)電路,用于選擇性地將第一輸入信號朝向輸 出端傳送;第二開關(guān)電路,用于以與該第一開關(guān)電路交替的方式選擇性地將第二輸入信號 朝向輸出端傳送;以及控制電路,其在脈沖序列所定義的過渡時間段中控制該第一和第二 輸入信號的交替選擇通過。該序列中的每一脈沖具有用于第一開關(guān)電路的開啟時間和用于 第二開關(guān)電路的開啟時間,從而使得在該過渡時間段的第一個半段中,該第二開關(guān)電路的 開啟時間的長度固定,并且第一開關(guān)電路的開啟時間的長度逐漸減少,并且在該過渡時間 段的第二個半段中,該第一開關(guān)電路的開啟時間的長度固定,并且第二開關(guān)電路的開啟時 間的長度逐漸增加。 在實施例中,一種裝置包括第一M0S晶體管,其具有耦合用來接收第一輸入信號 的源極-漏極電路,該第一MOS晶體管具有第一控制柵極;第二M0S晶體管,其具有耦合用 來接收第二輸入信號的源極-漏極電路,該第二MOS晶體管具有第二控制柵極;公共節(jié)點, 其被耦合用來接收來自該第一和第二MOS晶體管的源極-漏極電路的輸出;脈沖發(fā)生器電 路,其輸出應(yīng)用于該第一控制柵極的過渡脈沖序列;以及反相器電路,其接收該過渡脈沖序 列并將其邏輯反相應(yīng)用于該第二控制柵極。該過渡脈沖序列具有脈沖寬度和頻率特征,從 而平滑過渡來自該第一和第二輸入信號之間的公共節(jié)點的輸出信號。 在實施例中,一種方法包括選擇性地將第一輸入信號朝向輸出端傳送;以與該 第一輸入信號交替的方式選擇性地將第二輸入信號朝向輸出端傳送;以及在脈沖序列所定 義的過渡時間段中控制該第一和第二輸入信號的交替選擇通過,該過渡脈沖序列具有脈沖 寬度和頻率特征,從而平滑過渡該第一和第二輸入信號之間的輸出信號。
根據(jù)對下面僅僅通過非限定性范例的方式提供的描述的閱讀,并參照附圖將會清 楚本發(fā)明的其它目的、特征和優(yōu)點,其中 圖1描述了用于在兩個輸入模擬信號之間切換以產(chǎn)生輸出信號的現(xiàn)有技術(shù)電路;
圖2描述了示出圖1的該電路的操作的時序圖; 圖3描述了用于在兩個輸入模擬信號之間切換以產(chǎn)生輸出信號的另一個現(xiàn)有技 術(shù)電路; 圖4描述了示出圖3的該電路的操作的時序圖; 圖5描述了用于在兩個輸入模擬信號之間進(jìn)行平滑切換以產(chǎn)生輸出信號的電路;
圖6描述了示出圖5的該電路的操作的時序圖。
具體實施例方式
參照圖5,其描述了用于在兩個輸入模擬信號Sl和S2之間進(jìn)行平滑切換以產(chǎn)生輸 出信號0的電路。該電路使用兩個開關(guān),其在優(yōu)選實施方式中是MOS晶體管裝置。該第一 晶體管開關(guān)T1具有連接在用于接收第一模擬信號S1的輸入節(jié)點與公共節(jié)點N之間的導(dǎo)通 路徑(源極_漏極電路)。該第二晶體管開關(guān)T2具有連接在用于接收第二模擬信號S2的輸入節(jié)點與公共節(jié)點N之間的導(dǎo)通路徑(源極_漏極電路)。低通濾波器電路連接在公共 節(jié)點N與產(chǎn)生輸出信號0的輸出節(jié)點之間。晶體管控制端子(柵極)驅(qū)動控制信號DCTRL 交替地控制第一和第二晶體管開關(guān)Tl和T2的激勵。該柵極驅(qū)動控制信號DCTRL直接應(yīng)用 于第一晶體管開關(guān)Tl的控制端子(柵極),并且在應(yīng)用于第二晶體管開關(guān)T2的控制端子 (柵極)之前通過反相器裝置進(jìn)行反相。 當(dāng)柵極驅(qū)動控制信號DCTRL處于第一邏輯狀態(tài)時,該第一晶體管開關(guān)Tl開啟,并 且第一模擬信號SI傳輸通過導(dǎo)通路徑(源極-漏極電路)到達(dá)公共節(jié)點N,以輸出作為輸 出信號0。在這一時間點,該反相器將處于第二邏輯狀態(tài)的柵極驅(qū)動控制信號DCTRL應(yīng)用于 第二晶體管開關(guān)T2,其導(dǎo)致該第二晶體管開關(guān)T2關(guān)閉。 相反,當(dāng)柵極驅(qū)動控制信號DCTRL處于第二邏輯狀態(tài)時,該反相器將處于第一邏 輯狀態(tài)的柵極驅(qū)動控制信號DCTRL應(yīng)用于第二晶體管開關(guān)T2。該第二晶體管開關(guān)T2開啟, 并且第二模擬信號S2傳輸通過導(dǎo)通路徑(源極-漏極電路)到達(dá)公共節(jié)點N,以輸出作為 輸出信號0。在這一時間點,處于第二邏輯狀態(tài)的柵極驅(qū)動控制信號DCTRL應(yīng)用于第一晶體 管開關(guān)Tl,其導(dǎo)致第一晶體管開關(guān)Tl關(guān)閉。 柵極驅(qū)動控制信號DCTRL通過脈沖發(fā)生器電路產(chǎn)生,其在其輸入端接收控制信號 CTRL。該控制信號CTRL是邏輯信號,其值指定將兩個輸入模擬信號SI和S2中的哪一個 以提供輸出信號0。例如,如果該控制信號CTRL是邏輯低電平,那么這就向該脈沖發(fā)生器 電路指示應(yīng)用于該第一和第二晶體管開關(guān)Tl和T2的柵極驅(qū)動控制信號DCTRL應(yīng)該讓第 一模擬信號SI通過作為輸出信號0。相反,如果該控制信號CTRL是邏輯高電平,那么這就 向該脈沖發(fā)生器電路指示應(yīng)用于該第一和第二晶體管開關(guān)Tl和T2的柵極驅(qū)動控制信號 DCTRL應(yīng)該讓第二模擬信號S2通過作為輸出信號0。該柵極驅(qū)動控制信號DCTRL通過脈沖 發(fā)生器電路被產(chǎn)生,這樣便于在兩個輸入模擬信號SI和S2之間進(jìn)行切換以便通過平滑的 方式提供輸出信號0。 圖6描述了示出圖5的電路的操作的時序圖。雖然所示輸出信號(其在兩個輸入 模擬信號SI和S2之間切換)具有常數(shù)電壓,但是要理解的是,輸入模擬信號SI和S2可以 并且極有可能會是時變信號。 假定控制信號CTRL處于第一狀態(tài)(例如,邏輯低電平),并且該輸出信號具有與 該第一輸入信號SI相關(guān)聯(lián)的電壓電平。該脈沖發(fā)生器電路將產(chǎn)生常數(shù)柵極驅(qū)動控制信號 DCTRL,其具有適當(dāng)?shù)倪壿嫚顟B(tài)來開啟晶體管開關(guān)Tl和關(guān)閉晶體管開關(guān)T2,從而將第一輸 入信號SI傳送到公共節(jié)點N、通過低通濾波器并產(chǎn)生輸出信號0。 在時間tl的第一時刻,該控制信號CTRL從第一狀態(tài)切換到第二狀態(tài)(例如邏輯 高電平),表示想要將輸出O從與第一輸入信號SI關(guān)聯(lián)的電壓電平切換到與第二輸入信號 S2關(guān)聯(lián)的電壓電平。與結(jié)合現(xiàn)有技術(shù)的圖l和2所示的過程相反,在輸出端的這種信號的 切換是非瞬時的。 該脈沖發(fā)生器電路響應(yīng)于控制信號CTRL的狀態(tài)改變,產(chǎn)生過渡時間段tl-t2上的 脈沖流作為柵極驅(qū)動控制信號DCTRL,該脈沖流具有一個或多個不同的脈沖寬度和/或不 同的頻率。在該過渡時間段tl-t2中,該柵極驅(qū)動控制信號DCTRL的交替邏輯狀態(tài)使得與 第一和第二輸入信號SI和S2相關(guān)聯(lián)的電壓電平交替地傳送到公共節(jié)點N、通過低通濾波器 并產(chǎn)生輸出信號O。
如圖6中所示,朝向該過渡時間段tl-t2的前端,該脈沖發(fā)生器電路產(chǎn)生這樣的柵 極驅(qū)動控制信號DCTRL :其具有著重于將第一輸入信號SI傳送到公共節(jié)點N的邏輯狀態(tài)的 脈沖。于是,該脈沖關(guān)于與傳送第一輸入信號S1關(guān)聯(lián)的邏輯狀態(tài)更寬。關(guān)于與傳送第二輸 入信號S2關(guān)聯(lián)的邏輯狀態(tài)的每一脈沖寬度在該過渡時間段tl-t2的第一半段中是相同的, 但是關(guān)于與傳送第一輸入信號SI關(guān)聯(lián)的邏輯狀態(tài)的每一脈沖寬度逐漸減小。
朝向該過渡時間段tl-t2的中央部分移動,該脈沖發(fā)生器電路產(chǎn)生這樣的柵極驅(qū) 動控制信號DCTRL :其具有使得第一和第二輸入信號SI和S2相對均勻地(或等同地)傳 送到公共節(jié)點N的脈沖。 朝向該過渡時間段tl-t2的后端,該脈沖發(fā)生器電路產(chǎn)生這樣的柵極驅(qū)動控制信
號DCTRL :其具有著重于將第二輸入信號S2傳送到公共節(jié)點N的邏輯狀態(tài)的脈沖。于是,
該脈沖關(guān)于與傳送第二輸入信號S2關(guān)聯(lián)的邏輯狀態(tài)變得更寬。關(guān)于與傳送第一輸入信號
SI關(guān)聯(lián)的邏輯狀態(tài)的每一脈沖寬度在該過渡時間段tl-t2的第二半段中是相同的,但是關(guān)
于與傳送第二輸入信號S2關(guān)聯(lián)的邏輯狀態(tài)的每一脈沖寬度逐漸增大。 在時間t2時刻出現(xiàn)的過渡時間段的末尾,該脈沖發(fā)生器電路將產(chǎn)生常數(shù)柵極驅(qū)
動控制信號DCTRL,其具有適當(dāng)?shù)倪壿嫚顟B(tài)來關(guān)閉晶體管開關(guān)Tl和開啟晶體管開關(guān)T2,從
而將第二輸入信號S2傳送到公共節(jié)點N、通過低通濾波器并產(chǎn)生輸出信號0。 該低通濾波器用來濾除來自公共節(jié)點N處的信號中的高頻噪聲。這種高頻噪聲是
在過渡時間段tl-t2中通過開啟和關(guān)閉晶體管Tl和T2而引入的。 要認(rèn)識到,圖6中所示用于柵極驅(qū)動控制信號DCTRL的脈沖的結(jié)構(gòu)只是用于過渡 時間段tl-t2的控制脈沖波形的范例。通過使用為脈沖寬度調(diào)制(P麗)或德爾塔-西格馬 調(diào)制而配置的脈沖發(fā)生器電路可以產(chǎn)生替換的控制脈沖波形。 兩個輸入模擬信號SI和S2之間的輸出信號0的過渡在圖6中所示為線性斜坡。要 認(rèn)識到,通過調(diào)節(jié)脈沖發(fā)生器電路所產(chǎn)生的控制脈沖波形可以控制和選擇該過渡的形狀。 該過渡形狀可選擇的可以是S形、拋物線、雙曲線、或者任何其它所選擇的平滑曲線函數(shù)。
該兩個輸入模擬信號S1和S2可以采用任何形式,包括固定(靜態(tài))電壓、動態(tài)電 壓、或者其任何組合。 雖然已經(jīng)描述了作為兩個輸入模擬信號Sl和S2之間的切換,但是要理解的是,這 里所描述的技術(shù)同樣的可以應(yīng)用于其中想要在任何數(shù)目的模擬輸入信號之間切換的場合。 在這種情況下,要為每一輸入信號提供一個切換晶體管,并且柵極驅(qū)動控制信號DCTRL要 為包括開關(guān)晶體管的每一個都產(chǎn)生單獨的晶體管控制信號。 圖5的電路優(yōu)選地實施為集成電路(例如,實施為分立的集成電路或者在多功能 集成電路裝置中實施)。 雖然已經(jīng)結(jié)合附圖描述了本發(fā)明的方法和設(shè)備的優(yōu)選實施例,并且已經(jīng)在前面的 發(fā)明詳述中進(jìn)行了描述,但是要理解的是,本發(fā)明并不限于所公開的實施例,而是可以應(yīng)用 于不脫離如下面的權(quán)利要求書所限定的本發(fā)明的精神和范圍內(nèi)的許多調(diào)整、修改和替換。
權(quán)利要求
一種裝置,包括第一開關(guān)電路,其具有用于接收第一輸入信號的輸入端;第二開關(guān)電路,其具有用于接收第二輸入信號的輸入端;節(jié)點,其被連接以便接收來自該第一和第二開關(guān)電路的輸出;以及電路,其在過渡時間段交替地激勵該第一和第二開關(guān)電路,從而平滑過渡來自在該第一和第二輸入信號之間的節(jié)點的輸出信號。
2. 權(quán)利要求1的裝置,進(jìn)一步包括低通濾波器,其具有用于接收來自該節(jié)點的輸出信號的輸入端。
3. 權(quán)利要求1的裝置,其中該第一和第二輸入信號是時變模擬信號。
4. 權(quán)利要求1的裝置,其中該第一和第二輸入信號的至少其中之一是時變模擬信號。
5. 權(quán)利要求1的裝置,其中該第一和第二開關(guān)電路是晶體管。
6. 權(quán)利要求5的裝置,其中該晶體管是M0S晶體管。
7. 權(quán)利要求l的裝置,其中在該第一和第二輸入信號之間的平滑過渡具有由所述電路為了交替激勵該第一和第二開關(guān)電路而輸出的脈沖的脈沖寬度和頻率特征所確定的形狀。
8. 權(quán)利要求7的裝置,其中該平滑過渡的形狀是線性斜坡。
9. 權(quán)利要求7的裝置,其中該平滑過渡的形狀是S形曲線。
10. 權(quán)利要求7的裝置,其中該平滑過渡的形狀是拋物線曲線。
11. 權(quán)利要求7的裝置,其中該平滑過渡的形狀是雙曲線。
12. —種裝置,包括第一開關(guān)電路,其用于選擇性地將第一輸入信號朝向輸出端傳送;第二開關(guān)電路,其用于以與第一開關(guān)電路交替的方式選擇性地將第二輸入信號朝向輸出端傳送;以及控制電路,其在脈沖序列所定義的過渡時間段中控制該第一和第二輸入信號的交替選擇性通過,其中該脈沖序列中的每一脈沖具有用于第一開關(guān)電路的開啟時間和用于第二開關(guān)電路的開啟時間,使得在該過渡時間段的第一個半段中,該第二開關(guān)電路的脈沖開啟時間的長度固定,并且第一開關(guān)電路的脈沖開啟時間的長度逐漸減少;并且在該過渡時間段的第二個半段中,該第一開關(guān)電路的脈沖開啟時間的長度固定,并且第二開關(guān)電路的脈沖開啟時間的長度逐漸增加。
13. 權(quán)利要求12的裝置,進(jìn)一步包括用于過濾從輸出端所接收到的信號的濾波器。
14. 權(quán)利要求12的裝置,其中該第一和第二輸入信號的至少其中之一是時變模擬信號。
15. 權(quán)利要求12的裝置,其中該第一和第二開關(guān)電路是晶體管。
16. —種裝置,包括第一 MOS晶體管,其具有被耦合以接收第一輸入信號的源極_漏極電路,該第一 MOS晶體管具有第一控制柵極;第二MOS晶體管,其具有被耦合以接收第二輸入信號的源極-漏極電路,該第二MOS晶體管具有第二控制柵極;公共節(jié)點,其被耦合以接收來自該第一和第二MOS晶體管的源極-漏極電路的輸出;脈沖發(fā)生器電路,其輸出應(yīng)用于該第一控制柵極的過渡脈沖序列;反相器電路,其接收該過渡脈沖序列并將其邏輯反相應(yīng)用于該第二控制柵極;其中該過渡脈沖序列具有脈沖寬度和頻率特征,從而平滑過渡來自該第一和第二輸入信號之間的公共節(jié)點的輸出信號。
17. 權(quán)利要求16的裝置,其中該過渡脈沖序列中的每一脈沖具有由該脈沖寬度和頻率特征定義的用于激勵第一MOS晶體管的開啟時間和用于激勵第二開關(guān)電路的開啟時間,使得在由該過渡脈沖序列的長度所定義的過渡時間段的第一個半段中,用于激勵該第二M0S晶體管的脈沖開啟時間的長度固定,并且用于激勵該第一MOS電路的脈沖開啟時間的長度逐漸減少;并且在該過渡時間段的第二個半段中,用于激勵該第一MOS晶體管的脈沖開啟時間的長度固定,并且用于激勵該第二MOS晶體管的脈沖開啟時間的長度逐漸增加。
18. 權(quán)利要求16的裝置,進(jìn)一步包括低通濾波器,其具有用于接收來自該公共節(jié)點的輸出信號的輸入端。
19. 權(quán)利要求16的裝置,其中該第一和第二輸入信號之間的平滑過渡具有由該脈沖寬度和頻率特征確定的形狀。
20. 權(quán)利要求19的裝置,其中該平滑過渡的形狀是線性斜坡。
21. 權(quán)利要求19的裝置,其中該平滑過渡的形狀是曲線。
22. —種方法,包括選擇性地將第一輸入信號朝向輸出端傳送;以與該第一輸入信號交替的方式選擇性地將第二輸入信號朝向輸出端傳送;以及在脈沖序列所定義的過渡時間段中,以交替的方式控制該第一和第二輸入信號的選擇性通過,該過渡脈沖序列具有脈沖寬度和頻率特征從而平滑過渡該第一和第二輸入信號之間的輸出信號。
23. 權(quán)利要求22的方法,其中該過渡脈沖序列中的每一脈沖具有由該脈沖寬度和頻率特征定義的用于激勵該第一MOS晶體管的開啟時間和用于激勵該第二開關(guān)電路的開啟時間,并且控制包括在由該過渡脈沖序列的長度所定義的過渡時間段的第一個半段中,控制用于選擇性地傳送該第二輸入信號的脈沖開啟時間的長度為固定,并且用于選擇性地傳送該第一輸入信號的脈沖開啟時間的長度逐漸減少;并且在該過渡時間段的第二個半段中,控制用于選擇性地傳送該第一輸入信號的脈沖開啟時間的長度為固定,并且用于選擇性地傳送該第二輸入信號的脈沖開啟時間的長度逐漸增加。
24. 權(quán)利要求22的方法,其中該過渡脈沖序列中的每一脈沖具有由該脈沖寬度和頻率特征定義的用于激勵該第一MOS晶體管的開啟時間和用于激勵該第二開關(guān)電路的開啟時間,并且控制包括減少用于在該過渡時間段上選擇性地傳送該第一輸入信號的脈沖開啟時間;禾口增加用于在該過渡時間段上選擇性地傳送該第二輸入信號的脈沖開啟時間。
25. 權(quán)利要求22的方法,進(jìn)一步包括對該輸出信號進(jìn)行濾波。
全文摘要
本發(fā)明涉及模擬輸入信號之間的平滑切換。第一開關(guān)電路具有用于接收第一輸入信號的輸入端,并且第二開關(guān)電路具有用于接收第二輸入信號的輸入端。節(jié)點被連接以接收來自該第一和第二開關(guān)電路的輸出。濾波器具有用于接收來自該節(jié)點的未濾波的信號以產(chǎn)生輸出信號。提供一個電路以在過渡時間段選擇性地激勵該第一和第二開關(guān)電路,從而平滑過渡該第一和第二輸入信號之間的濾波器的輸出。第一和第二輸入信號的至少其中之一是時變模擬信號。該第一和第二輸入信號之間的平滑過渡具有由該電路為了交替激勵該第一和第二開關(guān)電路而輸出的脈沖的脈沖寬度和頻率特征所確定的形狀。該過渡形狀可以包括線性斜坡、S形曲線、拋物線曲線和雙曲線。
文檔編號H03K17/00GK101741357SQ20081017619
公開日2010年6月16日 申請日期2008年11月14日 優(yōu)先權(quán)日2008年11月14日
發(fā)明者G·奈德哈德特, P·柯希萊希納, 閘鋼 申請人:意法半導(dǎo)體研發(fā)(深圳)有限公司;意法半導(dǎo)體設(shè)計及應(yīng)用有限責(zé)任公司