一種基于dsp和fpga的鏈式svg控制電路的制作方法
【專利摘要】本實用新型公開了一種基于DSP和FPGA的鏈式SVG控制電路,包含主控制器、光纖收發(fā)電路、功率單元控制電路、SVG功率單元、接觸器、風扇以及開關按鈕,所述光纖收發(fā)電路包含第一端和第二端,所述主控制器包含一片DSP芯片和三片分別與之連接的FPGA芯片,所述DSP芯片分別連接開關按鈕、接觸器和風扇,所述三片F(xiàn)PGA芯片均連接光纖收發(fā)電路的第一端,光纖收發(fā)電路的第二端經功率單元控制電路與SVG功率單元連接。本實用新型采用DSP/FPGA/CPLD的組合來實現(xiàn)高精度、高速度的控制,并且采用光纖收發(fā)電路進行通信處理,因而具有很強的抗干擾能力,有利于大規(guī)模應用。
【專利說明】—種基于DSP和FPGA的鏈式SVG控制電路
【技術領域】
[0001]本實用新型屬于電力電子【技術領域】,特別涉及了一種基于DSP和FPGA的鏈式SVG控制電路。
【背景技術】
[0002]隨著經濟的高速發(fā)展,電力系統(tǒng)中的大容量感性負載、電力電子設備逐漸增多,這些設備帶來的電能質量問題日益凸顯。靜止無功發(fā)生器(SVG)作為柔性交流輸電技術下的重要裝置,是一種優(yōu)秀的無功補償裝置,具有調節(jié)速度快、體積小、輸出諧波少、在電網電壓較低時輸出電流不受影響、不會和系統(tǒng)阻抗發(fā)生諧振等特點,因而受到廣泛關注。
[0003]其中,鏈式SVG成為研究的熱點,因為鏈式SVG通過多電平技術減少輸出諧波、降低開關頻率;采用串聯(lián)結構突破了電子器件的電壓限制,從而應用到高壓場合;易于實現(xiàn)模塊化生產和調試。所以鏈式SVG在智能電網下具有十分廣泛的應用前景。
[0004]傳統(tǒng)的SVG控制器的精度和運行速率都難以達到要求,且很少能有效抑制強電對驅動信號的電磁干擾和多功率單元的信號傳輸。
實用新型內容
[0005]為了解決上述【背景技術】存在的問題,本實用新型旨在提供一種基于DSP和FPGA的鏈式SVG控制電路,以實現(xiàn)高精度、高速度的控制,并且具有很強的抗干擾能力,有利于大規(guī)模應用。
[0006]為了實現(xiàn)上述的技術目的,本實用新型的技術方案是:
[0007]一種基于DSP和FPGA的鏈式SVG控制電路,包含主控制器、光纖收發(fā)電路、功率單元控制電路、SVG功率單元、接觸器、風扇以及開關按鈕,所述光纖收發(fā)電路包含第一端和第二端,主控制器包含一片DSP芯片和三片分別與之連接的FPGA芯片,DSP芯片分別連接開關按鈕、接觸器和風扇,所述三片F(xiàn)PGA芯片均連接光纖收發(fā)電路的第一端,光纖收發(fā)電路的第二端經功率單元控制電路與SVG功率單元連接。
[0008]其中,上述功率單元控制電路包含依次連接的信號調理電路、AD轉換器以及CPLD芯片,光纖收發(fā)電路通過CPLD芯片與SVG功率單元連接,信號調理電路連接SVG功率單元。
[0009]其中,上述CPLD芯片采用EPM1270T144。
[0010]其中,上述鏈式SVG控制電路還包含觸摸屏,所述觸摸屏連接DSP芯片。
[0011]其中,上述DSP芯片采用TMS320F28335。
[0012]其中,上述FPGA芯片采用EP3C25E144C8。
[0013]本實用新型采用以上技術方案與現(xiàn)有技術相比,具有以下有益效果:
[0014]本實用新型采用DSP/FPGA/CPLD的組合來實現(xiàn)高精度、高速度的控制,并且采用光纖收發(fā)電路進行通信處理,因而具有很強的抗干擾能力,有利于大規(guī)模應用。同時,裝置安裝、運行、維護簡單方便,成本較低,具有廣闊的發(fā)展的前景?!緦@綀D】
【附圖說明】
[0015]圖1是本實用新型的結構框圖。
[0016]圖2是本實用新型的主控制器結構框圖。
[0017]圖3是本實用新型的功率單元控制電路的結構框圖。
【具體實施方式】
[0018]以下將結合附圖,對本實用新型的技術方案進行詳細說明。
[0019]如圖1所示本實用新型的結構框圖,一種基于DSP和FPGA的鏈式SVG控制電路,包含光纖收發(fā)電路、功率單元控制電路、SVG功率單元、主控制器、接觸器、風扇以及開關按鈕,所述光纖收發(fā)電路包含第一端和第二端。如圖2所示主控制器結構框圖,所述主控制器包含一片DSP芯片和三片分別與之連接的FPGA芯片,所述DSP芯片分別連接開關按鈕、接觸器和風扇,接觸器主要用于SVG與電網的通斷,風扇主要用于對功率單元的散熱。所述三片F(xiàn)PGA芯片均連接光纖收發(fā)電路的第一端,光纖收發(fā)電路的第二端經功率單元控制電路與SVG功率單元連接。DSP芯片與三片F(xiàn)PGA之間通過16位數(shù)據(jù)總線和10位地址總線進行通信,同時DSP芯片通過三個片選信號控制三片F(xiàn)PGA芯片,三片F(xiàn)PGA芯片分別對應SVG功率單元的A、B、C三相的信號采樣和故障反饋。
[0020]在本實施例中,鏈式SVG控制電路還包含觸摸屏,觸摸屏通過485接口連接DSP芯片。DSP芯片采用TMS320F28335,F(xiàn)PGA芯片采用EP3C25E144C8。如圖3所示功率單元控制電路的結構框圖,包含依次連接的信號調理電路、AD轉換器以及CPLD芯片,光纖收發(fā)電路通過CPLD芯片與SVG功率單元連接,信號調理電路連接SVG功率單元。CPLD芯片采用EPM1270T144。
[0021]本實用新型的工作原理為:
[0022]主控制器根據(jù)開關按鈕的啟閉狀態(tài)控制SVG的運行和停止,當SVG運行時,主控制器的DSP芯片采集電網和SVG功率單元的電流、電壓信號并將這些信號轉換為數(shù)字信號,DSP芯片根據(jù)這些數(shù)字信號計算出調制波并將調制波轉換成16位整型數(shù)據(jù)后通過數(shù)據(jù)總線傳送給FPGA芯片,F(xiàn)PGA芯片通過光纖收發(fā)電路將調制波發(fā)送給功率單元控制電路上的CPLD芯片,調制波與CPLD芯片產生的三角載波比較后產生PWM波,PWM加死區(qū)后輸出到SVG功率單元。另一方面,單元控制電路上的信號調理電路將SVG直流電壓、SVG交流側電流等強電信號轉換成0-3V的弱電信號供AD轉換器采樣。CPLD芯片控制AD轉換器的采樣時序和采樣周期,AD轉換器將轉換后的數(shù)字量傳送給CPLD芯片,CPLD芯片將這些數(shù)字量通過光纖收發(fā)電路傳輸給主控制器。DSP芯片通過三片F(xiàn)PGA芯片采集到SVG功率單元的工作狀態(tài)或故障信號,并根據(jù)這些信號控制接觸器和風扇的運行。本實施例還可以將數(shù)據(jù)通過觸摸屏顯示,或者通過觸摸屏向主控制器設置參數(shù)而控制SVG。
[0023]在本實施例中,DSP計算調制波、DSP開入控制和開出控制以及DSP、FPGA的數(shù)據(jù)傳輸都是本領域常見并公知的手段,這些并不是本實用新型想要保護的技術特征。
[0024]以上實施例僅為說明本實用新型的技術思想,不能以此限定本實用新型的保護范圍,凡是按照本實用新型提出的技術思想,在技術方案基礎上所做的任何改動,均落入本實用新型保護范圍之內。
【權利要求】
1.一種基于DSP和FPGA的鏈式SVG控制電路,其特征在于:該電路包含主控制器、光纖收發(fā)電路、功率單元控制電路、SVG功率單元、接觸器、風扇以及開關按鈕,所述光纖收發(fā)電路包含第一端和第二端,所述主控制器包含一片DSP芯片和三片分別與之連接的FPGA芯片,所述DSP芯片分別連接開關按鈕、接觸器和風扇,所述三片F(xiàn)PGA芯片均連接光纖收發(fā)電路的第一端,光纖收發(fā)電路的第二端經功率單元控制電路與SVG功率單元連接。
2.根據(jù)權利要求1所述一種基于DSP和FPGA的鏈式SVG控制電路,其特征在于:所述功率單元控制電路包含依次連接的信號調理電路、AD轉換器以及CPLD芯片,所述光纖收發(fā)電路通過CPLD芯片與SVG功率單元連接,所述信號調理電路連接SVG功率單元。
3.根據(jù)權利要求2所述一種基于DSP和FPGA的鏈式SVG控制電路,其特征在于:所述CPLD 芯片采用 EPM1270T144。
4.根據(jù)權利要求1至3中任意一項所述一種基于DSP和FPGA的鏈式SVG控制電路,其特征在于:還包含觸摸屏,所述觸摸屏連接DSP芯片。
5.根據(jù)權利要求1至3中任意一項所述一種基于DSP和FPGA的鏈式SVG控制電路,其特征在于:所述DSP芯片采用TMS320F28335。
6.根據(jù)權利要求1至3中任意一項所述一種基于DSP和FPGA的鏈式SVG控制電路,其特征在于:所述FPGA芯片采用EP3C25E144C8。
【文檔編號】H02J3/18GK203826969SQ201420133654
【公開日】2014年9月10日 申請日期:2014年3月24日 優(yōu)先權日:2014年3月24日
【發(fā)明者】湯一新 申請人:江蘇匯潔能電力科技有限公司