一種可用于突發(fā)模式的激光驅(qū)動(dòng)器雙閉環(huán)控制電路的制作方法
【專利摘要】本實(shí)用新型提供了一種可用于突發(fā)模式的激光驅(qū)動(dòng)器雙閉環(huán)控制電路:采用高速電流鏡和高速電流比較器的方法,檢測(cè)激光器正常發(fā)光、調(diào)制電流為高、傳輸數(shù)據(jù)為1時(shí)的第一光功率P1;采用采樣保持的方法,檢測(cè)激光器正常發(fā)光時(shí)的平均光功率Pa;所述高速電流鏡輸出兩個(gè)控制端,一個(gè)和設(shè)定的平均光功率的電壓V_Pa_set形成一個(gè)負(fù)反饋,用來(lái)控制驅(qū)動(dòng)激光器的電流中的偏置電流Ibias,形成第一閉環(huán)系統(tǒng);另一個(gè)和設(shè)定的第一光功率P1的電流I_P1_set形成一個(gè)負(fù)反饋,用來(lái)控制驅(qū)動(dòng)激光器的電流中的調(diào)制電流Imod,形成第二閉環(huán)系統(tǒng);通過(guò)第一閉環(huán)系統(tǒng)和第二閉環(huán)系統(tǒng),可以實(shí)現(xiàn)自動(dòng)調(diào)節(jié)所述偏置電流Ibias和調(diào)制電流Imod,從而可得到穩(wěn)定的第一光功率P1和平均光功率Pa。
【專利說(shuō)明】—種可用于突發(fā)模式的激光驅(qū)動(dòng)器雙閉環(huán)控制電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及光通信領(lǐng)域,尤其涉及一種激光驅(qū)動(dòng)器的控制電路。
【背景技術(shù)】
[0002]在光通信中,激光器在功率上的指標(biāo)主要有以下4個(gè):
[0003]PO,激光器正常發(fā)光,調(diào)制電流為低,表不傳輸數(shù)據(jù)為O時(shí)的功率;
[0004]Pl,激光器正常發(fā)光,調(diào)制電流為高,表示傳輸數(shù)據(jù)為I時(shí)的功率;
[0005]Pa,激光器正常發(fā)光時(shí)的平均光功率,Pa= (P1+P0)/2;
[0006]re,消光比,表征眼圖張開(kāi)度的數(shù)值,re=101og(Pl/P0).[0007]以上4個(gè)量是相關(guān)的,只要確定了其中兩個(gè),另兩個(gè)也確定了。在光通信傳輸過(guò)程中,系統(tǒng)要求保持恒定的發(fā)射平均光功率和消光比,激光驅(qū)動(dòng)器的雙閉環(huán)設(shè)計(jì)也正是要通過(guò)兩個(gè)負(fù)反饋結(jié)構(gòu)來(lái)保持這兩個(gè)量的穩(wěn)定。消光比比較難檢測(cè),在雙閉環(huán)的設(shè)計(jì)中需要檢測(cè)Pa,Pl, PO中的兩個(gè)值。而P1,PO在瞬態(tài)上是高速的信號(hào),在GP0N/EP0N系統(tǒng)中是
1.25Gbps的高速信號(hào),因此檢測(cè)電路需要是一個(gè)高速的電路。檢測(cè)激光器的發(fā)光情況都是通過(guò)激光器的背光二極管的鏡像電流來(lái)進(jìn)行。目前常用激光器這個(gè)二極管的結(jié)電容為3-20pF.背光電流通常 也只有幾百uA,這么小的電流又有這么大的電容,要還原這個(gè)高速信號(hào)是比較困難的。
[0008]現(xiàn)有雙閉環(huán)的設(shè)計(jì)有幾種方法。有一種是采用一個(gè)跨阻放大器,直接將ro電流放大成電壓信號(hào)。要把幾百uA的電流放大成幾百mV的電壓信號(hào),才能方便后面電路的處理,因此需要IK以上的跨阻。但很難設(shè)計(jì)一個(gè)輸入電容20pF左右,帶寬幾百M(fèi)HZ,又線性度很好(保證設(shè)定光功率和小光比的準(zhǔn)確性)的跨阻放大器。
實(shí)用新型內(nèi)容
[0009]本實(shí)用新型所要解決的主要技術(shù)問(wèn)題是提供一種激光驅(qū)動(dòng)器的控制電路,采用了高速電流鏡和高速電流比較器的方法來(lái)檢測(cè)Pl信號(hào),Pa信號(hào)則采用的采樣保持的方法,通過(guò)負(fù)反饋的方法確定Pl和Pa,從而可以確定PO和
[0010]為了解決上述的技術(shù)問(wèn)題,本實(shí)用新型提供了一種可用于突發(fā)模式的激光驅(qū)動(dòng)器雙閉環(huán)控制電路,主要包括:
[0011]光電二極管F1D,所述光電二極管F1D的負(fù)極與輸入電壓Vdd連接;
[0012]鏡像激光器LD,所述鏡像激光器LD的正極與所述光電二極管H)的負(fù)極連接;
[0013]第一開(kāi)關(guān)K1,所述第一開(kāi)關(guān)Kl的一端與所述鏡像激光器LD的負(fù)極連接,所述第一開(kāi)關(guān)Kl的另一端與第二開(kāi)關(guān)K2的一端連接;所述第一開(kāi)關(guān)由使能控制信號(hào)BEN控制;
[0014]第二開(kāi)關(guān)K2,所述第二開(kāi)關(guān)K2由數(shù)據(jù)輸入信號(hào)DATA控制;
[0015]高速電流鏡Icurrent_source,所述高速電流鏡Icurrent_source的一端與所述光電二極管F1D的正極連接;所述高速電流鏡Icurrent_source的另一端接地;所述高速電流鏡Icurrent_source的第一輸出端與比較控制器comp的第一輸入端連接;所述高速電流鏡Icurrent_source的第二輸出端與高速電流比較器current comp的第一輸入端連接;
[0016]比較控制器comp,所述比較控制器comp的第二輸入端與設(shè)定的平均光功率的電壓V_Pa_set連接;所述比較控制器的輸出端與第一晶體管Ml的柵極連接;
[0017]第一晶體管M1,所述第一晶體管Ml的源極接地,所述第一晶體管Ml的漏極與所述第一開(kāi)關(guān)Kl的另一端連接;
[0018]高速電流比較器current comp,所述高速電流比較器current comp的第二輸入端與設(shè)定的第一光功率Pl的電流I_Pl_set連接;所述高速電流比較器current comp的輸出端與數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的輸入端連接;
[0019]數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC,所述數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的輸出端與第二晶體管M2的柵極連接;
[0020]第二晶體管M2,所述第二晶體管M2的源極接地,所述第二晶體管M2的漏極與所述第二開(kāi)關(guān)K2的另一端連接;
[0021]所述高速電流鏡Icurrent_source主要包括:
[0022]第三晶體管M3,所述第三晶體管M3的漏極與所述光電二極管F1D的正極連接;所述第三晶體管M3的柵極與所述第三晶體管M3的漏極連接;
[0023]第一電流源II,所述第一電流源Il的一端與所述第三晶體管M3的漏極連接,所述第一電流源Ii的另一端與所述輸入電壓Vdd連接;
[0024]第四晶體管M4,所述第四晶體管M4的柵極與所述光電二極管H)的正極連接;所述第四晶體管M4的漏極與所述第三晶體管M3的源極相連;所述第四晶體管的源極與第二電流源12的一端連接,所述第二電流源12的另一端接地;
[0025]第五晶體管M5,所述第五晶體管M5的柵極與所述第三晶體管M3的柵極、所述光電二極管ro的正極連接;所述第五晶體管M5的源極與所述第三晶體管M3的源極連接;所述第五晶體管M5的漏極與第三電流源13的一端連接,所述第三電流源13的另一端與所述輸入電壓Vdd連接;
[0026]第六晶體管M6,所述第六晶體管M6的柵極與所述第四晶體管M4的源極連接;所述第六晶體管M6的源極接地;所述第六晶體管M6的漏極與所述第五晶體管M5的源極、第四電流源14的一端連接;所述第四電流源14的另一端與所述輸入電壓Vdd連接;
[0027]第七晶體管M7,所述第七晶體管M7的源極與所述輸入電壓Vdd連接;所述第七晶體管M7的漏極與所述第五晶體管M5的漏極連接;所述第七晶體管M7的柵極與所述第七晶體管M7的漏極連接;
[0028]第八晶體管M8,所述第八晶體管M8的柵極與所述第七晶體管M7的柵極連接;所述第八晶體管M8的源極與所述輸入電壓Vdd連接;
[0029]第三開(kāi)關(guān)K3,所述第三開(kāi)關(guān)K3的一端與所述第八晶體管M8的漏極連接;所述第三開(kāi)關(guān)的另一端與第二電阻R2的一端連接;所述第二電阻R2的另一端與所述比較控制器comp的第一輸入端連接;所述第三開(kāi)關(guān)K3由所述使能控制信號(hào)BEN控制;
[0030]第一電阻R1,所述第一電阻Rl的一端與所述第八晶體管M8的漏極連接;所述第一電阻Rl的另一端接地。
[0031]第一電容Cl,所述第一電容Cl的一端與所述第二電阻R2的另一端連接;所述第一電容Cl的另一端接地;[0032]第九晶體管M9,所述第九晶體管M9的柵極與所述光電二極管H)的正極連接;所述第九晶體管M9的源極與所述第五晶體管M5的源極連接;所述第九晶體管M9的漏極與第五電流源15的一端、所述高速電流比較器current comp的第一輸入端連接;所述第五電流源15的另一端與所述輸入電壓Vdd連接。
[0033]所述數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的具體結(jié)構(gòu)為:
[0034]D鎖存器,所述D鎖存器由所述使能控制信號(hào)BEN控制;所述D鎖存器與所述輸入電壓Vdd連接;所述D鎖存器的時(shí)鐘輸入端與所述高速電流比較器current comp的輸出端連接;
[0035]或非運(yùn)算器N0R,所述或非運(yùn)算器NOR的第一輸入端與所述D鎖存器的輸出端連接;所述或非運(yùn)算器的第二輸入端與所述高速電流比較器current comp的輸出端連接;
[0036]8位計(jì)算器counter,所述8位計(jì)算器counter由所述使能控制信號(hào)BEN控制;所述8位計(jì)算器的輸入端與所述或非運(yùn)算器NOR的輸出端連接;所述8位計(jì)算器的時(shí)鐘輸入端與時(shí)鐘信號(hào)CLK連接;
[0037]8位DAC,所述8位DAC的輸入端與所述8位計(jì)算器counter的輸出端連接。所述8位DAC的輸出端與所述第二晶體管M2的柵極連接。
[0038]相較于現(xiàn)有技術(shù),本實(shí)用新型具備以下有益效果:
[0039]1.對(duì)光通信激光器雙閉環(huán)的控制方式,相比單閉環(huán)的控制方式或雙開(kāi)環(huán)的控制方式,省去了做溫度查找表的麻煩,可以大大提高生產(chǎn)效率。
[0040]2.對(duì)光通信激光器雙閉環(huán)的控制方式,相比單閉環(huán)的控制方式或雙開(kāi)環(huán)的控制方式,由于采用了自動(dòng)閉環(huán)控制的方式,避免了由于激光器老化帶來(lái)的溫度查找表不準(zhǔn)確的問(wèn)題,可以在較長(zhǎng)的壽命時(shí)間內(nèi)準(zhǔn)確控制激光器的平均光功率和消光比。
【專利附圖】
【附圖說(shuō)明】
[0041]圖1為本實(shí)用新型優(yōu)選實(shí)施例整體電路圖;
[0042]圖2為本實(shí)用新型優(yōu)選實(shí)施例電流鏡部分電路圖;
[0043]圖3為本實(shí)用新型優(yōu)選實(shí)施例DSP&DAC部分電路圖;
【具體實(shí)施方式】
[0044]下文結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型做進(jìn)一步說(shuō)明。
[0045]一種可用于突發(fā)模式的激光驅(qū)動(dòng)器雙閉環(huán)控制電路,其特征在于:主要包括:
[0046]光電二極管F1D,所述光電二極管F1D的負(fù)極與輸入電壓Vdd連接;
[0047]鏡像激光器LD,所述鏡像激光器LD的正極與所述光電二極管H)的負(fù)極連接;
[0048]第一開(kāi)關(guān)K1,所述第一開(kāi)關(guān)Kl的一端與所述鏡像激光器LD的負(fù)極連接,所述第一開(kāi)關(guān)Kl的另一端與第二開(kāi)關(guān)K2的一端連接;所述第一開(kāi)關(guān)由使能控制信號(hào)BEN控制;
[0049]第二開(kāi)關(guān)K2,所述第二開(kāi)關(guān)K2由數(shù)據(jù)輸入信號(hào)DATA控制;
[0050]高速電流鏡Icurrent_source,所述高速電流鏡Icurrent_source的一端與所述光電二極管F1D的正極連接;所述高速電流鏡Icurrent_source的另一端接地;所述高速電流鏡Icurrent_source的第一輸出端與比較控制器comp的第一輸入端連接;所述高速電流鏡Icurrent_source的第二輸出端與高速電流比較器current comp的第一輸入端連接;[0051]比較控制器comp,所述比較控制器comp的第二輸入端與設(shè)定的平均光功率的電壓V_Pa_set連接;所述比較控制器的輸出端與第一晶體管Ml的柵極連接;
[0052]第一晶體管M1,所述第一晶體管Ml的源極接地,所述第一晶體管Ml的漏極與所述第一開(kāi)關(guān)Kl的另一端連接;
[0053]高速電流比較器current comp,所述高速電流比較器current comp的第二輸入端與設(shè)定的第一光功率Pl的電流I_Pl_set連接;所述高速電流比較器current comp的輸出端與數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的輸入端連接;
[0054]數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC,所述數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的輸出端與第二晶體管M2的柵極連接;
[0055]第二晶體管M2,所述第二晶體管M2的源極接地,所述第二晶體管M2的漏極與所述第二開(kāi)關(guān)K2的另一端連接;
[0056]所述高速電流鏡Icurrent_source主要包括:
[0057]第三晶體管M3,所述第三晶體管M3的漏極與所述光電二極管F1D的正極連接;所述第三晶體管M3的柵極與所述第三晶體管M3的漏極連接;
[0058]第一電流源II,所述第一電流源Il的一端與所述第三晶體管M3的漏極連接,所述第一電流源Ii的另一端與所述輸入電壓Vdd連接;
[0059]第四晶體管M4,所述第四晶體管M4的柵極與所述光電二極管H)的正極連接;所述第四晶體管M4的漏極與所述第三晶體管M3的源極相連;所述第四晶體管的源極與第二電流源12的一端連接,所述第二電流源12的另一端接地;
[0060]第五晶體管M5,所述第五晶體管M5的柵極與所述第三晶體管M3的柵極、所述光電二極管ro的正極連接;所述第五晶體管M5的源極與所述第三晶體管M3的源極連接;所述第五晶體管M5的漏極與第三電流源13的一端連接,所述第三電流源13的另一端與所述輸入電壓Vdd連接;
[0061]第六晶體管M6,所述第六晶體管M6的柵極與所述第四晶體管M4的源極連接;所述第六晶體管M6的源極接地;所述第六晶體管M6的漏極與所述第五晶體管M5的源極、第四電流源14的一端連接;所述第四電流源14的另一端與所述輸入電壓Vdd連接;
[0062]第七晶體管M7,所述第七晶體管M7的源極與所述輸入電壓Vdd連接;所述第七晶體管M7的漏極與所述第五晶體管M5的漏極連接;所述第七晶體管M7的柵極與所述第七晶體管M7的漏極連接;
[0063]第八晶體管M8,所述第八晶體管M8的柵極與所述第七晶體管M7的柵極連接;所述第八晶體管M8的源極與所述輸入電壓Vdd連接;
[0064]第三開(kāi)關(guān)K3,所述第三開(kāi)關(guān)K3的一端與所述第八晶體管M8的漏極連接;所述第三開(kāi)關(guān)的另一端與第二電阻R2的一端連接;所述第二電阻R2的另一端與所述比較控制器comp的第一輸入端連接;所述第三開(kāi)關(guān)K3由所述使能控制信號(hào)BEN控制;
[0065]第一電阻R1,所述第一電阻Rl的一端與所述第八晶體管M8的漏極連接;所述第一電阻Rl的另一端接地。
[0066]第一電容Cl,所述第一電容Cl的一端與所述第二電阻R2的另一端連接;所述第一電容Cl的另一端接地;
[0067]第九晶體管M9,所述第九晶體管M9的柵極與所述光電二極管H)的正極連接;所述第九晶體管M9的源極與所述第五晶體管M5的源極連接;所述第九晶體管M9的漏極與第五電流源15的一端、所述高速電流比較器current comp的第一輸入端連接;所述第五電流源15的另一端與所述輸入電壓Vdd連接。
[0068]所述第三晶體管M3、第四晶體管M4構(gòu)成了一個(gè)電壓負(fù)反饋結(jié)構(gòu),當(dāng)所述光電二極管ro的正極電壓Vpd升高時(shí),所述第四晶體管M4為一個(gè)反向放大器件,使得所述第四晶體管M4的漏極電壓Vl降低;當(dāng)所述第四晶體管M4的漏極電壓Vl降低時(shí),所述第三晶體管M3的二極管接法會(huì)將所述光電二極管H)的正極電壓Vpd拉低,從而使得所述光電二極管PD的正極電壓Vpd處于一個(gè)穩(wěn)定的值;使得電流不需要對(duì)這個(gè)點(diǎn)的寄生電容進(jìn)行充放電,從而可以使所述第三晶體管M3、第五晶體管M5、第九晶體管M9的鏡像電流結(jié)構(gòu)達(dá)到幾百M(fèi)HZ的帶寬,將流過(guò)所述第三晶體管M3的電流完整地鏡像到所述第五晶體管M5,第九晶體管M9。
[0069]在一個(gè)突發(fā)的系統(tǒng)中,激光器的發(fā)光由所述使能控制信號(hào)BEN控制,所述第五晶體管M4的鏡像電流再經(jīng)過(guò)所述第八晶體管M8和第七晶體管M7的鏡像電路后,經(jīng)過(guò)一個(gè)采樣保持和濾波電路,得到一個(gè)電SV_Pa.。所述采樣保持電路也是由所述是能控制信號(hào)BEN控制。所述電SV_Pa反映了所述光電二極管H)的濾波后的平均電流,將用來(lái)控制平均光功率Pa的設(shè)定。
[0070]所述第九晶體管M9得到的高速電流,和所述設(shè)定的第一光功率Pl的電流I_P1_set流入一個(gè)高速電流比較器current comp。當(dāng)所述第九晶體管M9的電流比述設(shè)定的第一光功率Pl的電流I_Pl_set小時(shí),所述高速電流比較器current comp輸出一個(gè)低電平P 1_det,當(dāng)所述第九晶體管M9的電流比述設(shè)定的第一光功率Pl的電流I_Pl_set大時(shí),所述高速電流比較器current comp輸出一個(gè)高電平Pl_det。
[0071]進(jìn)一步參考圖3,所述數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的具體結(jié)構(gòu)為:
[0072]D鎖存器,所述D鎖存器由所述使能控制信號(hào)BEN控制;所述D鎖存器與所述輸入電壓Vdd連接;所述D鎖存器的時(shí)鐘輸入端與所述高速電流比較器current comp的輸出端連接;
[0073]或非運(yùn)算器N0R,所述或非運(yùn)算器NOR的第一輸入端與所述D鎖存器的輸出端連接;所述或非運(yùn)算器的第二輸入端與所述高速電流比較器current comp的輸出端連接;
[0074]8位計(jì)算器counter,所述8位計(jì)算器counter由所述使能控制信號(hào)BEN控制;所述8位計(jì)算器的輸入端與所述或非運(yùn)算器NOR的輸出端連接;所述8位計(jì)算器的時(shí)鐘輸入端與時(shí)鐘信號(hào)CLK連接;
[0075]8位DAC,所述8位DAC的輸入端與所述8位計(jì)算器counter的輸出端連接。所述8位DAC的輸出端與所述第二晶體管M2的柵極連接。
[0076]所述D鎖存器在每次時(shí)鐘信號(hào)CLK的上升沿到來(lái)時(shí),Reset端給出一個(gè)負(fù)載脈沖信號(hào),使所述D鎖存器復(fù)位,輸出低電平。當(dāng)所述高電平Pl_det到來(lái)時(shí),所述D鎖存器輸出高電平。所述D鎖存器的輸出端與所述Pl_det電流進(jìn)行或非運(yùn)算來(lái)控制所述8位計(jì)算器,輸出高電平時(shí)計(jì)數(shù)器加1,輸出低電平時(shí)計(jì)數(shù)器減I。從而使得所述8位DAC來(lái)控制所述調(diào)制Imod電流輸出,高電平時(shí)輸出電流減小,低電平時(shí)輸出電流增加。
[0077]以上所述,僅是本實(shí)用新型較佳實(shí)施例而已,并非對(duì)本實(shí)用新型的技術(shù)范圍作任何限制,故凡是依據(jù)本實(shí)用新型的技術(shù)實(shí)質(zhì)對(duì)以上實(shí)例所作的任何細(xì)微修改,等同變化與修飾,均仍屬于本實(shí)用新型技術(shù)方案的范圍內(nèi)。
【權(quán)利要求】
1.一種可用于突發(fā)模式的激光驅(qū)動(dòng)器雙閉環(huán)控制電路,其特征在于:主要包括: 光電二極管F1D,所述光電二極管F1D的負(fù)極與輸入電壓Vdd連接; 鏡像激光器LD,所述鏡像激光器LD的正極與所述光電二極管H)的負(fù)極連接; 第一開(kāi)關(guān)K1,所述第一開(kāi)關(guān)Kl的一端與所述鏡像激光器LD的負(fù)極連接,所述第一開(kāi)關(guān)Kl的另一端與第二開(kāi)關(guān)K2的一端連接;所述第一開(kāi)關(guān)Kl由使能控制信號(hào)BEN控制; 第二開(kāi)關(guān)K2,所述第二開(kāi)關(guān)K2由數(shù)據(jù)輸入信號(hào)DATA控制; 高速電流鏡Icurrent_source,所述高速電流鏡Icurrent_source的一端與所述光電二極管F1D的正極連接;所述高速電流鏡Icurrent_source的另一端接地;所述高速電流鏡Icurrent_source的第一輸出端與比較控制器comp的第一輸入端連接;所述高速電流鏡Icurrent_source的第二輸出端與高速電流比較器current comp的第一輸入端連接; 比較控制器comp,所述比較控制器comp的第二輸入端與設(shè)定的平均光功率的電壓V_Pa_set連接;所述比較控制器的輸出端與第一晶體管Ml的柵極連接; 第一晶體管M1,所述第一晶體管Ml的源極接地,所述第一晶體管Ml的漏極與所述第一開(kāi)關(guān)Kl的另一端連接; 高速電流比較器current comp,所述高速電流比較器current comp的第二輸入端與設(shè)定的第一光功率Pl的電流I_Pl_set連接;所述高速電流比較器current comp的輸出端與數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的輸入端連接; 數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC,所述數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的輸出端與第二晶體管M2的柵極連接; 第二晶體管M2,所述第二晶體管M2的源極接地,所述第二晶體管M2的漏極與所述第二開(kāi)關(guān)K2的另一端連接; 所述高速電流鏡Icurrent_source主要包括: 第三晶體管M3,所述第三晶體管M3的漏極與所述光電二極管H)的正極連接;所述第三晶體管M3的柵極與所述第三晶體管M3的漏極連接; 第一電流源11,所述第一電流源11的一端與所述第三晶體管M3的漏極連接,所述第一電流源Il的另一端與所述輸入電壓Vdd連接; 第四晶體管M4,所述第四晶體管M4的柵極與所述光電二極管H)的正極連接;所述第四晶體管M4的漏極與所述第三晶體管M3的源極相連;所述第四晶體管的源極與第二電流源12的一端連接,所述第二電流源12的另一端接地; 第五晶體管M5,所述第五晶體管M5的柵極與所述第三晶體管M3的柵極、所述光電二極管H)的正極連接;所述第五晶體管M5的源極與所述第三晶體管M3的源極連接;所述第五晶體管M5的漏極與第三電流源13的一端連接,所述第三電流源13的另一端與所述輸入電壓Vdd連接; 第六晶體管M6,所述第六晶體管M6的柵極與所述第四晶體管M4的源極連接;所述第六晶體管M6的源極接地;所述第六晶體管M6的漏極與所述第五晶體管M5的源極、第四電流源14的一端連接;所述第四電流源14的另一端與所述輸入電壓Vdd連接; 第七晶體管M7,所述第七晶體管M7的源極與所述輸入電壓Vdd連接;所述第七晶體管M7的漏極與所述第五晶體管M5的漏極連接;所述第七晶體管M7的柵極與所述第七晶體管M7的漏極連接;第八晶體管M8,所述第八晶體管M8的柵極與所述第七晶體管M7的柵極連接;所述第八晶體管M8的源極與所述輸入電壓Vdd連接; 第三開(kāi)關(guān)K3,所述第三開(kāi)關(guān)K3的一端與所述第八晶體管M8的漏極連接;所述第三開(kāi)關(guān)的另一端與第二電阻R2的一端連接;所述第二電阻R2的另一端與所述比較控制器comp的第一輸入端連接;所述第三開(kāi)關(guān)K3由所述使能控制信號(hào)BEN控制; 第一電阻R1,所述第一電阻Rl的一端與所述第八晶體管M8的漏極連接;所述第一電阻Rl的另一端接地; 第一電容Cl,所述第一電容Cl的一端與所述第二電阻R2的另一端連接;所述第一電容Cl的另一端接地; 第九晶體管M9,所述第九晶體管M9的柵極與所述光電二極管H)的正極連接;所述第九晶體管M9的源極與所述第五晶體管M5的源極連接;所述第九晶體管M9的漏極與第五電流源15的一端、所述高速電流比較器current comp的第一輸入端連接;所述第五電流源15的另一端與所述輸入電壓Vdd連接; 所述數(shù)字處理及模數(shù)轉(zhuǎn)換模塊DSP&DAC的具體結(jié)構(gòu)為: D鎖存器,所述D鎖存器由所述使能控制信號(hào)BEN控制;所述D鎖存器與所述輸入電壓Vdd連接;所述D鎖存器的時(shí)鐘輸入端與所述高速電流比較器current comp的輸出端連接; 或非運(yùn)算器N0R, 所述或非運(yùn)算器NOR的第一輸入端與所述D鎖存器的輸出端連接;所述或非運(yùn)算器的第二輸入端與所述高速電流比較器current comp的輸出端連接; 8位計(jì)算器counter,所述8位計(jì)算器counter由所述使能控制信號(hào)BEN控制;所述8位計(jì)算器的輸入端與所述或非運(yùn)算器NOR的輸出端連接;所述8位計(jì)算器的時(shí)鐘輸入端與時(shí)鐘信號(hào)CLK連接; 8位DAC,所述8位DAC的輸入端與所述8位計(jì)算器counter的輸出端連接;所述8位DAC的輸出端與所述第二晶體管M2的柵極連接。
【文檔編號(hào)】H01S3/10GK203760838SQ201420108951
【公開(kāi)日】2014年8月6日 申請(qǐng)日期:2014年3月11日 優(yōu)先權(quán)日:2014年3月11日
【發(fā)明者】林永輝 申請(qǐng)人:廈門優(yōu)迅高速芯片有限公司