專利名稱:可補(bǔ)償饋通電壓的液晶顯示面板的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種液晶顯示面板,尤其涉及一種可補(bǔ)償饋通電壓的液晶顯示面板。
背景技術(shù):
液晶顯示裝置具有外型輕薄、耗電量少以及無輻射污染等特性,因此已被廣泛地應(yīng)用于電腦屏幕、行動(dòng)電話、個(gè)人數(shù)字助理(PDA)、平面電視等電子產(chǎn)品上。液晶顯示裝置包含薄膜晶體管基板以及彩色濾光片基板,兩片基板之間夾置液晶材料層,借由改變液晶材料層兩端的電位差,即可改變液晶材料層內(nèi)液晶分子的旋轉(zhuǎn)角度,使得液晶材料層的透光性改變而顯示出不同的影像。請(qǐng)參考圖1,圖1為相關(guān)技術(shù)的薄膜晶體管液晶顯示面板的示意圖。顯示面板10 包含多條掃描線Gl Gm、多條數(shù)據(jù)線Sl Sn以及多個(gè)像素。每一像素包含一晶體管12、 一存儲(chǔ)電容14及一液晶電容16,晶體管12的柵極與漏極間存在一寄生電容18。以掃描線 Gl及數(shù)據(jù)線Sl連接的像素為例,晶體管12的柵極電性連接于掃描線G1,晶體管12的源極電性連接于數(shù)據(jù)線Si,晶體管12的漏極電性連接于像素電極,也就是存儲(chǔ)電容14以及液晶電容16的第一端。液晶電容16為顯示面板10的二基板夾置液晶材料層所形成的等效電容,施加于液晶電容16的第一端的電壓稱為像素電壓,存儲(chǔ)電容14用來存儲(chǔ)像素電壓直到下一次數(shù)據(jù)信號(hào)的輸入。施加于液晶電容16的第二端的電壓為共同電壓VC0M,通常存儲(chǔ)電容16的第二端的電壓Vest亦為共同電壓VC0M,有些設(shè)計(jì)者會(huì)借由調(diào)整存儲(chǔ)電容16的電壓 Vest以得到不同的顯示特性。請(qǐng)參考圖2,圖2為圖1的顯示面板10的電壓波形圖。當(dāng)掃描線電壓22由Vgl升高至Vgh時(shí),開啟晶體管12,數(shù)據(jù)線電壓M于掃描線電壓22的工作時(shí)間(duty time) Ton 內(nèi)對(duì)像素電極充電,像素電壓由Vdl升至Vdh,經(jīng)過掃描線電壓22的工作時(shí)間Ton后,掃描線電壓22下降至Vgl,此時(shí)關(guān)閉晶體管12,因此數(shù)據(jù)線無法繼續(xù)充電。當(dāng)數(shù)據(jù)線電壓M由 Vdh降為Vdl時(shí),存儲(chǔ)電容16將像素電壓保持在Vdh,使得像素電壓沈不會(huì)立刻下降至Vdl。 然而,當(dāng)掃描線電壓22由Vgh下降至Vgl時(shí),由于寄生電容18的耦合,使得像素電壓沈下拉一饋通電壓(feed-through voltage) AVp。因此,像素電壓洸與共同電壓VCOM便存在饋通電壓AVp,造成薄膜晶體管液晶顯示器的畫面閃爍(flicker)。
發(fā)明內(nèi)容
因此,本發(fā)明的一目的在于提供一種可補(bǔ)償饋通電壓(feed-through voltage)的液晶顯示面板,以解決上述的問題。本發(fā)明提供一種可補(bǔ)償饋通電壓的液晶顯示面板,包含一第一子像素、一第二子像素以及一第三子像素。該第一子像素包含一第一存儲(chǔ)電容以及一第一薄膜晶體管。該第一薄膜晶體管具有一第一端電性連接于一第一數(shù)據(jù)線,一第二端電性連接于該第一存儲(chǔ)電容,以及一控制端電性連接于一第一掃描線,該第一薄膜晶體管的溝道寬度與溝道長(zhǎng)度(W/ L)具有一第一比值。該第二子像素包含一第二存儲(chǔ)電容以及一第二薄膜晶體管。該第二薄膜晶體管具有一第一端電性連接于第一薄膜晶體管的第二端,一第二端電性連接于該第二存儲(chǔ)電容,以及一控制端電性連接于一第二掃描線,該第二薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有一第二比值。該第三子像素包含一第三存儲(chǔ)電容以及一第三薄膜晶體管。該第三薄膜晶體管具有一第一端電性連接于第二薄膜晶體管的第二端,一第二端電性連接于該第三存儲(chǔ)電容,以及一控制端電性連接于一第三掃描線,該第三薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有一第三比值。本發(fā)明另提供一種可補(bǔ)償饋通電壓的液晶顯示面板,包含一第一子像素、一第二子像素以及一第三子像素。該第一子像素包含一第一存儲(chǔ)電容以及一第一薄膜晶體管。該第一薄膜晶體管具有一第一端電性連接于一第一數(shù)據(jù)線,一第二端電性連接于該第一存儲(chǔ)電容,以及一控制端電性連接于一第一掃描線,該第一薄膜晶體管的第二端與控制端之間具有一耦合電容值以及一第一補(bǔ)償電容值。該第二子像素包含一第二存儲(chǔ)電容以及一第二薄膜晶體管。該第二薄膜晶體管具有一第一端電性連接于第一薄膜晶體管的第二端,一第二端電性連接于該第二存儲(chǔ)電容,以及一控制端電性連接于一第二掃描線,該第二薄膜晶體管的第二端與控制端之間具有該耦合電容值以及一第二補(bǔ)償電容值。該第三子像素包含一第三存儲(chǔ)電容以及一第三薄膜晶體管。該第三薄膜晶體管具有一第一端電性連接于第二薄膜晶體管的第二端,一第二端電性連接于該第三存儲(chǔ)電容,以及一控制端電性連接于一第三掃描線,該第三薄膜晶體管的第二端與控制端的耦合電容之間具有該耦合電容值。本發(fā)明提供的液晶顯示面板借由一數(shù)據(jù)線將顯示數(shù)據(jù)傳送于以的字形的排列方式的第一子像素、第二子像素以及第三子像素。液晶顯示面板借由調(diào)整該第一子像素、第二子像素以及第三子像素的薄膜晶體管的溝道寬度與溝道長(zhǎng)度的比值的比例,或調(diào)整該第一子像素、第二子像素以及第三子像素的薄膜晶體管的耦合電容值,以改善該第一子像素、第二子像素以及第三子像素的饋通電壓的差異值。
Vdl、Vdh 像素電壓電平30、60 液晶顯示面板32薄膜晶體管Gl G480 掃描線tl t3 時(shí)段W溝道寬度501,701薄膜晶體管的控制端505,705薄膜晶體管的第二端709補(bǔ)償電容值A(chǔ)Vf2、Δ Vf3
Ton作時(shí)間
31子像素
33存儲(chǔ)電容
Dl D640 數(shù)據(jù)線
601,603 區(qū)域 L溝道長(zhǎng)度
503,703薄膜晶體管的第-507,707 復(fù)晶硅層 AVfU 饋通電壓
端
ι
具體實(shí)施例方式請(qǐng)參考圖3,圖3為本發(fā)明的液晶顯示面板的像素排列的示意圖。液晶顯示面板30 包含多個(gè)子像素31,每一像素31包含一薄膜晶體管32以及一存儲(chǔ)電容33。液晶顯示面板 30的每一條數(shù)據(jù)線以的字形(zigzag)的排列方式傳送三行的子像素的顯示數(shù)據(jù)。例如, 數(shù)據(jù)線Dl用來將顯示顯示數(shù)據(jù)傳送到子像素PI、P2、P3。子像素P3的薄膜晶體管的第一端電性連接于數(shù)據(jù)線D1,子像素P3的薄膜晶體管的第二端電性連接于子像素P3的存儲(chǔ)電容,子像素P3的薄膜晶體管的控制端電性連接于掃描線G3。子像素P2的薄膜晶體管的第一端電性連接于子像素P3的薄膜晶體管的第二端,子像素P2的薄膜晶體管的第二端電性連接于子像素P2的存儲(chǔ)電容,子像素P2的薄膜晶體管的控制端電性連接于掃描線G2。子像素Pl的薄膜晶體管的第一端電性連接于子像素P2的薄膜晶體管的第二端,子像素Pl的薄膜晶體管的第二端電性連接于子像素Pl的存儲(chǔ)電容,子像素Pl的薄膜晶體管的控制端電性連接于掃描線Gl。請(qǐng)參考圖4,圖4為圖3的液晶顯示面板的操作波形圖。于時(shí)段tl,液晶顯示面板 30將顯示數(shù)據(jù)寫入子像素P1,掃描線G1、G2、G3被開啟(信號(hào)為邏輯高電平),顯示數(shù)據(jù)透過數(shù)據(jù)線D1、子像素P3的薄膜晶體管、子像素P2的薄膜晶體管以及子像素Pl的薄膜晶體管傳送到子像素Pl的存儲(chǔ)電容。于時(shí)段t2,液晶顯示面板30將顯示數(shù)據(jù)寫入子像素P2, 掃描線G2、G3被開啟,顯示數(shù)據(jù)透過數(shù)據(jù)線D1、子像素P3的薄膜晶體管以及子像素P2的薄膜晶體管傳送到子像素P2的存儲(chǔ)電容。于時(shí)段t3,液晶顯示面板30將顯示數(shù)據(jù)寫入子像素P3,掃描線G3被開啟,顯示數(shù)據(jù)透過數(shù)據(jù)線Dl以及子像素P3的薄膜晶體管傳送到子像素P3的存儲(chǔ)電容。如圖4所示,子像素Pl受到3次饋通電壓AVfll、AVfl2、AVfl3的影響,子像素P1、P2、P3的薄膜晶體管的控制端及第二端的耦合電容值分別為Cgdl、Cgd2、Cgd3,子像素P1、P2、P3的總電容值分別為(《1、(《2、(《3,掃描線的驅(qū)動(dòng)高電壓以及低電壓分別為 Vgh、Vgl,則子像素Pl的饋通電壓AVfl可表示為式(1)^^壁)x(吻-剛)式⑴ {Cn3 + Ctt2 + Cttl Ctt2 + Ctt\ Cttl) v 6 7子像素P2受到2次饋通電壓AVf21、AVf22的影響,子像素P2的饋通電壓Μ 2 可表示為式⑵
權(quán)利要求
1.一種可補(bǔ)償饋通電壓的液晶顯示面板,包含 一第一子像素,包含一第一存儲(chǔ)電容;以及一第一薄膜晶體管,具有一第一端電性連接于一第一數(shù)據(jù)線,一第二端電性連接于該第一存儲(chǔ)電容,以及一控制端電性連接于一第一掃描線,該第一薄膜晶體管的溝道寬度與溝道長(zhǎng)度(W/L)具有一第一比值; 一第二子像素,包含 一第二存儲(chǔ)電容;以及一第二薄膜晶體管,具有一第一端電性連接于第一薄膜晶體管的第二端,一第二端電性連接于該第二存儲(chǔ)電容,以及一控制端電性連接于一第二掃描線,該第二薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有一第二比值;以及一第三子像素,包含 一第三存儲(chǔ)電容;以及一第三薄膜晶體管,具有一第一端電性連接于第二薄膜晶體管的第二端,一第二端電性連接于該第三存儲(chǔ)電容,以及一控制端電性連接于一第三掃描線,該第三薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有一第三比值。
2.如權(quán)利要求1所述的液晶顯示面板,其中該第一比值大于該第二比值,且該第二比值大于該第三比值。
3.如權(quán)利要求1所述的液晶顯示面板,其中該第一薄膜晶體管、該第二薄膜晶體管以及該第三薄膜晶體管具有相同的溝道長(zhǎng)度。
4.如權(quán)利要求1所述的液晶顯示面板,其中該第一比值、該第二比值以及該第三比值的比例約為12 6 5。
5.如權(quán)利要求1所述的液晶顯示面板,其中該第三比值約為0.7。
6.如權(quán)利要求1所述的液晶顯示面板,另包含 一第四子像素,包含一第四存儲(chǔ)電容;以及一第四薄膜晶體管,具有一第一端電性連接于一第二數(shù)據(jù)線,一第二端電性連接于該第四存儲(chǔ)電容,以及一控制端電性連接于該第一掃描線,該第四薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有該第一比值; 一第五子像素,包含 一第五存儲(chǔ)電容;以及一第五薄膜晶體管,具有一第一端電性連接于第四薄膜晶體管的第二端,一第二端電性連接于該第五存儲(chǔ)電容,以及一控制端電性連接于該第二掃描線,該第五薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有該第二比值;;以及一第六子像素,包含 一第六存儲(chǔ)電容;以及一第六薄膜晶體管,具有一第一端電性連接于第五薄膜晶體管的第二端,一第二端電性連接于該第六存儲(chǔ)電容,以及一控制端電性連接于該第三掃描線,該第六薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有該第三比值。
7.如權(quán)利要求1所述的液晶顯示面板,另包含 一第七子像素,包含一第七存儲(chǔ)電容;以及一第七薄膜晶體管,具有一第一端電性連接于該第一數(shù)據(jù)線,一第二端電性連接于該第七存儲(chǔ)電容,以及一控制端電性連接于該第二掃描線,該第七薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有該第一比值; 一第八子像素,包含 一第八存儲(chǔ)電容;以及一第八薄膜晶體管,具有一第一端電性連接于第七薄膜晶體管的第二端,一第二端電性連接于該第八存儲(chǔ)電容,以及一控制端電性連接于該第三掃描線,該第八薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有該第二比值;;以及一第九子像素,包含 一第九存儲(chǔ)電容;以及一第九薄膜晶體管,具有一第一端電性連接于第八薄膜晶體管的第二端,一第二端電性連接于該第九存儲(chǔ)電容,以及一控制端電性連接于一第四掃描線,該第九薄膜晶體管的溝道寬度與溝道長(zhǎng)度具有該第三比值。
8.—種可補(bǔ)償饋通電壓的液晶顯示面板,包含 一第一子像素,包含一第一存儲(chǔ)電容;以及一第一薄膜晶體管,具有一第一端電性連接于一第一數(shù)據(jù)線,一第二端電性連接于該第一存儲(chǔ)電容,以及一控制端電性連接于一第一掃描線,該第一薄膜晶體管的第二端與控制端之間具有一耦合電容值以及一第一補(bǔ)償電容值; 一第二子像素,包含 一第二存儲(chǔ)電容;以及一第二薄膜晶體管,具有一第一端電性連接于第一薄膜晶體管的第二端,一第二端電性連接于該第二存儲(chǔ)電容,以及一控制端電性連接于一第二掃描線,該第二薄膜晶體管的第二端與控制端之間具有該耦合電容值以及一第二補(bǔ)償電容值;以及一第三子像素,包含 一第三存儲(chǔ)電容;以及一第三薄膜晶體管,具有一第一端電性連接于第二薄膜晶體管的第二端,一第二端電性連接于該第三存儲(chǔ)電容,以及一控制端電性連接于一第三掃描線,該第三薄膜晶體管的第二端與控制端的耦合電容之間具有該耦合電容值。
9.如權(quán)利要求8所述的液晶顯示面板,其中該第一補(bǔ)償電容值大于該第二補(bǔ)償電容值。
10.如權(quán)利要求8所述的液晶顯示面板,其中該第二補(bǔ)償電容值與該第一補(bǔ)償電容值的比例約為1 4至1 7。
11.如權(quán)利要求8所述的液晶顯示面板,其中該第一薄膜晶體管的第二端的線寬大于該第三薄膜晶體管的第二端的線寬以產(chǎn)生該第一補(bǔ)償電容值。
12.如權(quán)利要求8所述的液晶顯示面板,其中該第二薄膜晶體管的第二端的線寬大于該第三薄膜晶體管的第二端的線寬以產(chǎn)生該第二補(bǔ)償電容值。
13.如權(quán)利要求8所述的液晶顯示面板,另包含 一第四子像素,包含一第四存儲(chǔ)電容;以及一第四薄膜晶體管,具有一第一端電性連接于一第二數(shù)據(jù)線,一第二端電性連接于該第四存儲(chǔ)電容,以及一控制端電性連接于該第一掃描線,該第四薄膜晶體管的第二端與控制端之間具有該耦合電容值以及該第一補(bǔ)償電容值; 一第五子像素,包含 一第五存儲(chǔ)電容;以及一第五薄膜晶體管,具有一第一端電性連接于第四薄膜晶體管的第二端,一第二端電性連接于該第五存儲(chǔ)電容,以及一控制端電性連接于該第二掃描線,該第五薄膜晶體管的第二端與控制端之間具有該耦合電容值以及該第二補(bǔ)償電容值;以及一第六子像素,包含 一第六存儲(chǔ)電容;以及一第六薄膜晶體管,具有一第一端電性連接于第五薄膜晶體管的第二端,一第二端電性連接于該第六存儲(chǔ)電容,以及一控制端電性連接于該第三掃描線,該第六薄膜晶體管的第二端與控制端之間具有該耦合電容值。
14.如權(quán)利要求8所述的液晶顯示面板,另包含 一第七子像素,包含一第七存儲(chǔ)電容;以及一第七薄膜晶體管,具有一第一端電性連接于該第一數(shù)據(jù)線,一第二端電性連接于該第七存儲(chǔ)電容,以及一控制端電性連接于該第二掃描線,該第七薄膜晶體管的第二端與控制端之間具有該耦合電容值以及該第一補(bǔ)償電容值; 一第八子像素,包含 一第八存儲(chǔ)電容;以及一第八薄膜晶體管,具有一第一端電性連接于第七薄膜晶體管的第二端,一第二端電性連接于該第八存儲(chǔ)電容,以及一控制端電性連接于該第三掃描線,該第八薄膜晶體管的第二端與控制端之間具有該耦合電容值以及該第二補(bǔ)償電容值;以及一第九子像素,包含 一第九存儲(chǔ)電容;以及一第九薄膜晶體管,具有一第一端電性連接于第八薄膜晶體管的第二端,一第二端電性連接于該第九存儲(chǔ)電容,以及一控制端電性連接于一第四掃描線,該第九薄膜晶體管的第二端與控制端之間具有該耦合電容值。
全文摘要
本發(fā)明提供一種液晶顯示面板,該液晶顯示面板借由一數(shù)據(jù)線將顯示數(shù)據(jù)傳送于以的字形的排列方式的第一子像素、第二子像素以及第三子像素。該液晶顯示面板可借由將該第一子像素、第二子像素以及第三子像素的薄膜晶體管的溝道寬度與溝道長(zhǎng)度的比值調(diào)整為預(yù)設(shè)的比例,或借由將該第一子像素、第二子像素以及第三子像素的薄膜晶體管的耦合電容值增加補(bǔ)償電容值,以改善該第一子像素、第二子像素以及第三子像素的饋通電壓的差異值。
文檔編號(hào)H01L27/12GK102169264SQ20111005105
公開日2011年8月31日 申請(qǐng)日期2011年2月25日 優(yōu)先權(quán)日2010年12月30日
發(fā)明者王參群, 賴俊吉, 鄭國(guó)興, 陳昱丞, 陳晉瑋 申請(qǐng)人:友達(dá)光電股份有限公司