信號(hào)采集終端與試驗(yàn)箱數(shù)據(jù)采集系統(tǒng)的制作方法
【專利摘要】一種信號(hào)采集終端,包括處理器、信號(hào)采集接口、RS-485通訊接口和RS-232通訊接口;信號(hào)采集接口連接到處理器的I/O端口上;RS-485通訊接口連接到處理器的第二UART上;RS-232通訊接口連接到處理器的第三UART上。本實(shí)用新型還公開了試驗(yàn)箱數(shù)據(jù)采集系統(tǒng),該系統(tǒng)使用若干個(gè)信號(hào)采集終端,每個(gè)信號(hào)采集終端與1個(gè)試驗(yàn)箱對(duì)應(yīng)連接,信號(hào)采集終端的信號(hào)采集接口和RS-232通訊接口連接到試驗(yàn)箱上,RS-485通訊接口連接到RS-485網(wǎng)絡(luò)中。本實(shí)用新型可把不同廠家的試驗(yàn)箱進(jìn)行設(shè)備聯(lián)網(wǎng)、集中顯示和控制,結(jié)合大屏幕顯示,對(duì)試驗(yàn)箱關(guān)鍵運(yùn)行指標(biāo)進(jìn)行預(yù)警和報(bào)警,將大大降低值班人員的工作強(qiáng)度。
【專利說明】信號(hào)采集終端與試驗(yàn)箱數(shù)據(jù)采集系統(tǒng)
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種工控設(shè)備的采集裝置,特別是一種采用RS-485網(wǎng)絡(luò)通訊的信號(hào)采集終端;本實(shí)用新型還涉及使用前述信號(hào)采集終端的試驗(yàn)箱數(shù)據(jù)采集系統(tǒng)。
【背景技術(shù)】
[0002]在機(jī)電設(shè)備的環(huán)境與可靠性檢測(cè)、電子元器件的老化測(cè)試、電磁兼容測(cè)試中,被測(cè)設(shè)備根據(jù)試驗(yàn)大綱要求需要在試驗(yàn)箱中運(yùn)行不同周期。在測(cè)試期間,每個(gè)試驗(yàn)箱的運(yùn)行狀態(tài)都需要定時(shí)人工巡檢及記錄,還要對(duì)突然出現(xiàn)的緊急情況進(jìn)行干預(yù)處理。這種工作模式需要專人專箱一對(duì)一負(fù)責(zé),可以滿足試驗(yàn)任務(wù)少、試驗(yàn)箱數(shù)量少的情況。但面對(duì)不斷增加的試驗(yàn)箱數(shù)量和試驗(yàn)任務(wù)及在夜晚值班情況下,上述工作模式讓人手相形見絀。
[0003]試驗(yàn)箱設(shè)備臨界工作狀態(tài)的監(jiān)控,對(duì)試驗(yàn)箱系統(tǒng)的正常運(yùn)行有著關(guān)鍵的影響,對(duì)這些設(shè)備開關(guān)量信號(hào)的采集、預(yù)警及干預(yù)在實(shí)際工作中具有重要的意義。
【發(fā)明內(nèi)容】
[0004]本實(shí)用新型所要解決的技術(shù)問題是針對(duì)現(xiàn)有技術(shù)的不足,提供一種信號(hào)采集終端,把不同品牌、不同型號(hào)試驗(yàn)箱設(shè)備的狀態(tài)及運(yùn)行信息在大屏上集中顯示并提前做出故障預(yù)警,大大降低值班人員的工作強(qiáng)度。
[0005]本實(shí)用新型所要解決的另一技術(shù)問題是提供了一種使用前述信號(hào)采集終端的試驗(yàn)箱數(shù)據(jù)米集系統(tǒng)。
[0006]本實(shí)用新型所要解決的技術(shù)問題是通過以下的技術(shù)方案來實(shí)現(xiàn)的。本實(shí)用新型是一種信號(hào)采集終端,其特點(diǎn)是:包括STM32F103處理器、信號(hào)采集接口、RS-485通訊接口和RS-232通訊接口 ;
[0007]信號(hào)采集接口連接到STM32F103處理器的I/O端口上;
[0008]RS-485通訊接口連接到STM32F103處理器的第二 UART上;
[0009]RS-232通訊接口連接到STM32F103處理器的第三UART上;
[0010]所述的信號(hào)采集接口由三個(gè)相同結(jié)構(gòu)的采集模塊組成,對(duì)外提供INPUTO、INPUTl、INPUT2的采集引腳,連接到STM32F103處理器的分別為INPUT0_CPU、INPUT1_CPU、INPUT2_CPU引腳;INPUT0_CPU連接到STM32F103處理器PB12的I/O管腳;INPUT1_CPU連接到STM32F103 處理器 PB13 的 I/O 管腳;INPUT2_CPU 連接到 STM32F103 處理器 PB14 的 I/O 管腳;
[0011]所述的采集模塊由光電耦合器件Al、比較器IC1A、指示燈LEDl及電阻R1、R2、R3、R4、R5、R6組成;其中INPUTO連接到電阻Rl的一端,Rl的另一端連接至光電耦合器件Al的I管腳;Al的2管腳連接到COM ;電阻R2連接至Al的I管腳和2管腳之間;A1的3管腳連接到信號(hào)地,Al的4管腳通過電阻R3上拉至5V,并連接到比較器IClA的“ + ”輸入,IClA的輸入連接在比較電平V+,V+設(shè)定3.3V ;IC1A的輸出通過電阻R4上拉至3.3V,并連接電阻R5的一端,R5的另一端連接至INPUT0_CPU ;INPUT0_CPU和帶有限流電阻R6的LEDl連接,R6上拉至3.3V ;
[0012]所述的RS-485通訊接口由光電耦合模塊、RS-485收發(fā)器、RS-485總線抗干擾模塊和電源DC-DC組成;RS-485收發(fā)器為芯片SP485 ;
[0013]RS-485總線抗干擾模塊由總線保護(hù)元件TVS、電阻R108、R109、R110、電容C103、C104、電感L1、L2組成;
[0014]芯片SP485的8管腳連接至V_485,5管腳連接至GND_485,芯片SP485的6管腳連接至電感LI的一端,LI另一端連接至A_485,芯片SP485的7管腳連接至電感L2,L2另一端連接至B_485 ;電阻R109連接至芯片SP485的6管腳和I管腳之間;電阻R108連接至芯片SP485的7管腳和V_485之間;電阻RllO連接至芯片SP485的6管腳和GND_485之間;電容C104的一端連接至芯片SP485的7管腳,C104的另一端連接至GND_485 ;電容C103的一端連接至芯片SP485的6管腳,C103的另一端連接至GND_485 ;TVS的I管腳連接至A_485,2管腳連接至B_485,3管腳連接至GND_485 ;
[0015]光電I禹合模塊構(gòu)成了隔離電路,由高速光電稱合器件AlOl、A102、普通光電f禹合器件 A103、電阻 R101、R102、R103、R104、R105、R106、R107、及電容 C101、C102 組成;
[0016]高速光電耦合器件AlOl的6管腳通過電阻RlOl上拉至3.3V,同時(shí)和RX_CPU連接;A101的2管腳通過電阻R105連接至V_485電壓;A101的3管腳連接至芯片SP485的I管腳;A101的VCC管腳連接至3.3V,A101的GND管腳連接至信號(hào)地;電容ClOl連接至3.3V和信號(hào)地中;
[0017]A102的2管腳通過電阻R104連接至3.3V ;A102的3管腳連接至TX_CPU ;A102的6管腳通過電阻R107上拉至V_485,同時(shí)連接到SP485的4管腳;A102的VCC管腳連接至V_485,A102的GND管腳連接至GND_485 ;電容ClOl連接至V_485和GND_485中;
[0018]A103的I管腳通過電阻R102連接至3.3V,A103的2管腳連接至TX_EN_CPU,電阻R103連接至A103的I管腳和2管腳之間;A103的4管腳連接至V_485,A103的3管腳通過電阻R106下拉至GND_485,同時(shí)連接至SP485的2管腳和3管腳之間;
[0019]STM32F103處理器的UART串口的RX_CPU、TX_CPU通過光電隔離電路連接芯片SP485的R0、DI引腳,控制信號(hào)TX_EN_CPU經(jīng)過光電隔離電路去控制芯片SP485的DE和/RE引腳。
[0020]本實(shí)用新型還公開了一種試驗(yàn)箱數(shù)據(jù)采集系統(tǒng),其特點(diǎn)是,該系統(tǒng)使用若干個(gè)如以上技術(shù)方案所述的信號(hào)采集終端,每個(gè)信號(hào)采集終端與I個(gè)試驗(yàn)箱對(duì)應(yīng)連接,信號(hào)采集終端的信號(hào)采集接口和RS-232通訊接口連接到試驗(yàn)箱上,RS-485通訊接口連接到RS-485網(wǎng)絡(luò)中,不同試驗(yàn)箱采集到的信息通過RS-485網(wǎng)絡(luò)發(fā)送到中央控制室進(jìn)行集中處理。
[0021 ] 試驗(yàn)箱上的信號(hào)經(jīng)過INPUTO進(jìn)入采集模塊;C0M為試驗(yàn)箱上的公共地;當(dāng)INPUTO為高電平時(shí),指示燈LEDl點(diǎn)亮,此時(shí)光電耦合器件Al導(dǎo)通,比較器IClA的+端為低電平,比較器輸出為低電平,STM32F103處理器采集到的信號(hào)為低電平;當(dāng)INPUTO為低電平時(shí),指示燈LEDl熄滅,此時(shí)光電耦合器件Al不導(dǎo)通,比較器IClA的+端為高電平,比較器輸出為高電平,STM32F103處理器采集到的信號(hào)為高電平;
[0022]由STM32F103處理器輸出的TX_EN_CPU信號(hào)為“ I ”狀態(tài),則芯片SP485的DE和/RE引腳為“I”狀態(tài),發(fā)送器有效,接收器禁止,此時(shí)STM32F103處理器通過RS-485總線發(fā)送數(shù)據(jù)字節(jié);[0023]TX_EN_CPU信號(hào)為“0”狀態(tài),則芯片SP485的DE和/RE引腳為“O”狀態(tài),發(fā)送器禁止,接收器有效,此時(shí)STM32F103處理器接收來自RS-485總線的數(shù)據(jù)字節(jié);電阻R106和光電耦合器件A103同時(shí)構(gòu)成上電抑制電路,保證STM32F103處理器上電期間,電阻R106所連接的DE和/RE引腳處于“O”狀態(tài),避免在一個(gè)RS-485網(wǎng)絡(luò)中同時(shí)有多個(gè)收發(fā)器工作在“發(fā)送”狀態(tài),導(dǎo)致數(shù)據(jù)丟失、產(chǎn)生錯(cuò)誤,使RS-485網(wǎng)絡(luò)癱瘓;
[0024]連接至A_485弓丨腳的上拉電阻R108、連接至B_485引腳的下拉電阻Rl 10用于保證無連接的SP485芯片處于空閑狀態(tài),提供網(wǎng)絡(luò)失效保護(hù)。
[0025]本實(shí)用新型通過數(shù)據(jù)采集接口、RS-232通訊接口連接到試驗(yàn)箱設(shè)備中,利用上述兩個(gè)接口采集到試驗(yàn)箱的運(yùn)行數(shù)據(jù),通過RS-485通訊接口把采集到的運(yùn)行數(shù)據(jù)匯總到中央控制室,經(jīng)過相應(yīng)處理在大屏顯示器中顯示。
[0026]本實(shí)用新型通過RS-232接口既可采集試驗(yàn)箱的試驗(yàn)數(shù)據(jù),又可發(fā)出中央控制室的控制指令。
[0027]本實(shí)用新型通過采集接口獲取開關(guān)信號(hào)量的數(shù)據(jù),采集到高電平信號(hào)時(shí),相應(yīng)的LED燈點(diǎn)亮;采集到低電平信號(hào)時(shí),相應(yīng)的LED燈熄滅。
[0028]本實(shí)用新型設(shè)計(jì)的信號(hào)采集接口提供了對(duì)開關(guān)量信號(hào)的采集;本實(shí)用新型設(shè)計(jì)的RS-232接口提供了對(duì)試驗(yàn)箱的運(yùn)行狀態(tài)與運(yùn)行方式進(jìn)行采集和控制;本實(shí)用新型設(shè)計(jì)的RS-485的網(wǎng)絡(luò)通信模塊,和STM32F103處理器的第二 UART接口連接,提供了光電耦合隔離和上電抑制功能,實(shí)現(xiàn)了 RS-485網(wǎng)絡(luò)通信功能。
[0029]通過本實(shí)用新型設(shè)計(jì)的信號(hào)采集接口和RS-232接口采集試驗(yàn)箱的運(yùn)行狀態(tài)和試驗(yàn)數(shù)據(jù),通過RS-485網(wǎng)絡(luò)發(fā)送到中控室的大屏顯示上;通過RS-485網(wǎng)絡(luò)傳送的中控室的控制命令經(jīng)過RS-232接口發(fā)送到試驗(yàn)箱中,調(diào)整試驗(yàn)箱的運(yùn)行方式。
[0030]本實(shí)用新型的優(yōu)點(diǎn)是提供一種網(wǎng)絡(luò)化的數(shù)據(jù)采集和遠(yuǎn)程控制方式,通過本實(shí)用新型可把不同廠家的試驗(yàn)箱進(jìn)行設(shè)備聯(lián)網(wǎng)、集中顯示和控制,結(jié)合大屏幕顯示,對(duì)試驗(yàn)箱關(guān)鍵運(yùn)行指標(biāo)進(jìn)行預(yù)警和報(bào)警,將大大降低值班人員的工作強(qiáng)度,特別是針對(duì)一些不適合人員在現(xiàn)場(chǎng)的試驗(yàn)箱環(huán)境更具有使用價(jià)值。
【專利附圖】
【附圖說明】
[0031]圖1為本實(shí)用新型信號(hào)采集終端的模塊圖;
[0032]圖2為本實(shí)用新型系統(tǒng)的系統(tǒng)結(jié)構(gòu)框圖;
[0033]圖3為信號(hào)采集接口的連線圖;
[0034]圖4為RS-485通訊接口圖。
【具體實(shí)施方式】
[0035]以下參照附圖,進(jìn)一步描述本實(shí)用新型的具體技術(shù)方案,以便于本領(lǐng)域的技術(shù)人員進(jìn)一步地理解本實(shí)用新型,而不構(gòu)成對(duì)其權(quán)利的限制。
[0036]實(shí)施例1,參照?qǐng)D1、圖3-4,一種信號(hào)采集終端,包括STM32F103處理器、信號(hào)采集接口、RS-485通訊接口和RS-232通訊接口 ;
[0037]信號(hào)采集接口連接到STM32F103處理器的I/O端口上;
[0038]RS-485通訊接口連接到STM32F103處理器的第二 UART上;[0039]RS-232通訊接口連接到STM32F103處理器的第三UART上;
[0040]所述的信號(hào)采集接口由三個(gè)相同結(jié)構(gòu)的采集模塊組成,對(duì)外提供INPUTO、INPUTl、INPUT2的采集引腳,連接到STM32F103處理器的分別為INPUT0_CPU、INPUT1_CPU、INPUT2_CPU引腳;INPUT0_CPU連接到STM32F103處理器PB12的I/O管腳;INPUT1_CPU連接到STM32F103 處理器 PB13 的 I/O 管腳;INPUT2_CPU 連接到 STM32F103 處理器 PB14 的 I/O 管腳;
[0041]所述的采集模塊由光電耦合器件Al、比較器IC1A、指示燈LEDl及電阻R1、R2、R3、R4、R5、R6組成;其中INPUTO連接到電阻Rl的一端,Rl的另一端連接至光電耦合器件Al的I管腳;Al的2管腳連接到COM ;電阻R2連接至Al的I管腳和2管腳之間;A1的3管腳連接到信號(hào)地,Al的4管腳通過電阻R3上拉至5V,并連接到比較器IClA的“ + ”輸入,IClA的輸入連接在比較電平V+,V+設(shè)定3.3V ;IC1A的輸出通過電阻R4上拉至3.3V,并連接電阻R5的一端,R5的另一端連接至INPUT0_CPU ;INPUT0_CPU和帶有限流電阻R6的LEDl連接,R6上拉至3.3V ;
[0042]所述的RS-485通訊接口由光電耦合模塊、RS-485收發(fā)器、RS-485總線抗干擾模塊和電源DC-DC組成;RS-485收發(fā)器為芯片SP485 ;
[0043]RS-485總線抗干擾模塊由總線保護(hù)元件TVS、電阻R108、R109、R110、電容C103、C104、電感L1、L2組成;
[0044]芯片SP485的8管腳連接至V_485,5管腳連接至GND_485,芯片SP485的6管腳連接至電感LI的一端,LI另一端連接至A_485,芯片SP485的7管腳連接至電感L2,L2另一端連接至B_485 ;電阻R109連接至芯片SP485的6管腳和I管腳之間;電阻R108連接至芯片SP485的7管腳和V_485之間;電阻RllO連接至芯片SP485的6管腳和GND_485之間;電容C104的一端連接至芯片SP485的7管腳,C104的另一端連接至GND_485 ;電容C103的一端連接至芯片SP485的6管腳,C103的另一端連接至GND_485 ;TVS的I管腳連接至A_485,2管腳連接至B_485,3管腳連接至GND_485 ;
[0045]光電稱合模塊構(gòu)成了隔離電路,由高速光電稱合器件AlOl、A102、普通光電稱合器件 A103、電阻 R101、R102、R103、R104、R105、R106、R107、及電容 C101、C102 組成;
[0046]高速光電耦合器件AlOl的6管腳通過電阻RlOl上拉至3.3V,同時(shí)和RX_CPU連接;A101的2管腳通過電阻R105連接至V_485電壓;A101的3管腳連接至芯片SP485的I管腳;A101的VCC管腳連接至3.3V,A101的GND管腳連接至信號(hào)地;電容ClOl連接至3.3V和信號(hào)地中;
[0047]A102的2管腳通過電阻R104連接至3.3V ;A102的3管腳連接至TX_CPU ;A102的6管腳通過電阻R107上拉至V_485,同時(shí)連接到SP485的4管腳;A102的VCC管腳連接至V_485,A102的GND管腳連接至GND_485 ;電容ClOl連接至V_485和GND_485中;
[0048]A103的I管腳通過電阻R102連接至3.3V,A103的2管腳連接至TX_EN_CPU,電阻R103連接至A103的I管腳和2管腳之間;A103的4管腳連接至V_485,A103的3管腳通過電阻R106下拉至GND_485,同時(shí)連接至SP485的2管腳和3管腳之間;
[0049]STM32F103處理器的UART串口的RX_CPU、TX_CPU通過光電隔離電路連接芯片SP485的R0、DI引腳,控制信號(hào)TX_EN_CPU經(jīng)過光電隔離電路去控制芯片SP485的DE和/RE引腳。[0050] 實(shí)施例2,參照?qǐng)D2,一種試驗(yàn)箱數(shù)據(jù)采集系統(tǒng),該系統(tǒng)使用若干個(gè)如權(quán)利要求1所述的信號(hào)采集終端,每個(gè)信號(hào)采集終端與I個(gè)試驗(yàn)箱對(duì)應(yīng)連接,信號(hào)采集終端的信號(hào)采集接口和RS-232通訊接口連接到試驗(yàn)箱上,RS-485通訊接口連接到RS-485網(wǎng)絡(luò)中,不同試驗(yàn)箱采集到的信息通過RS-485網(wǎng)絡(luò)發(fā)送到中央控制室進(jìn)行集中處理;
[0051 ] 試驗(yàn)箱上的信號(hào)經(jīng)過INPUTO進(jìn)入采集模塊;C0M為試驗(yàn)箱上的公共地;當(dāng)INPUTO為高電平時(shí),指示燈LEDl點(diǎn)亮,此時(shí)光電耦合器件Al導(dǎo)通,比較器IClA的+端為低電平,比較器輸出為低電平,STM32F103處理器采集到的信號(hào)為低電平;當(dāng)INPUTO為低電平時(shí),指示燈LEDl熄滅,此時(shí)光電耦合器件Al不導(dǎo)通,比較器IClA的+端為高電平,比較器輸出為高電平,STM32F103處理器采集到的信號(hào)為高電平;
[0052]由STM32F103處理器輸出的TX_EN_CPU信號(hào)為“ I ”狀態(tài),則芯片SP485的DE和/RE引腳為“I”狀態(tài),發(fā)送器有效,接收器禁止,此時(shí)STM32F103處理器通過RS-485總線發(fā)送數(shù)據(jù)字節(jié);
[0053]TX_EN_CPU信號(hào)為“O”狀態(tài),則芯片SP485的DE和/RE引腳為“O”狀態(tài),發(fā)送器禁止,接收器有效,此時(shí)STM32F103處理器接收來自RS-485總線的數(shù)據(jù)字節(jié);電阻R106和光電耦合器件A103同時(shí)構(gòu)成上電抑制電路,保證STM32F103處理器上電期間,電阻R106所連接的DE和/RE引腳處于“O”狀態(tài),避免在一個(gè)RS-485網(wǎng)絡(luò)中同時(shí)有多個(gè)收發(fā)器工作在“發(fā)送”狀態(tài),導(dǎo)致數(shù)據(jù)丟失、產(chǎn)生錯(cuò)誤,使RS-485網(wǎng)絡(luò)癱瘓;
[0054]連接至A_485弓丨腳的上拉電阻R108、連接至B_485引腳的下拉電阻Rl 10用于保證無連接的SP485芯片處于空閑狀態(tài),提供網(wǎng)絡(luò)失效保護(hù)。
【權(quán)利要求】
1.一種信號(hào)采集終端,其特征在于:包括STM32F103處理器、信號(hào)采集接口、RS-485通訊接口和RS-232通訊接口 ; 信號(hào)采集接口連接到STM32F103處理器的I/O端口上; RS-485通訊接口連接到STM32F103處理器的第二 UART上; RS-232通訊接口連接到STM32F103處理器的第三UART上; 所述的信號(hào)采集接口由三個(gè)相同結(jié)構(gòu)的采集模塊組成,對(duì)外提供INPUTO、INPUTUINPUT2的采集引腳,連接到STM32F103處理器的分別為INPUTO_CPU、INPUT1_CPU、INPUT2_CPU引腳;INPUTO_CPU連接到STM32F103處理器PB12的I/O管腳;INPUT1_CPU連接到STM32F103 處理器 PB13 的 I/O 管腳;INPUT2_CPU 連接到 STM32F103 處理器 PB14 的 I/O 管腳; 所述的采集模塊由光電耦合器件Al、比較器IC1A、指示燈LEDl及電阻Rl、R2、R3、R4、R5、R6組成;其中INPUTO連接到電阻Rl的一端,Rl的另一端連接至光電耦合器件Al的I管腳;Al的2管腳連接到COM ;電阻R2連接至Al的I管腳和2管腳之間;A1的3管腳連接到信號(hào)地,Al的4管腳通過電阻R3上拉至5V,并連接到比較器IClA的“ + ”輸入,IClA的輸入連接在比較電平V+,V+設(shè)定3.3V ;IC1A的輸出通過電阻R4上拉至3.3V,并連接電阻R5的一端,R5的另一端連接至INPUT0_CPU ;INPUT0_CPU和帶有限流電阻R6的LEDl連接,R6上拉至3.3V ; 所述的RS-485通訊接口由光電耦合模塊、RS-485收發(fā)器、RS-485總線抗干擾模塊和電源DC-DC組成;RS-485收發(fā)器為芯片SP485 ; RS-485總線抗干擾模塊由總線保護(hù)元件TVS、電阻R108、R109、R110、電容C103、C104、電感L1、L2組成; 芯片SP485的8管腳連接至V_485,5管腳連接至GND_485,芯片SP485的6管腳連接至電感LI的一端,LI另一端連接至A_485,芯片SP485的7管腳連接至電感L2,L2另一端連接至B_485 ;電阻R109連接至芯片SP485的6管腳和7管腳之間;電阻R108連接至芯片SP485的7管腳和V_485之間;電阻RllO連接至芯片SP485的6管腳和GND_485之間;電容C104的一端連接至芯片SP485的7管腳,C104的另一端連接至GND_485 ;電容C103的一端連接至芯片SP485的6管腳,C103的另一端連接至GND_485 ;TVS的I管腳連接至A_485,2管腳連接至B_485,3管腳連接至GND_485 ; 光電稱合模塊構(gòu)成了隔離電路,由高速光電稱合器件A101、A102、普通光電稱合器件A103、電阻 R101、R102、R103、R104、R105、R106、R107、及電容 C101、C102 組成; 高速光電耦合器件AlOl的6管腳通過電阻RlOl上拉至3.3V,同時(shí)和RX_CPU連接;AlOl的2管腳通過電阻R105連接至V_485電壓;A101的3管腳連接至芯片SP485的I管腳;A101的VCC管腳連接至3.3V,AlOl的GND管腳連接至信號(hào)地;電容ClOl連接至3.3V和信號(hào)地中; A102的2管腳通過電阻R104連接至3.3V ;A102的3管腳連接至TX_CPU ;A102的6管腳通過電阻R107上拉至V_485,同時(shí)連接到SP485的4管腳;A102的VCC管腳連接至V_485,A102的GND管腳連接至GND_485 ;電容ClOl連接至V_485和GND_485中; A103的I管腳通過電阻R102連接至3.3V,A103的2管腳連接至TX_EN_CPU,電阻R103連接至A103的I管腳和2管腳之間;A103的4管腳連接至V_485,A103的3管腳通過電阻R106下拉至GND_485,同時(shí)連接至SP485的2管腳和3管腳之間; STM32F103處理器的UART串口的RX_CPU、TX_CPU通過光電隔離電路連接芯片SP485的RO, DI引腳,控制信號(hào)TX_EN_CPU經(jīng)過光電隔離電路去控制芯片SP485的DE和/RE引腳。
2.—種試驗(yàn)箱數(shù)據(jù)采集系統(tǒng),其特征在于,該系統(tǒng)使用若干個(gè)如權(quán)利要求1所述的信號(hào)采集終端,每個(gè)信號(hào)采集終端與I個(gè)試驗(yàn)箱對(duì)應(yīng)連接,信號(hào)采集終端的信號(hào)采集接口和RS-232通訊接口連接到試驗(yàn)箱上,RS-485通訊接口連接到RS-485網(wǎng)絡(luò)中,不同試驗(yàn)箱采集到的信息 通過RS-485網(wǎng)絡(luò)發(fā)送到中央控制室進(jìn)行集中處理。
【文檔編號(hào)】G08C19/30GK203490827SQ201320629649
【公開日】2014年3月19日 申請(qǐng)日期:2013年10月13日 優(yōu)先權(quán)日:2013年10月13日
【發(fā)明者】吳茂傳, 胡昌平, 朱建培, 劉燁, 楊光年, 張海瑞, 田亞麗, 陳端迎, 張桂平, 于帥, 匡海松 申請(qǐng)人:連云港杰瑞深軟科技有限公司