一種多盤位硬盤的供電電路的制作方法
【專利摘要】本實用新型實施例涉及硬盤供電技術(shù),特別涉及一種多盤位硬盤的供電電路,用于解決現(xiàn)有技術(shù)中存在的電源模塊使用時長短,失效率高,價格昂貴等問題。包括:每個電源模塊通過所述分流控制電路,分別與不同硬盤組電連接,每個硬盤組中包括至少一個硬盤,不同硬盤組中包括不同的硬盤;所述分流控制電路確定出各電源模塊工作正常時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電。使電源模塊使用時長延長,可靠性提高。
【專利說明】
一種多盤位硬盤的供電電路
技術(shù)領(lǐng)域
[0001]本實用新型涉及硬盤供電技術(shù),特別涉及一種多盤位硬盤的供電電路。
【背景技術(shù)】
[0002]在多盤位硬盤的多電源供電設(shè)計方案中,現(xiàn)有技術(shù)的單電源供電方案,在同一時刻只有一路電源給負載供電,電源模塊使用時長短,失效率高,通常電壓為12V的單個硬盤的啟動電流在2A以上,工作時的電流在IA左右,當盤位數(shù)超過8個時,硬盤部分的功耗就能達到100W,對電源模塊的穩(wěn)定和散熱要求較高。為解決這一問題,現(xiàn)有技術(shù)中在高端服務器產(chǎn)品中提出了專用冗余電源模塊,但專用冗余電源模塊價格昂貴,且元件數(shù)多,影響散熱效果,不適合應用于嵌入領(lǐng)域。因此,在環(huán)境惡劣或可靠性要求高的應用場景中,如何延長電源模塊使用時長,提高可靠性是目前需要解決的問題。
【實用新型內(nèi)容】
[0003]本實用新型的目的是提供一種多盤位硬盤的供電電路,以解決現(xiàn)有技術(shù)中存在的電源模塊使用時長短、失效率高及價格昂貴的問題。
[0004]本實用新型的目的是通過以下技術(shù)方案實現(xiàn)的:
[0005]—種多盤位硬盤的供電電路,包括:至少兩個電源模塊、以及分流控制電路;其中,
[0006]每個電源模塊通過所述分流控制電路,分別與不同硬盤組電連接,每個硬盤組中包括至少一個硬盤,不同硬盤組中包括不同的硬盤;
[0007]所述分流控制電路確定出各電源模塊工作正常時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電。
[0008]可選的,所述分流控制電路具體用于:
[0009]在判斷出任一電源模塊的輸出電壓在預設(shè)的電壓范圍內(nèi)時,確定所述任一電源模塊工作正常;
[0010]在判斷出任一電源模塊的輸出電壓超出所述電壓范圍內(nèi)時,確定所述任一電源模塊工作異常。
[0011]可選的,所述分流控制電路還用于:
[0012]在確定出所述任一電源模塊從工作異?;謴偷焦ぷ髡r,控制所述恢復工作正常的電源模塊為該電源模塊工作正常時與其電連接的硬盤組供電。
[0013]可選的,所述分流控制電路包括:
[0014]電源隔離芯片模塊、電源異常檢測模塊、信號電平轉(zhuǎn)換模塊以及電源分流及合路控制模塊;
[0015]所述電源隔離芯片模塊,用于根據(jù)每個電源模塊的輸出電壓,分別生成電源狀態(tài)指示信號,并輸出每個電源模塊對應的電源狀態(tài)指示信號到電源異常檢測模塊,其中,所述電源狀態(tài)指示信號用于指示所對應的電源模塊的輸出電壓的值是否在預設(shè)的電壓范圍內(nèi);
[0016]所述電源異常檢測模塊,用于根據(jù)所述電源隔離芯片模塊輸出的所述電源狀態(tài)指示信號,分別判斷每個電源模塊是否正常工作,并輸出供電指示信號到信號電平轉(zhuǎn)換模塊;其中,所述供電指示信號用于指示所述至少兩個電源模塊中是否有電源模塊工作異常;
[0017]所述信號電平轉(zhuǎn)換模塊,用于將所述電源異常檢測模塊輸出的所述供電指示信號轉(zhuǎn)換為電源分流及合路控制模塊能夠接收的電平信號,并輸出所述電平信號到電源分流及合路控制模塊;
[0018]所述電源分流及合路控制模塊,用于根據(jù)所述信號電平轉(zhuǎn)換模塊輸出的電平信號,確定出各電源模塊都正常工作時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電。
[0019]可選的,所述電源隔離芯片模塊包括:
[0020]第一電阻支路,用于連接任一電源模塊的輸出端,對所述任一電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到電源隔離芯片的第六引腳;
[0021]第二電阻支路,用于連接所述任一電源模塊的輸出端,對所述任一電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到所述電源隔離芯片的第五引腳;
[0022]所述電源隔離芯片,用于根據(jù)所述UV引腳的電壓信號與所述第五引腳的電壓信號,生成所述任一電源模塊對應的電源狀態(tài)指示信號,并通過所述電源隔離芯片的第十四引腳輸出所述任一電源模塊對應的電源狀態(tài)指示信號到所述電源異常檢測模塊。
[0023]可選的,所述電源異常檢測模塊包括:
[0024]與門,對輸入至所述與門的每個電源模塊對應的電源狀態(tài)指示信號進行邏輯運算,得到所述供電指示信號,并將所述供電指示信號通過第五電阻支路傳輸至所述信號電平轉(zhuǎn)換模塊。
[0025]可選的,所述信號電平轉(zhuǎn)換模塊包括:
[0026]第一三極管,所述第一三極管的基極通過第六電阻支路與所述電源異常檢測模塊的輸出端連接,所述第一三極管的集電極與第二節(jié)點相連,用于將所述電源異常檢測模塊輸出的所述供電指示信號進行極性反轉(zhuǎn);
[0027]第三開關(guān)組,所述第三開關(guān)組的輸入端分別與每個電源模塊的輸出端連接,選擇所述至少兩個電源模塊中的一個電源模塊的輸出電壓通過第七電阻支路輸出到第二三極管的集電極,使所述第二三極管的集電極輸出信號的電平與所選擇的任一電源模塊的輸出電壓的電平相等;
[0028]第二三極管,所述第二三極管的基極通過第八電阻支路與所述第二節(jié)點相連接,將所述第二節(jié)點輸出的信號進行極性轉(zhuǎn)換,輸出電源分流及合路控制模塊能夠接收的電平信號。
[0029]可選的,所述電源隔離芯片模塊還包括:第一開關(guān)組,所述第一開關(guān)組包括兩個源極相連的第一金屬氧化物半導體場效應晶體MOS管與第二 MOS管,所述第一 MOS管的漏極連接至所述第一電源隔離芯片的第十一引腳,所述第二 MOS管的漏極分別與所述第一電源隔離芯片的第十引腳和所述硬盤組相連,所述第一 MOS管與所述第二 MOS管的基極連接至所述第一電源隔離芯片的第八引腳,當所述第十一引腳電壓與所述第十引腳電壓的差值大于或等于閾值時,所述第八引腳驅(qū)動所述第一開關(guān)組導通,當所述第十一引腳電壓與所述第十引腳電壓的差值小于閾值時,所述第一開關(guān)組斷開;
[0030]所述電源分流及合路控制模塊包括:第四開關(guān)組,至少包括兩個漏極相連的第五MOS管與第六MOS管,所述第五MOS管、第六MOS管與所述信號電平轉(zhuǎn)換模塊的輸出端相連接,所述第五MOS管的源極通過第一支路與所述硬盤組相連,所述第六MOS管的源極通過第一支路與所述硬盤組相連,當所述第一開關(guān)組導通且所述第四開關(guān)組斷開時,控制至少兩個電源模塊中的每個電源模塊為與其電連接的硬盤組供電;當所述第一開關(guān)組斷開且所述第四開關(guān)組導通時,控制正常工作的電源模塊,為所述至少一個工作異常的電源模塊電連接的硬盤組供電。
[0031]可選的,每個硬盤組中的硬盤通過電連接的方式插接在硬盤背板中,所述分流控制電路與所述硬盤背板電連接。
[0032]本實用新型中包括:至少兩個電源模塊、以及分流控制電路;其中,每個電源模塊通過所述分流控制電路,分別與不同硬盤組電連接,每個硬盤組中包括至少一個硬盤,不同硬盤組中包括不同的硬盤;所述分流控制電路確定出各電源模塊工作正常時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電,從而延長電源模塊使用時長,提尚可靠性。
【附圖說明】
[0033]圖1為本實用新型實施例提供的一種多盤位硬盤的供電電路的示意圖;
[0034]圖2為本實用新型實施例提供的一種應用框圖;
[0035]圖3為本實用新型實施例提供的一種多盤位硬盤的供電電路中電源隔離芯片模塊的電路不意圖;
[0036]圖4為本實用新型實施例提供的一種多盤位硬盤的供電電路中電源異常檢測模塊、信號電平轉(zhuǎn)換模塊以及電源分流及合路控制模塊的電路示意圖。
【具體實施方式】
[0037]本實用新型通過分流控制電路控制至少兩個電源模塊為多盤位硬盤的供電方式,從而延長電源模塊使用時長,提高可靠性。
[0038]下面結(jié)合說明書附圖對本實用新型實施例作進一步詳細描述。應當理解,此處所描述的實施例僅用于說明和解釋本實用新型,并不用于限定本實用新型。
[0039]如圖1所示,本實用新型實施例提供的一種多盤位硬盤的供電電路,用于為多盤位硬盤400供電,包括:至少兩個電源模塊(第一電源模塊100和第二電源模塊200等)以及分流控制電路300。
[0040]本實用新型中每個電源模塊通過所述分流控制電路,分別與不同硬盤組電連接,每個硬盤組中包括至少一個硬盤,不同硬盤組中包括不同的硬盤;
[0041]所述分流控制電路確定出各電源模塊工作正常時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電。
[0042]其中,每個硬盤組中的硬盤可以通過電連接的方式插接在硬盤背板中,所述分流控制電路與所述硬盤背板電連接。
[0043]本實用新型中提供的一種多盤位硬盤的供電電路包括至少兩個電源模塊、以及分流控制電路;其中,每個電源模塊通過所述分流控制電路,分別與不同硬盤組電連接,每個硬盤組中包括至少一個硬盤,不同硬盤組中包括不同的硬盤;所述分流控制電路確定出各電源模塊工作正常時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電,從而延長了電源模塊的使用時長,提高了可靠性。
[0044]本實用新型實施例中,所述電源模塊為直流電源模塊。
[0045]本實用新型實施例中,硬盤組中的硬盤可以通過電連接的方式插接在硬盤背板中,由硬盤背板提供接口,以使外部電路或設(shè)備能夠通過硬盤背板提供的接口與不同硬盤組中的硬盤實現(xiàn)電連接。本實用新型實施例中不對硬盤的固定方式進行限定,也可以采用其他方式固定硬盤。
[0046]舉例說明:以兩個電源模塊為例,如圖2所示,電源模塊1(即第一電源模塊)和電源模塊2(即第二電源模塊)的輸出電壓分別記為+12Vj和+12V_2,若兩個電源模塊都正常工作時,電源模塊I給硬盤背板上一半槽位數(shù)的硬盤供電,輸入到硬盤背板的電壓記為+12V_A,控制電源模塊2給硬盤背板上另一半槽位數(shù)的硬盤供電,輸入到硬盤背板的電壓記為+12V_B,+12V_A和+12V_B分別給硬盤背板上一半槽位數(shù)的硬盤供電。
[0047]假設(shè)圖2中的電源模塊I與電源模塊2其中一個電源模塊損壞或拔出(即該電源模塊出現(xiàn)異常)時,由剩下的電源模塊給硬盤背板上的所有硬盤供電;其中,圖2中的HDD(HardDisk Drive)為硬盤驅(qū)動器,簡稱硬盤。
[0048]本實用新型中,所述分流控制電路具體用于:
[0049]在判斷出任一電源模塊的輸出電壓在預設(shè)的電壓范圍內(nèi)時,確定所述任一電源模塊工作正常;
[0050]在判斷出任一電源模塊的輸出電壓超出所述電壓范圍內(nèi)時,確定所述任一電源模塊工作異常。
[0051]本實用新型實施例中,預設(shè)的電壓范圍可以根據(jù)經(jīng)驗或仿真或應用環(huán)境進行設(shè)定,其中,超出所述電壓范圍包括小于所述電壓范圍的最小值,大于所述電壓范圍的最大值。
[0052]可選的,所述分流控制電路還用于:
[0053]在確定出所述任一電源模塊從工作異?;謴偷焦ぷ髡r,控制所述恢復工作正常的電源模塊為該電源模塊工作正常時與其電連接的硬盤組供電。
[0054]本實用新型中,可選的,所述分流控制電路包括:電源隔離芯片模塊、電源異常檢測模塊、信號電平轉(zhuǎn)換模塊以及電源分流及合路控制模塊;
[0055]所述電源隔離芯片模塊,用于根據(jù)每個電源模塊的輸出電壓,分別生成電源狀態(tài)指示信號,并輸出每個電源模塊對應的電源狀態(tài)指示信號到電源異常檢測模塊,其中,所述電源狀態(tài)指示信號用于指示所對應的電源模塊的輸出電壓的值是否在預設(shè)的電壓范圍內(nèi);
[0056]所述電源異常檢測模塊,用于根據(jù)所述電源隔離芯片模塊輸出的所述電源狀態(tài)指示信號,分別判斷每個電源模塊是否正常工作,并輸出供電指示信號到信號電平轉(zhuǎn)換模塊;其中,所述供電指示信號用于指示所述至少兩個電源模塊中是否有電源模塊工作異常;
[0057]所述信號電平轉(zhuǎn)換模塊,用于將所述電源異常檢測模塊輸出的所述供電指示信號轉(zhuǎn)換為電源分流及合路控制模塊能夠接收的電平信號,并輸出所述電平信號到電源分流及合路控制模塊;
[0058]所述電源分流及合路控制模塊,用于根據(jù)所述信號電平轉(zhuǎn)換模塊輸出的電平信號,確定出各電源模塊都正常工作時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電。
[0059]本實用新型中,可選的,所述電源隔離芯片模塊包括:
[0060]第一電阻支路,用于連接任一電源模塊的輸出端,對所述任一電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到電源隔離芯片的第六引腳;
[0061]其中,所述第六引腳即限壓指示UV引腳;
[0062]第二電阻支路,用于連接所述任一電源模塊的輸出端,對所述任一電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到所述電源隔離芯片的第五引腳;
[0063]其中,所述第五引腳即過壓指示OV引腳;
[0064]所述電源隔離芯片,用于根據(jù)所述UV引腳的電壓信號與所述OV引腳的電壓信號,生成所述任一電源模塊對應的電源狀態(tài)指示信號,并通過所述電源隔離芯片的第十四引腳輸出所述任一電源模塊對應的電源狀態(tài)指示信號到所述電源異常檢測模塊;
[0065]本實用新型實施例中包括多個電阻支路與多個電源隔離芯片,每組電阻支路與電源隔離芯片對應一個電源模塊。
[0066]下面通過一個具體實施例,以兩個電源模塊為例,對本實用新型實施例中的分流控制電路中電源隔離芯片模塊的實現(xiàn)進行詳細說明。
[0067]實施例一、本實施例中分流控制電路中的電源隔離芯片模塊包括:
[0068]第一電阻支路,用于連接所述第一電源的輸出端,對所述第一電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到第一電源隔離芯片的限壓指示UV引腳;其中,若UV引腳上檢測到高于設(shè)定電壓值,則第一電源模塊的輸出電壓大于所述硬盤背板穩(wěn)定工作時可接受最小供電電壓;若所述UV引腳上檢測到低于設(shè)定電壓值,則第一電源模塊的輸出電壓小于所述硬盤背板穩(wěn)定工作時可接受最小供電電壓;
[0069]第二電阻支路,用于連接所述第一電源模塊的輸出端,對所述第一電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到所述第一電源隔離芯片的過壓指示OV引腳;其中,若OV引腳上檢測到的電壓高于設(shè)定電壓值,則第一電源模塊的輸出電壓大于所述硬盤背板穩(wěn)定工作時可接受最最大供電電壓,所述第一隔離芯片通過所述第八引腳驅(qū)動第一開關(guān)組斷開;或,若所述OV引腳上檢測到低于設(shè)定電壓值,則第一電源模塊的輸出電壓小于所述硬盤背板穩(wěn)定工作時可接受的最大供電電壓;
[0070]其中,所述第八引腳即門Gate引腳;
[0071]所述第一電源隔離芯片,用于根據(jù)所述UV引腳的電壓信號與所述OV引腳的電壓信號,生成第一電源狀態(tài)指示信號,并通過所述第一電源隔離芯片的第十四引腳輸出所述第一電源狀態(tài)指示信號到所述電源異常檢測模塊;其中,當所述UV引腳與所述OV引腳檢測到的電壓都在預設(shè)范圍內(nèi)時,所述第一電源狀態(tài)指示信號指示所述第一電源模塊的輸出電壓的值在預設(shè)的電壓范圍內(nèi);或當所述UV引腳與所述OV引腳檢測到的電壓不在預設(shè)范圍內(nèi)時,所述第一電源狀態(tài)指示信號指示所述第一電源模塊的輸出電壓的值是不在預設(shè)的電壓范圍內(nèi);
[0072]第一開關(guān)組,所述第一開關(guān)組包括兩個源極相連的第一金屬氧化物半導體場效應晶體MOS管與第二 MOS管,所述第一 MOS管的漏極連接至所述第一電源隔離芯片的第十一引腳,所述第二 MOS管的漏極連接至所述第一電源隔離芯片的第十引腳,且與所述硬盤背板相連接,所述第一 MOS管與所述第二 MOS管的基極連接至所述第一電源隔離芯片的第八引腳,當所述第十一引腳電壓與所述第十引腳電壓的差值大于或等于閾值時,所述第八引腳驅(qū)動第一開關(guān)組導通,當所述第十一引腳電壓與所述第十引腳電壓的差值小于閾值時,所述第八引腳驅(qū)動第一開關(guān)組斷開;
[0073]第一電容支路,所述第一電容支路分別連接所述第一電源隔離芯片的第十三引腳與所述第十一引腳,通過所述第一電容支路的充放電為所述第一電源隔離芯片內(nèi)部提供供電電壓;
[0074]第二電容支路,所述第二電容支路將所述第一電源隔離芯片的第十二引腳與所述第十一引腳相連接,濾除所述第十一引腳所接外部電源上的噪聲,使得所述第一電源隔離芯片內(nèi)部電路不會被誤觸發(fā);
[0075]第五開關(guān)組,所述第五開關(guān)組的輸入端分別與所述第一電源模塊的輸出電壓以及所述第二電源模塊的輸出電壓相連接,所述第五開關(guān)組的輸出端與第一濾波電路連接,使第一電源模塊的輸出電壓或所述第二電源模塊的輸出電壓通過所述第一濾波電路輸出至所述第一電源隔離芯片的第一引腳;
[0076]第六開關(guān)組,所述第六開關(guān)組的輸入端分別與第一電源模塊的待機電源電壓以及第二電源模塊的待機電源電壓相連接,第六開關(guān)組的輸出端與第九電阻支路連接,使所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓通過第九電阻支路與所述第一電源隔離芯片的第四引腳相連接,使所述第四引腳的輸出電平與所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓的電平相同;
[0077]第十電阻支路,所述第六開關(guān)組的輸出端與第十電阻支路連接,使所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓通過第十電阻支路與所述第一電源隔離芯片的第十四引腳相連,使所述第一電源模塊狀態(tài)指示信號的輸出電平與所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓的電平相同;
[0078]第一接地支路,所述第一接地支路與所述第一電源隔離芯片的第七引腳以及第九引腳與地相連;
[0079]第三電阻支路,用于連接所述第二電源模塊的輸出端,對所述第二電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到第二電源隔離芯片的限壓指示UV引腳;若UV引腳上檢測到高于設(shè)定的電壓值,則第二電源模塊的輸出電壓大于所述硬盤背板穩(wěn)定工作時可接受最小供電電壓;或,若所述UV引腳上檢測到低于設(shè)定的電壓值,則第二電源模塊的輸出電壓小于所述硬盤背板穩(wěn)定工作時可接受最小供電電壓;
[0080]第四電阻支路,用于連接所述第二源的輸出端,對所述第二電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到所述第二電源隔離芯片的過壓指示OV引腳;若OV引腳上檢測到高于設(shè)定電壓值,則第二電源模塊的輸出電壓大于所述硬盤背板穩(wěn)定工作時可接受最最大供電電壓,所述第二隔離芯片通過第八引腳驅(qū)動第三開關(guān)管組斷開;或,若所述OV引腳上檢測到低于設(shè)定電壓值,則第二電源模塊的輸出電壓小于所述硬盤背板穩(wěn)定工作時可接受的最大供電電壓;
[0081]所述第二電源隔離芯片,用于根據(jù)所述UV引腳的電壓信號與所述OV引腳的電壓信號,生成第二電源狀態(tài)指示信號,并通過所述第二電源隔離芯片的第十四引腳輸出所述第二電源狀態(tài)指示信號到所述電源異常檢測模塊;當所述UV引腳與所述OV引腳檢測到的電壓都在預設(shè)范圍內(nèi)時,所述第二電源狀態(tài)指示信號指示所述第二電源的輸出電壓的值在預設(shè)的電壓范圍內(nèi);或當所述UV引腳與所述OV引腳檢測到的電壓不在預設(shè)范圍內(nèi)時,所述第二電源狀態(tài)指示信號指示所述第二電源模塊的輸出電壓的值是不在預設(shè)的電壓范圍內(nèi);
[0082]第二開關(guān)組,所述第二開關(guān)組包括兩個源極相連的第三MOS管與第四MOS管,所述第三MOS管的漏極連接至所述第二電源隔離芯片的第十一引腳,所述第四MOS管的漏極連接至所述第二電源隔離芯片的第十引腳,且與所述硬盤背板相連接,所述第三MOS管與所述第四MOS管的基極連接至所述第二電源隔離芯片的第八引腳,當所述第十一引腳電壓與所述第十引腳電壓的差值大于或等于閾值時,所述第八引腳驅(qū)動第二開關(guān)組導通,當所述第十一引腳電壓與所述第十引腳電壓的差值小于閾值時,所述第八引腳驅(qū)動二開關(guān)組斷開;
[0083]第三電容支路,所述第三電容支路將所述第二電源隔離芯片的第十三引腳與所述第一引腳相連接,通過所述第三電容支路的充放電為所述第二電源隔離芯片內(nèi)部與所述第八引腳連接的驅(qū)動電路提供電壓;
[0084]第四電容支路,所述第四電容支路將所述第二電源隔離芯片的第十二引腳與所述第十一引腳相連接,濾除所述第十一引腳所接外部電源上的噪聲,使得所述第二電源隔離芯片內(nèi)部電路不會被誤觸發(fā);
[0085]第七開關(guān)組,所述第七開關(guān)組的輸入端分別與所述第一電源模塊的輸出電壓以及第二電源模塊的輸出電壓相連接,所述第七開關(guān)組的輸出端與第二濾波電路連接,使第一電源模塊的輸出電壓或所述第二電源模塊的輸出電壓輸出通過所述第二濾波電路輸出至所述第二電源隔離芯片的電源第一引腳;
[0086]第八開關(guān)組,所述第八開關(guān)組的輸入端分別與第一電源模塊的待機電源電壓以及第二電源模塊的待機電源電壓相連接,第八開關(guān)組的輸出端與第七電阻支路連接,使所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓通過第十一電阻支路與所述第二電源隔離芯片的第四引腳相連接,使所述第四引腳的輸出電平與所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓的電平相同;
[0087]第十二電阻支路,所述第八開關(guān)組的輸出端與第十二電阻支路連接,使所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓通過第十二電阻支路與所述第二電源隔離芯片的第十四引腳相連,使所述第二電源狀態(tài)指示信號的輸出電平與所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓的電平相同;
[0088]第二接地支路,所述第二接地支路與所述第二電源隔離芯片的第七引腳以及第九引腳與地相連;
[0089]其中,所述第七引腳即地GND引腳;
[0090]第十三電阻支路,所述第十三電阻支路連接所述第二MOS管的漏極與地,當所述第一開關(guān)組斷開時,起到限流和提供電流卸放路徑的作用;
[0091]第五電容支路,所述第五電容支路連接所述第二MOS管的漏極和地,起到濾波的作用;
[0092]第十四電阻支路,所述第十四電阻支路連接所述第四MOS管的漏極與地,當所述第二開關(guān)組斷開時,起到限流和提供電流卸放路徑的作用;
[0093]第六電容支路,所述第六電容支路連接所述第四MOS管的漏極和地,起到濾波的作用。
[0094]本實施例中,所述第一電源模塊同時輸出+12V的電壓與+5V的電壓,所述第一電源模塊輸出的+12V的電壓即第一電源模塊輸出電壓,所述第一電源模塊輸出的+5V的電壓即第一電源模塊的待機電源電壓;所述第二電源模塊同時輸出+12V的電壓與+5V的電壓,所述第二電源模塊輸出的+12 V的電壓即第二電源模塊輸出電壓,所述第二電源模塊輸出的+5 V的電壓即第二電源模塊的待機電源電壓。其中,所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓通過第十電阻支路以及第十二電阻支路與所述電源隔離芯片中與所述第十四引腳連接的集電極開路門相連接,使所述電源隔離芯片模塊輸出的電源狀態(tài)指示信號的電平與所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓的電平相同;所述第一電源模塊的待機電源電壓或所述第二電源模塊的待機電源電壓還為所述與門供電。
[0095]本實施例中,所述設(shè)定電壓值可以為0.6V。
[0096]舉例說明:圖3為電源隔離芯片模塊的一種可選的實現(xiàn)電路,第一電源隔離芯片以TPS2410PWR為例,本實用新型對其不作限定。電源模塊I的輸出電壓記為+12V_1電壓,電源模塊2的輸出電壓記為+ 12V_2電壓,+ 12V_1電壓和+ 12V_2電壓相或后通過VDD引腳給TPS2410PWR供電,所述VDD引腳即為實施例一中所描述的第一引腳,本實用新型中通過一個組合二極管Dll來實現(xiàn)相或的功能,所述Dll即為實施例一中所描述的第五開關(guān)組,但本實用新型對其不作限定。電源狀態(tài)指示信號由0V,UV信號決定,0V、UV的內(nèi)部比較點為0.6V,R13、R15決定UV的分壓系數(shù),其中,所述電阻R13、R15組成的電阻支路即為實施例一中所描述的第一電阻支路,電阻R12、R14決定OV的分壓系數(shù),所述電阻R12、R14所組成的電阻支路即為實施例一中所描述的第二電阻支路,比如,當R12 = 10KQ ,R14 = 470Q ,R13 = 10KQ,R14 = 510 Ω 時,Uov = 0.6/0.47*( 10+0.47) = 13.4V,Uuv = 0.6/0.68*( 10+0.68) = 10.3V,其中,Uo V為OV點電壓,Uuv為UV點電壓,得到電源模塊的預設(shè)的電壓范圍是1.3V?13.4V,當電源模塊的輸出電壓大于13.4V或小于10.3V時,PG信號會拉低,指示電源異常。
[0097]Mll和M12為一對源極相連的MOS管,所述Mll和M12所組成的開關(guān)組即為實施例一中所描述的第一開關(guān)組,M12的漏極連接至第一電源隔離芯片U2的A引腳,所述A引腳即為實施例一中所描述的第十一引腳,Mll的源極連接至第一電源隔離芯片U2的C引腳,所述C引腳即為實施例一中所描述的第十引腳,Mll和M12的柵極連接至TPS2410PWR的Gate引腳,所述Gate引腳即為實施例一中所描述的第八引腳,當UA-UC>10mV,且UA滿足芯片預設(shè)的電壓范圍時,電源隔離芯片Gate引腳驅(qū)動MOS管組Mll和M12打開,從而控制電源模塊I給硬盤背板上一半槽位數(shù)的硬盤供電,此時輸入到硬盤背板的電壓記為+12V_A,其中,UA為A點電壓,UC為C點電壓。若電源模塊拔出或欠壓時,UA-UOlOmV的條件不能滿足,則MOS管組Mll和M12被斷開,防止電流倒灌;其中,輸出回路上并聯(lián)一個電阻R16,所述電阻R16所在的電阻支路即為實施例一中所描述的第十三電阻支路,若UA>UQV,則MOS管組被強制斷開,此時,R16具有限流和提供電流卸放路徑的作用,防止電源芯片損壞。
[0098]電容ClO通過充放電為TPS2410PWR內(nèi)部提供供電電壓,所述電容ClO所在的電容支路即為實施例一中所描述的第一電容支路;電容Cll濾除TPS2410PWR的A引腳所接外部電源上的噪聲,使得所述TPS241OPffR內(nèi)部電路不會被誤觸發(fā),所述電容Cl I所在的電容支路即為實施例一中所描述的第二電容支路;電容C12、C14、C15以及C16組成的支路即為實施例一中所描述的第五電容支路,該第五電容支路連接所述Mll的漏極和地,起到濾波的作用。
[0099]電源模塊I的待機電源電壓記為的+5V_STB_1,電源模塊2的待機電源電壓記為+5V_STB_2,+5V_STBj和+5V_STB_2通過一個組合二極管D112相或后,通過電阻RlO連接到TPS2410PWR的PG引腳,使TPS2410PWR輸出的PG信號與電源模塊I的待機電源電壓+5V_STB_1或電源模塊2的待機電源電壓+5V_STB_2相同;通過電阻R9連接到TPS2410PWR的FLTB引腳,使所述FLTB引腳的輸出電平與電源模塊I的待機電源電壓+5V_STB_1或電源模塊2的待機電源電壓+5V_STB_2相同;其中,所述D112即為實施例一中所描述的第六開關(guān)組,所述電阻R9所在的電阻支路即為實施例一中所描述的第九電阻支路,所述電阻RlO所在的電阻支路即為實施例一中所描述的第十電阻支路,所述PG引腳即為實施例一中所描述的第十四引腳;所述FLTB引腳即為實施例一中所描述的第四引腳。
[0100]TPS2410PWR的RSVD引腳與GND引腳通過接地支路與地相連,所述接地支路即為實施例一中所描述的第一接地支路,所述RSVD引腳即為實施例一中所描述的第九引腳,所述GND引腳即為實施例一中所描述的第七引腳。
[0101]所述第二電源隔離芯片與所述第一電源隔離芯片結(jié)構(gòu)相同,本實用新型實施例中不做描述。
[0102]本實用新型中,可選的,所述電源異常檢測模塊包括:
[0103]與門,對輸入至所述與門的每個電源模塊對應的電源狀態(tài)指示信號進行邏輯運算,得到所述供電指示信號,并將所述供電指示信號通過第五電阻支路傳輸至所述信號電平轉(zhuǎn)換模塊。
[0104]下面通過一個具體實施例,以兩個電源模塊為例,對本實用新型實施例中的分流控制電路中的電源異常檢測模塊的實現(xiàn)進行詳細說明。
[0105]實施例二、本實施例中分流控制電路中的電源異常檢測模塊,包括:
[0106]與門,對輸入至所述與門的所述第一電源狀態(tài)指示信號和所述第二電源狀態(tài)指示信號進行邏輯運算,得到所述供電指示信號,并將所述供電指示信號通過第五電阻支路傳輸至所述信號電平轉(zhuǎn)換模塊;
[0107]第九開關(guān)組,所述第九開關(guān)組的輸入端分別與所述第一電源模塊的待機電源電壓以及所述第二電源模塊的待機電源電壓相連接,所述第九開關(guān)組的輸出端至所述與門的第一引腳,為所述與門供電;
[0108]第十三電阻支路,用于連接所述與門的輸出,將所述與門輸出的供電指示信號輸出至所述第一節(jié)點,起到限流的作用。
[0109]本實用新型中,可選的,所述信號電平轉(zhuǎn)換模塊包括:
[0110]第一三極管,所述第一三極管的基極通過第六電阻支路與所述電源異常檢測模塊的輸出端連接,所述第一三極管的集電極與第二節(jié)點相連,用于將所述電源異常檢測模塊輸出的所述供電指示信號進行極性反轉(zhuǎn);
[0111]第三開關(guān)組,所述第三開關(guān)組的輸入端分別與每個電源模塊的輸出端連接,選擇所述至少兩個電源模塊中的一個電源模塊的輸出電壓通過第七電阻支路輸出到第二三極管的集電極,使所述第二三極管的集電極輸出信號的電平與所選擇的任一電源模塊的輸出電壓的電平相等;
[0112]第二三極管,所述第二三極管的基極通過第八電阻支路與所述第二節(jié)點相連接,將所述第二節(jié)點輸出的信號進行極性轉(zhuǎn)換,輸出電源分流及合路控制模塊能夠接收的電平信號。
[0113]下面通過一個具體實施例,以兩個電源模塊為例,對本實用新型實施例中的分流控制電路中的信號電平轉(zhuǎn)換模塊的實現(xiàn)進行詳細說明。
[0114]實施例三、本實施例中分流控制電路中的信號電平轉(zhuǎn)換模塊,包括:
[0115]第十四電阻支路,用于連接所述第一節(jié)點與第一三極管的基極,起到限流的作用;
[0116]第十五電阻支路,用于連接所述第九開關(guān)組的輸出端與所述第一三極管的集電極,起到限流的作用;
[0117]第七電容支路,用于連接所述第一節(jié)點與地,起到濾波的作用;
[0118]第一三極管,所述第一三極管的基極通過第六電阻支路與所述電源異常檢測模塊的輸出端連接,所述第一三極管的集電極與第二節(jié)點相連,用于將所述電源異常檢測模塊輸出的所述供電指示信號進行極性反轉(zhuǎn);
[0119]第十六電阻支路,用于連接所述第二節(jié)點與所述第二三極管的基極,起到限流的作用;
[0120]第三開關(guān)組,所述第三開關(guān)組的輸入端分別與所述第一電源模塊的輸出端和所述第二電源模塊的輸出端連接,選擇所述第一電源模塊或所述第二電源模塊,并將所選擇的第一電源模塊的輸出電壓或所述第二電源模塊的輸出電壓通過第七電阻支路輸出到第二三極管的集電極,使所述第二三極管的集電極輸出信號的電平與所選擇的第一電源模塊的輸出電壓或者所述第二電源模塊的輸出電壓的電平相等;
[0121]所述第七電阻支路,用于連接所述第三開關(guān)組的輸出端與所述第二三極管的集電極,起到限流的作用;
[0122]第二三極管,所述第二三極管的基極通過第八電阻支路與所述第二節(jié)點相連接,將所述第二節(jié)點輸出的信號進行極性轉(zhuǎn)換,輸出電源分流及合路控制模塊能夠接收的電平信號。
[0123]本實用新型中,可選的,所述電源隔離芯片模塊還包括:第一開關(guān)組,所述第一開關(guān)組包括兩個源極相連的第一金屬氧化物半導體場效應晶體MOS管與第二 MOS管,所述第一MOS管的漏極連接至所述第一電源隔離芯片的第十一引腳,所述第二 MOS管的漏極分別與所述第一電源隔離芯片的第十引腳和所述硬盤背板相連接,所述第一 MOS管與所述第二 MOS管的基極連接至所述第一電源隔離芯片的第八引腳,當所述第十一引腳電壓與所述第十引腳電壓的差值大于或等于閾值時,所述第八引腳驅(qū)動所述第一開關(guān)組導通,當所述第十一引腳電壓與所述第十引腳電壓的差值小于閾值時,所述第一開關(guān)組斷開;
[0124]其中,所述閾值與所述電源隔離芯片相關(guān),不同的電源隔離芯片具有不同的閾值。
[0125]所述電源分流及合路控制模塊包括:第四開關(guān)組,至少包括兩個漏極相連的第五MOS管與第六MOS管,所述第五MOS管、第六MOS管與所述信號電平轉(zhuǎn)換模塊的輸出端相連接,所述第五MOS管的源極通過第一支路與所述硬盤背板相連,所述第六MOS管的源極通過第二支路與所述硬盤背板相連,當所述第一開關(guān)組導通且所述第四開關(guān)組斷開時,控制至少兩個電源模塊中的每個電源模塊為與其電連接的硬盤組供電;當所述第一開關(guān)組斷開且所述第四開關(guān)組導通時,控制正常工作的電源模塊,為所述至少一個工作異常的電源模塊電連接的硬盤組供電。
[0126]下面通過一個具體實施例,以兩個電源模塊為例,對本實用新型實施例中的分流控制電路中的電源分流及合路控制模塊的實現(xiàn)進行詳細說明。
[0127]實施例四、本實施例中分流控制電路中的電源分流及合路控制模塊,包括:
[0128]第十七電阻支路,用于連接所述第二三極管的集電極與第四開關(guān)組的柵極,起到限流作用;
[0129]第四開關(guān)組,以四個漏極相連的第五MOS管、第六MOS管、第七MOS管與第八MOS管為例,所述第五MOS管、第六MOS管、第七MOS管與第八MOS管與所述信號電平轉(zhuǎn)換模塊的輸出端相連接,所述第五MOS管的源極以及第七MOS管的源極通過第一支路與所述硬盤背板相連,所述第六MOS管的源極以及所述第八MOS管的源極通過第一支路與所述硬盤背板相連,當所述第一開關(guān)組導通,所述第二開關(guān)組斷開且所述第四開關(guān)組導通時,所述第一電源模塊為所述硬盤背板的第一部分硬盤和所述硬盤背板的第二部分硬盤供電;當所述第一開關(guān)組導通,所述第二開關(guān)組導通且所述第四開關(guān)組斷開時,所述第一電源模塊為所述硬盤背板的第一部分硬盤供電,所述第二電源模塊為所述硬盤背板的第二部分硬盤供電;當所述第一開關(guān)組斷開,所述第二開關(guān)組導通且所述第四開關(guān)組導通時,所述第二電源模塊為所述硬盤背板的第一部分硬盤和所述硬盤背板的第二部分硬盤供電。
[0130]舉例說明:圖4為電源異常檢測模塊、信號電平轉(zhuǎn)換模塊和電源分流及合路控制模塊的一種可選的實現(xiàn)電路;其中,第一電源隔離芯片輸出的+12V_1_PG信號和第二電源隔離芯片輸出的+12 V_2_PG信號連接在與門UI的輸入端,+5 V_STB_1和+5V_STB_2通過共陰極二極管組件Dl給與門供電,所述Dl即為實施例二中所描述的第九開關(guān)組,當兩個電源模塊都正常工作時,第一電源隔離芯片輸出的PG信號和第二電源隔離芯片輸出的PG信號均為高,與門Ul輸出高電平,Ql基極為高,所述Ql即為實施例二中所描述的第一三極管,Ql發(fā)射結(jié)導通,Ql集電極被拉低,從而,Q2基極為低,所述Q2即實施例二中所描述的第二三極管,Q2發(fā)射結(jié)不導通,Q2集電極通過電阻R8連接到共陰極二極管組件D2的公共端,所述D2即實施例二中所描述的第三開關(guān)組,D2陽極分別與+12V_1和+12V_2連接,此時,Q2集電極為高,與之連接的P溝道MOS管(?]?03)]\11、]\12、]\0、]\14漏極為12¥,所述祖、]\12、]\0、]\14所組成的開關(guān)組即實施例二中所描述的第四開關(guān)組,其柵極和源極間的電壓小于開啟電壓,4個MOS管均不導通,因此,當兩個電源模塊都正常工作時,兩路電源獨立工作,+12V_A與+12V_B獨立給各自負載供電。
[0131]當其中一個電源模塊出現(xiàn)故障或拔掉后,該路電源對應的MOS管會斷開,對應的PG信號拉低,使得與門Ul輸出低電平,Ql基極為低電平,Ql發(fā)射結(jié)不導通,此時,Ql集電極為高電平,Q2基極為高電平,Q2發(fā)射結(jié)導通,Q2集電極為低電平,此時+12V_A對應的電源模塊失效,+ 12V_B對應的電源模塊正常工作,則PMOS M2和M4的柵極和源極間的電壓大于開啟電壓,M2和M4導通,其漏極為12V,由于Ml和M3內(nèi)部存在體二極管,所以Ml和M3的源極電壓也接近12V,其柵極和源極間的電壓也大于開啟電壓,Ml和M3會完全導通,此時,+12V_B對應的電源模塊為硬盤背板上所有硬盤供電,若+12V_B對應的電源模塊失效同理。其中,Ml、M2與M3、M4并聯(lián)是為了提高最大電流負載值,選用一對P MOS或多對P MOS并聯(lián)需要根據(jù)實際負載最大電流值進行計算。
[0132]電容C2連接所述第一節(jié)點和地,起到濾波的作用,所述電容C2所在的電容支路即實施例二中所描述的第七電容支路,所述第一節(jié)點為電阻R3所在支路、R4所在支路和電容C2所在支路的交點;所述電阻R3所在支路即實施例二中所描述的第十三電阻支路,連接Ul的輸出與所述第一節(jié)點,起到限流的作用;所述電阻R4所在支路即實施例二中所描述的第十四電阻支路,連接所述第一節(jié)點與Ql的基極,起到限流的作用。
[0133]電阻R6所在支路即為實施例二中所描述的第十五電阻支路,連接開關(guān)組Dl的輸出端與所述Ql的集電極,起到限流的作用;電阻R7所在支路即為實施例二中所描述的第十六電阻支路,連接所述第二節(jié)點與Q2的基極,起到限流的作用,其中,所述第二節(jié)點即所述電阻R6所在支路、所述電阻R7所在支路和Ql集電極的交點;電阻R8所在支路即為實施例二中所描述的第七電阻支路,連接開關(guān)組Dl的輸出端與所述Q2的集電極,起到限流的作用;電阻R9所在支路即為實施例二中所描述的第十七電阻支路,連接所述Q2的集電極與Ml、M2、M3、M4的柵極,起到限流的作用。
[0134]需要說明的是,本實用新型實施例也適用于電源模塊為多個場景,以三個電源模塊為例,三個以上電源模塊的情況與此類似,此處不再一一舉例說明。三個電源模塊分別記為電源模塊1、電源模塊2以及電源模塊3,相應的,電源隔離芯片模塊中包括三個電源隔離芯片,每個電源隔離芯片的電路連接與圖3相似,此處不再贅述,三個電源隔離芯片的輸出接入電源異常檢測模塊,由電源異常檢測模塊判斷每個電源模塊是否正常工作,并輸出供電指示信號到信號電平轉(zhuǎn)換模塊,信號電平轉(zhuǎn)換模塊將電源異常檢測模塊輸出的所述供電指示信號轉(zhuǎn)換為電源分流及合路控制模塊能夠接收的電平信號,并輸出所述電平信號到電源分流及合路控制模塊,電源分流及合路控制模塊根據(jù)所述信號電平轉(zhuǎn)換模塊輸出的電平信號,控制三個電源模塊為不同硬盤組供電。
[0135]舉例說明,假設(shè)硬盤背板上的硬盤分為三個硬盤組,在電源模塊正常工作情況下,電源模塊I為第一硬盤組供電,電源模塊2為第二硬盤組供電,電源模塊3為第三硬盤組供電,當所述電源模塊I工作異常,不能為第一硬盤組供電時,電源分流及合路控制模塊控制所述電源模塊2或所述電源模塊3為第一硬盤組供電。其中,在選擇為第一硬盤組供電的電源模塊時,電源分流及合路控制模塊可以根據(jù)電源模塊的序號從小到大的順序選擇電源模塊2為第一硬盤組供電,也可以根據(jù)電源模塊的序號從大到小的順序選擇電源模塊3為第一硬盤組供電,也可以選擇電源模塊2與電源模塊3中負荷小的電源模塊為第一硬盤組供電,本實用新型實施例對其不作限定。又如,若所述電源模塊I和所述電源模塊2工作異常,電源分流及合路控制模塊控制所述電源模塊3為第一硬盤組和第二硬盤組供電。
[0136]盡管已描述了本實用新型的優(yōu)選實施例,但本領(lǐng)域內(nèi)的技術(shù)人員一旦得知了基本創(chuàng)造性概念,則可對這些實施例作出另外的變更和修改。所以,所附權(quán)利要求意欲解釋為包括優(yōu)選實施例以及落入本實用新型范圍的所有變更和修改。
[0137]顯然,本領(lǐng)域的技術(shù)人員可以對本實用新型進行各種改動和變型而不脫離本實用新型的精神和范圍。這樣,倘若本實用新型的這些修改和變型屬于本實用新型權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本實用新型也意圖包含這些改動和變型在內(nèi)。
【主權(quán)項】
1.一種多盤位硬盤的供電電路,其特征在于,包括:至少兩個電源模塊、以及分流控制電路;其中, 每個電源模塊通過所述分流控制電路,分別與不同硬盤組電連接,每個硬盤組中包括至少一個硬盤,不同硬盤組中包括不同的硬盤; 所述分流控制電路確定出各電源模塊工作正常時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電。2.如權(quán)利要求1所述的電路,其特征在于,所述分流控制電路包括:電源隔離芯片模塊、電源異常檢測模塊、信號電平轉(zhuǎn)換模塊以及電源分流及合路控制模塊; 所述電源隔離芯片模塊,用于根據(jù)每個電源模塊的輸出電壓,分別生成電源狀態(tài)指示信號,并輸出每個電源模塊對應的電源狀態(tài)指示信號到電源異常檢測模塊,其中,所述電源狀態(tài)指示信號用于指示所對應的電源模塊的輸出電壓的值是否在預設(shè)的電壓范圍內(nèi); 所述電源異常檢測模塊,用于根據(jù)所述電源隔離芯片模塊輸出的所述電源狀態(tài)指示信號,分別判斷每個電源模塊是否正常工作,并輸出供電指示信號到信號電平轉(zhuǎn)換模塊;其中,所述供電指示信號用于指示所述至少兩個電源模塊中是否有電源模塊工作異常; 所述信號電平轉(zhuǎn)換模塊,用于將所述電源異常檢測模塊輸出的所述供電指示信號轉(zhuǎn)換為電源分流及合路控制模塊能夠接收的電平信號,并輸出所述電平信號到電源分流及合路控制模塊; 所述電源分流及合路控制模塊,用于根據(jù)所述信號電平轉(zhuǎn)換模塊輸出的電平信號,確定出各電源模塊都正常工作時,控制其為電連接的硬盤組供電;以及,確定出任一電源模塊工作異常時,控制工作正常的任一電源模塊,還為所述任一工作異常的電源模塊電連接的硬盤組供電。3.如權(quán)利要求2所述的電路,其特征在于,所述電源隔離芯片模塊包括: 第一電阻支路,用于連接任一電源模塊的輸出端,對所述任一電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到電源隔離芯片的第六引腳; 第二電阻支路,用于連接所述任一電源模塊的輸出端,對所述任一電源模塊的輸出電壓進行分壓,并將分壓后的電壓信號接入到所述電源隔離芯片的第五引腳; 所述電源隔離芯片,用于根據(jù)所述第六引腳的電壓信號與所述第五引腳的電壓信號,生成所述任一電源模塊對應的電源狀態(tài)指示信號,并通過所述電源隔離芯片的第十四引腳輸出所述任一電源模塊對應的電源狀態(tài)指示信號到所述電源異常檢測模塊。4.如權(quán)利要求2所述的電路,其特征在于,所述電源異常檢測模塊包括: 與門,對輸入至所述與門的每個電源模塊對應的電源狀態(tài)指示信號進行邏輯運算,得到所述供電指示信號,并將所述供電指示信號通過第五電阻支路傳輸至所述信號電平轉(zhuǎn)換模塊。5.如權(quán)利要求2所述的電路,其特征在于,所述信號電平轉(zhuǎn)換模塊包括: 第一三極管,所述第一三極管的基極通過第六電阻支路與所述電源異常檢測模塊的輸出端連接,所述第一三極管的集電極與第二節(jié)點相連,用于將所述電源異常檢測模塊輸出的所述供電指示信號進行極性反轉(zhuǎn); 第三開關(guān)組,所述第三開關(guān)組的輸入端分別與每個電源模塊的輸出端連接,選擇所述至少兩個電源模塊中的一個電源模塊的輸出電壓通過第七電阻支路輸出到第二三極管的集電極,使所述第二三極管的集電極輸出信號的電平與所選擇的任一電源模塊的輸出電壓的電平相等; 第二三極管,所述第二三極管的基極通過第八電阻支路與所述第二節(jié)點相連接,將所述第二節(jié)點輸出的信號進行極性轉(zhuǎn)換,輸出電源分流及合路控制模塊能夠接收的電平信號。6.如權(quán)利要求3所述的電路,其特征在于,所述電源隔離芯片模塊還包括:第一開關(guān)組,所述第一開關(guān)組包括兩個源極相連的第一 MOS管與第二 MOS管,所述第一 MOS管的漏極連接至所述第一電源隔離芯片的第十一引腳,所述第二 MOS管的漏極分別與所述第一電源隔離芯片的第十引腳和所述硬盤組相連,所述第一 MOS管與所述第二 MOS管的基極連接至所述第一電源隔離芯片的第八引腳,當所述第十一引腳電壓與所述第十引腳電壓的差值大于或等于閾值時,所述第八引腳驅(qū)動所述第一開關(guān)組導通,當所述第十引腳電壓與所述第十一引腳電壓的差值小于閾值時,所述第一開關(guān)組斷開; 所述電源分流及合路控制模塊包括:第四開關(guān)組,至少包括兩個漏極相連的第五MOS管與第六MOS管,所述第五MOS管、第六MOS管與所述信號電平轉(zhuǎn)換模塊的輸出端相連接,所述第五MOS管的源極通過第一支路與所述硬盤組相連,所述第六MOS管的源極通過第二支路與所述硬盤組相連,當所述第一開關(guān)組導通且所述第四開關(guān)組斷開時,控制至少兩個電源模塊中的每個電源模塊為與其電連接的硬盤組供電;當所述第一開關(guān)組斷開且所述第四開關(guān)組導通時,控制正常工作的電源模塊,為所述至少一個工作異常的電源模塊電連接的硬盤組供電。7.如權(quán)利要求1?6中任一所述的電路,其特征在于,每個硬盤組中的硬盤通過電連接的方式插接在硬盤背板中,所述分流控制電路與所述硬盤背板電連接。
【文檔編號】G06F1/26GK205644429SQ201620194666
【公開日】2016年10月12日
【申請日】2016年3月14日
【發(fā)明人】巴靜
【申請人】浙江大華技術(shù)股份有限公司