一種便攜式邏輯分析儀的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種電子分析設(shè)備,具體涉及一種邏輯分析儀。
【背景技術(shù)】
[0002]邏輯分析儀是數(shù)字設(shè)計(jì)驗(yàn)證與調(diào)試過(guò)程中應(yīng)用廣泛的工具,其能夠檢驗(yàn)數(shù)字電路是否正常工作,并幫助用戶(hù)查找并排除故障。每次可捕獲并顯示多個(gè)信號(hào),分析這些信號(hào)的時(shí)間關(guān)系和邏輯關(guān)系。根據(jù)硬件設(shè)備設(shè)計(jì)上的差異,目前邏輯分析儀大致可分為獨(dú)立式和需結(jié)合電腦的卡式虛擬邏輯分析儀。獨(dú)立式邏輯分析儀性能優(yōu)異,但價(jià)格昂貴,一般用戶(hù)較少使用。
【發(fā)明內(nèi)容】
[0003]本發(fā)明旨在提出一種便攜式的邏輯分析儀。
[0004]本發(fā)明的技術(shù)方案在于:
一種便攜式邏輯分析儀,由與計(jì)算機(jī)接口部分和數(shù)據(jù)采集部分組成;其中,通過(guò)為USB主控芯片完成與上位計(jì)算機(jī)的通信,數(shù)據(jù)采集部分由依次串聯(lián)的FPGA從控模塊,數(shù)據(jù)緩存模塊,數(shù)據(jù)采集模塊,電源供電模塊組成;USB主控芯片與FPGA從控模塊相連。
[0005]優(yōu)選地,所述USB主控芯片采用CY7C68013A-56PVXC,由成USB 2.0收發(fā)器、增強(qiáng)型8051微處理器、FX2以及集成I2C控制器組成。
[0006]優(yōu)選地,所述FPGA從控模塊采用的XC6SLX9-4TQ144C。
[0007]優(yōu)選地,所述數(shù)據(jù)采集模塊片是一種16位三態(tài)總線(xiàn)收發(fā)器,采用SN74LVC16245ADGGR。
[0008]或者優(yōu)選地,所述數(shù)據(jù)緩存模塊采用CMOS靜態(tài)RAM芯片IS61LV25616。
[0009]或者優(yōu)選地,所述電源供電模塊采用LM1117穩(wěn)壓芯片,提供3.3 V和1.2 V電壓。
[0010]本發(fā)明的技術(shù)效果在于:
本發(fā)明提出了基于多芯片組件(MCM)技術(shù),其可顯著的減小體積、減輕重量、同時(shí)降低成本。雖緊湊的結(jié)構(gòu)增加了電路布局和電磁兼容設(shè)計(jì)的難度,但通過(guò)合理的設(shè)計(jì)途徑解決了工程中的難點(diǎn),實(shí)現(xiàn)良好的電氣性能。
【具體實(shí)施方式】
[0011]—種便攜式邏輯分析儀,由與計(jì)算機(jī)接口部分和數(shù)據(jù)采集部分組成;其中,通過(guò)為USB主控芯片完成與上位計(jì)算機(jī)的通信,數(shù)據(jù)采集部分由依次串聯(lián)的FPGA從控模塊,數(shù)據(jù)緩存模塊,數(shù)據(jù)采集模塊,電源供電模塊組成;USB主控芯片與FPGA從控模塊相連。
[0012]其中,USB主控芯片采用CY7C68013A-56PVXC,由成USB 2.0收發(fā)器、增強(qiáng)型8051微處理器、FX2以及集成I2C控制器組成。FPGA從控模塊采用的XC6SLX9-4TQ144C。數(shù)據(jù)采集模塊片是一種16位三態(tài)總線(xiàn)收發(fā)器,采用SN74LVC16245ADGGR。數(shù)據(jù)緩存模塊采用CMOS靜態(tài)RAM芯片IS61LV25616。電源供電模塊采用LM1117穩(wěn)壓芯片,提供3.3 V和1.2 V電壓。
[0013]USB主控芯片接24 MHz晶振,PB 口接收來(lái)自于FPGA的FIFO數(shù)據(jù),15腳和16腳接USB_B型接口的D+和D-,用于向上位機(jī)發(fā)送數(shù)據(jù),同時(shí)接收上位機(jī)控制信息。I2C總線(xiàn)上接一 AT124G64 (EEPROM)用做USB程序存儲(chǔ)器。其余的引腳用于讀取FPGA的當(dāng)前狀態(tài)和發(fā)送觸發(fā)等信息給FPGA,以確定何時(shí)進(jìn)行讀取數(shù)據(jù)。
[0014]數(shù)據(jù)采集芯片采用SN74LVC16245ADGGR,是一個(gè)16位三態(tài)總線(xiàn)收發(fā)器。當(dāng)OE引腳接高電平時(shí),輸出為高阻態(tài)。當(dāng)OE為低時(shí),如果DIR引腳為低電平,則數(shù)據(jù)從B 口傳向A口,DIR為高電平時(shí),數(shù)據(jù)從A 口傳向B 口。
[0015]供電芯片選擇的是LM1117系列穩(wěn)壓芯片,有3.3 V和1.2 V。電源輸入采用的是耳機(jī)式插孔電源,輸入為5 V, I A0如果用USB供電,由于USB最大輸出電流為500 mA,因此在高速采樣時(shí)可能出現(xiàn)電流不夠的情況時(shí),可選用外接電源。
【主權(quán)項(xiàng)】
1.一種便攜式邏輯分析儀,其特征在于:由與計(jì)算機(jī)接口部分和數(shù)據(jù)采集部分組成;其中,通過(guò)為USB主控芯片完成與上位計(jì)算機(jī)的通信,數(shù)據(jù)采集部分由依次串聯(lián)的FPGA從控模塊,數(shù)據(jù)緩存模塊,數(shù)據(jù)采集模塊,電源供電模塊組成;USB主控芯片與FPGA從控模塊相連。2.如權(quán)利要求1一種便攜式邏輯分析儀,其特征在于:所述USB主控芯片采用CY7C68013A-56PVXC,由成USB 2.0收發(fā)器、增強(qiáng)型8051微處理器、FX2以及集成I2C控制器組成。3.如權(quán)利要求1一種便攜式邏輯分析儀,其特征在于:所述FPGA從控模塊采用的XC6SLX9-4TQ144C。4.權(quán)利要求1一種便攜式邏輯分析儀,其特征在于:所述數(shù)據(jù)采集模塊片是一種16位三態(tài)總線(xiàn)收發(fā)器,采用SN74LVC16245ADGGR。5.權(quán)利要求1一種便攜式邏輯分析儀,其特征在于:所述數(shù)據(jù)緩存模塊采用CMOS靜態(tài)RAM 芯片 IS61LV25616。6.權(quán)利要求1一種便攜式邏輯分析儀,其特征在于:所述電源供電模塊采用LM1117穩(wěn)壓芯片,提供3.3 V和1.2 V電壓。
【專(zhuān)利摘要】本發(fā)明涉及一種電子分析設(shè)備,具體涉及一種邏輯分析儀。一種便攜式邏輯分析儀,由與計(jì)算機(jī)接口部分和數(shù)據(jù)采集部分組成;其中,通過(guò)為USB主控芯片完成與上位計(jì)算機(jī)的通信,數(shù)據(jù)采集部分由依次串聯(lián)的FPGA從控模塊,數(shù)據(jù)緩存模塊,數(shù)據(jù)采集模塊,電源供電模塊組成;USB主控芯片與FPGA從控模塊相連。本發(fā)明提出了基于多芯片組件(MCM)技術(shù),其可顯著的減小體積、減輕重量、同時(shí)降低成本。雖緊湊的結(jié)構(gòu)增加了電路布局和電磁兼容設(shè)計(jì)的難度,但通過(guò)合理的設(shè)計(jì)途徑解決了工程中的難點(diǎn),實(shí)現(xiàn)良好的電氣性能。
【IPC分類(lèi)】G06F13/38
【公開(kāi)號(hào)】CN105630717
【申請(qǐng)?zhí)枴緾N201410575472
【發(fā)明人】王耀斌
【申請(qǐng)人】陜西高新能源發(fā)展有限公司
【公開(kāi)日】2016年6月1日
【申請(qǐng)日】2014年10月25日