技術(shù)總結(jié)
本發(fā)明公開了一種基于可編程器件的冗余容錯(cuò)計(jì)算機(jī)數(shù)據(jù)同步電路,包括接線端子,所述接線端子的一端連接有電容C6的一端,所述電容C6的一端連接有二極管D4的一端,且電容C6的一端連接有二極管D5的一端,所述電容C6的另一端連接有二極管D5的另一端,且電容C6的另一端連接有二極管D6的一端,所述電容C6的一端連接有電容C7的一端,所述二極管D4的另一端連接有二極管D7的一端,且二極管D4的另一端連接有電容C2的一端,所述二極管D4的另一端連接有電阻RF的一端。本發(fā)明結(jié)構(gòu)簡單,生產(chǎn)成本低,能夠保證冗余電路或者容錯(cuò)電路工作狀態(tài),同時(shí)能夠避免冗余電路或者容錯(cuò)電路受到噪聲干擾,滿足人們的需求。
技術(shù)研發(fā)人員:劉合安
受保護(hù)的技術(shù)使用者:湖南城市學(xué)院
文檔號(hào)碼:201710099452
技術(shù)研發(fā)日:2017.02.23
技術(shù)公布日:2017.05.24