本實(shí)用新型涉及數(shù)據(jù)加解密領(lǐng)域,具體提供一種基于國(guó)產(chǎn)FPGA芯片的加解密電路板。
背景技術(shù):
隨著信息化建設(shè)的提速,社會(huì)在信息時(shí)代中的變化正在加劇。尤其是最近兩年,關(guān)于國(guó)與國(guó)之間的信息安全相關(guān)新聞層出不窮,國(guó)際信息安全態(tài)勢(shì)越來(lái)越嚴(yán)峻,同時(shí)世界各國(guó)也越來(lái)越重視信息安全,并且均已上升到國(guó)家安全戰(zhàn)略的重要組成部分。現(xiàn)階段看來(lái),網(wǎng)絡(luò)攻擊是對(duì)國(guó)家的主要威脅之一,西方國(guó)家已經(jīng)開始為爭(zhēng)奪網(wǎng)絡(luò)空間地位進(jìn)行部署和行動(dòng)。
在中國(guó)方面,不可否認(rèn)的一點(diǎn)是即使國(guó)家不斷出臺(tái)各種法律法規(guī)來(lái)對(duì)IT設(shè)備采購(gòu)進(jìn)行約束,但是在IT系統(tǒng)中的關(guān)鍵技術(shù)和零部件仍然受制于國(guó)外。而國(guó)產(chǎn)首先可以做到自主可控,是目前本領(lǐng)域技術(shù)人員需要解決的技術(shù)難題之一。
技術(shù)實(shí)現(xiàn)要素:
本實(shí)用新型的技術(shù)任務(wù)是針對(duì)上述現(xiàn)有技術(shù)的不足,提供一種基于國(guó)產(chǎn)FPGA芯片的加解密電路板。
本實(shí)用新型的技術(shù)任務(wù)是按以下方式實(shí)現(xiàn)的:
一種基于國(guó)產(chǎn)FPGA芯片的加解密電路板,包括FPGA芯片、處理器,其特點(diǎn)是FPGA芯片與處理器之間通過(guò)PCIE總線連接,F(xiàn)PGA芯片通過(guò)LVDS接口與兩個(gè)smq芯片連接,處理器與ram存儲(chǔ)器、ssd固態(tài)硬盤相連接,F(xiàn)PGA芯片、處理器同時(shí)與CPCI連接器相連接。
上述加解密電路板能夠使用CPCI連接器與底板連接,通過(guò)CPCI連接器進(jìn)行數(shù)據(jù)輸入和輸出;FPGA芯片使用LVDS高速總線與smq芯片相連接,完成加解密和數(shù)據(jù)傳輸?shù)墓δ堋?/p>
FPGA芯片優(yōu)選通過(guò)RapidIO接口與CPCI連接器相連接。
所述FPGA芯片優(yōu)選為國(guó)產(chǎn)FPGA XC7A200T芯片。
所述smq芯片優(yōu)選為國(guó)產(chǎn)FPGA SMQ2V6000FF1152芯片。
與現(xiàn)有技術(shù)相比,本實(shí)用新型的基于國(guó)產(chǎn)FPGA芯片的加解密電路板具有以下突出的實(shí)質(zhì)性特點(diǎn):
(一)數(shù)據(jù)傳輸速度高;
(二)使用FPGA+smq的加解密電路不占用主系統(tǒng)的硬件資源,處理速度快且數(shù)據(jù)安全性高。
附圖說(shuō)明
圖1是本實(shí)用新型加解密電路板的結(jié)構(gòu)示意圖。
具體實(shí)施方式
下面將結(jié)合說(shuō)明書附圖和實(shí)施例,對(duì)本實(shí)用新型的基于國(guó)產(chǎn)FPGA芯片的加解密電路板作進(jìn)一步詳細(xì)說(shuō)明。
如附圖1所示,本實(shí)用新型的基于國(guó)產(chǎn)FPGA芯片的加解密電路板主要由FPGA芯片、SMQ芯片、Intel ATOM處理器、ram存儲(chǔ)器、ssd固態(tài)硬盤及CPCI連接器構(gòu)成。
FPGA芯片與Intel ATOM處理器之間通過(guò)PCIE總線連接。FPGA芯片通過(guò)LVDS接口與兩個(gè)smq芯片連接。Intel ATOM處理器與ram存儲(chǔ)器、ssd固態(tài)硬盤相連接。FPGA芯片、Intel ATOM處理器還同時(shí)與CPCI連接器相連接。
所述FPGA芯片采用國(guó)產(chǎn)FPGA XC7A200T芯片;SMQ芯片采用國(guó)產(chǎn)FPGA SMQ2V6000FF1152芯片。
上述電路板使用CPCI連接器與底板連接,電源從底板通過(guò)CPCI連接器供給,使用12V、5V、3.3V四種電壓輸入;使用高速CPCI連接器通過(guò)RapidIO信號(hào)通過(guò)底板與系統(tǒng)其他板卡通信;FPGA芯片與Intel ATOM處理器之間通過(guò)PCIE總線交互數(shù)據(jù)。
如果外部通過(guò)USB口或者網(wǎng)絡(luò)傳輸?shù)臄?shù)據(jù)需要加解密,Intel ATOM處理器會(huì)調(diào)用PCIE接口使用由FPGA和兩個(gè)SMQ芯片組成的加解密電路進(jìn)行加解密工作,加密或者解密的數(shù)據(jù)可以根據(jù)設(shè)置通過(guò)PCIE信號(hào)回傳至SSD固態(tài)硬盤中存儲(chǔ),也可以通過(guò)RapidIO接口、CPCI連接器向外輸出至其他高速存儲(chǔ)設(shè)備中。