1.一種嵌入式獨(dú)立聲音處理單元,其特征在于:包括聲音數(shù)據(jù)處理模塊和RAM,所述聲音數(shù)據(jù)處理模塊與所述RAM相連接,所述聲音數(shù)據(jù)處理模塊通過(guò)高速數(shù)據(jù)總線及傳統(tǒng)I2S總線與嵌入式CPU模塊相連,所述聲音數(shù)據(jù)處理模塊通過(guò)I2S/DSD總線分別與多路輸出數(shù)模轉(zhuǎn)換單元、多路輸入數(shù)模轉(zhuǎn)換單元連接。
2.根據(jù)權(quán)利要求1所述的一種嵌入式獨(dú)立聲音處理單元,其特征在于:所述聲音數(shù)據(jù)處理模塊為FPGA現(xiàn)場(chǎng)可編程門(mén)陣列。
3.根據(jù)權(quán)利要求1所述的一種嵌入式獨(dú)立聲音處理單元,其特征在于:所述聲音數(shù)據(jù)處理模塊為ASIC芯片。
4.根據(jù)權(quán)利要求1-3任一項(xiàng)所述的一種嵌入式獨(dú)立聲音處理單元,其特征在于:所述RAM為若干片RAM芯片組成。
5.根據(jù)權(quán)利要求1-3任一項(xiàng)所述的一種嵌入式獨(dú)立聲音處理單元,其特征在于:所述聲音數(shù)據(jù)處理模塊與若干片獨(dú)立RAM一體化集成。
6.根據(jù)權(quán)利要求1所述的一種嵌入式獨(dú)立聲音處理單元,其特征在于:所述高速數(shù)據(jù)總線兼容SDIO總線、RAM總線、NAND總線、高速SPI總線、PCI-E總線,以及其他CPU片上總線。
7.根據(jù)權(quán)利要求1所述的一種嵌入式獨(dú)立聲音處理單元,其特征在于:所述嵌入式CPU模塊,由CPU外加1~3GB的內(nèi)存和8~64GB的eMMC組成。
8.根據(jù)權(quán)利要求1所述的一種嵌入式獨(dú)立聲音處理單元,其特征在于:所述嵌入式CPU模塊,由ARM芯片加DDR內(nèi)存和外置儲(chǔ)存卡促成。
9.一種應(yīng)用權(quán)利要求1所述嵌入式獨(dú)立聲音處理單元的雙音頻輸出結(jié)構(gòu),包括普通音頻數(shù)據(jù)接口和高清音頻數(shù)據(jù)接口;所述普通音頻數(shù)據(jù)接口通過(guò)I2S總線連接嵌入式CPU模塊,所述高清音頻數(shù)據(jù)接口通過(guò)聲音數(shù)據(jù)處理模塊和RAM組成的數(shù)據(jù)通道連接嵌入式CPU模塊。
10.根據(jù)權(quán)利要求9所述的雙音頻輸出結(jié)構(gòu),其特征在于:還包括異步采樣率轉(zhuǎn)換器,對(duì)2個(gè)通道的信號(hào)進(jìn)行混音輸出。