技術(shù)特征:
技術(shù)總結(jié)
處理系統(tǒng)包含多個(gè)處理器,其中第一處理器始終在第一時(shí)鐘頻率和第一電源電壓下操作。至少一個(gè)處理器可動(dòng)態(tài)切換以在所述第一時(shí)鐘頻率和所述第一電源電壓下操作從而使得所述第一處理器和所述第二處理器提供對(duì)稱多處理(symmetrical?multi?processing,SMP),或在第二時(shí)鐘頻率和第二電源電壓下操作從而使得所述第一處理器和所述第二處理器提供不對(duì)稱多處理(asymmetrical?multi?processing,ASMP)。可以包含同樣始終在所述第一時(shí)鐘頻率和所述第一電源電壓下操作的第三處理器??梢允褂酶鞣N標(biāo)準(zhǔn)來確定何時(shí)切換所述至少一個(gè)可切換處理器以改進(jìn)功耗和/或性能??刂破鲗?shí)現(xiàn)所述可切換處理器在所述兩種模式之間的控制和快速切換。在接收到在SMP與ASMP之間進(jìn)行切換的切換命令后,執(zhí)行一連串或一系列動(dòng)作以控制所述可切換處理器和緩存存儲(chǔ)器的供電電壓和CPU/存儲(chǔ)器時(shí)鐘。
技術(shù)研發(fā)人員:陳偉;魏孔剛;楊同增
受保護(hù)的技術(shù)使用者:華為技術(shù)有限公司
技術(shù)研發(fā)日:2015.10.10
技術(shù)公布日:2017.08.18