技術特征:1.一種集成電路,其包括:包括具有核心的核心復合物的處理器系統(tǒng),所述核心經(jīng)配置以執(zhí)行程序代碼,其中所述處理器系統(tǒng)為硬連線的并且包括定位在所述處理器系統(tǒng)內(nèi)的處理器硬件資源;以及可配置用來實施不同物理電路的可編程電路系統(tǒng),所述可編程電路系統(tǒng)耦接到所述處理器系統(tǒng);其中所述可編程電路系統(tǒng)經(jīng)配置以與所述核心復合物共享所述處理器硬件資源的使用權(quán);其中所述處理器硬件資源為用以提供接口的輸入/輸出(I/O)裝置,并且經(jīng)配置以生成中斷信號給所述可編程電路系統(tǒng)和所述核心復合物;其中,響應于所述中斷信號:在所述核心復合物具有對所述處理器硬件資源的控制權(quán)時,所述核心復合物服務于所述中斷信號;以及在所述可編程電路系統(tǒng)具有對所述處理器硬件資源的控制權(quán)時,所述可編程電路系統(tǒng)服務于所述中斷信號;以及其中所述核心包括1級緩存器存儲器,并且所述可編程電路系統(tǒng)直接對所述核心的所述1級緩存器存儲器進行讀取和寫入訪問。2.根據(jù)權(quán)利要求1所述的集成電路,其中所述處理器硬件資源選擇性地耦接到所述集成電路中專用于所述處理器系統(tǒng)的輸入/輸出引腳或是耦接到所述可編程電路系統(tǒng)。3.根據(jù)權(quán)利要求2所述的集成電路,其中從所述處理器硬件資源生成的數(shù)據(jù)被提供給所述集成電路中專用于所述處理器系統(tǒng)的所述輸入/輸出引腳,并且所述數(shù)據(jù)生成于耦接至結(jié)構(gòu)輸入/輸出復用器的數(shù)據(jù)線上,所述結(jié)構(gòu)輸入/輸出復用器耦接至所述可編程電路系統(tǒng)。4.根據(jù)權(quán)利要求1所述的集成電路,其中所述集成電路包括:硬件鎖定機構(gòu),所述硬件鎖定機構(gòu)經(jīng)配置以每次僅允許所述核心復合物或所述可編程電路系統(tǒng)中的一者控制所述處理器硬件資源。5.根據(jù)權(quán)利要求4所述的集成電路,其中所述硬件鎖定機構(gòu)為在所述1級緩存器存儲器或2級緩存器存儲器內(nèi)的存儲位置。6.根據(jù)權(quán)利要求1至3中任一項所述的集成電路,其中所述處理器系統(tǒng)包括連接到所述核心復合物的2級緩存器存儲器,以及其中所述可編程電路系統(tǒng)直接對所述2級緩存器存儲器進行讀取和寫入訪問。7.根據(jù)權(quán)利要求1至3中任一項所述的集成電路,其中所述可編程電路系統(tǒng)包括用戶電路,所述用戶電路具有透過所述處理器硬件資源與所述集成電路外部的處理節(jié)點的通信鏈接;其中所述核心復合物經(jīng)配置以掌控所述處理器硬件資源,以響應于所述可編程電路系統(tǒng)將斷電之決定;以及其中所述可編程電路系統(tǒng)斷電時,所述核心復合物維持透過所述處理器硬件資源與所述處理節(jié)點的所述通信鏈接。8.根據(jù)權(quán)利要求1至3中任一項所述的集成電路,其中所述可編程電路系統(tǒng)包括用戶電路,所述用戶電路經(jīng)由接口耦接至所述處理器系統(tǒng),其中所述處理器系統(tǒng)經(jīng)配置以實施標準輸入/輸出函數(shù),其中所述處理器系統(tǒng)經(jīng)配置以響應于從所述用戶電路經(jīng)由所述接口接收到的請求,將所述標準輸入/輸出函數(shù)提供給所述用戶電路。9.根據(jù)權(quán)利要求1至3中任一項所述的集成電路,其中所述處理器硬件資源針對給所述核心復合物之使用,和給所述可編程電路系統(tǒng)之使用進行不同的配置;以及其中響應于控制所述處理器硬件資源的所述核心復合物或所述可編程電路系統(tǒng),所述處理器硬件資源會重新配置。10.根據(jù)權(quán)利要求1至3中任一項所述的集成電路,其中所述可編程電路系統(tǒng)經(jīng)配置以獨立于所述處理器系統(tǒng)而斷電;以及其中所述處理器系統(tǒng)控制著所述可編程電路系統(tǒng)的供電和斷電。11.一種共享集成電路的處理器硬件資源的方法,其包括:配置所述集成電路的可編程電路系統(tǒng)以實施用戶電路;以及配置所述可編程電路系統(tǒng)以共享處理器系統(tǒng)的所述處理器硬件資源的使用權(quán),其中所述處理器系統(tǒng)為硬連線的并且包括具有核心的核心復合物,所述核心經(jīng)配置以執(zhí)行程序代碼;其中所述處理器硬件資源定位在所述處理器系統(tǒng)內(nèi);以及其中所述處理器硬件資源為提供接口的輸入/輸出裝置;從所述處理器硬件資源生成中斷信號并且所述中斷信號被提供給所述核心復合物和所述可編程電路系統(tǒng);服務于所述中斷信號,其中:當所述核心復合物控制所述處理器硬件資源時,由所述核心復合物服務所述中斷信號;當所述可編程電路系統(tǒng)控制所述處理器硬件資源時,由在所述可編程電路系統(tǒng)內(nèi)的所述用戶電路服務所述中斷信號;以及所述用戶電路直接對所述核心復合物的所述核心的1級緩存器存儲器或所述處理器系統(tǒng)的2級緩存器進行訪問。12.根據(jù)權(quán)利要求11所述的方法,其進一步包括:接收對所述處理器系統(tǒng)的所述處理器硬件資源進行訪問的請求;確定所請求的處理器硬件資源是否可用;如果所請求的處理器硬件資源是可用的,則:授權(quán)訪問所請求的處理器硬件資源;配置所請求的處理器硬件資源;以及初始化所請求的處理器硬件資源上的操作。13.根據(jù)權(quán)利要求11所述的方法,其中所述用戶電路使用所述處理器硬件資源而具有與所述集成電路外部的處理節(jié)點之通信鏈接,所述方法進一步包括:所述核心復合物掌控所述處理器硬件資源,以響應于在所述可編程電路系統(tǒng)的斷電程序;以及所述可編程電路系統(tǒng)斷電時,所述核心復合物透過所述處理器硬件資源維持與所述處理節(jié)點的所述通信鏈接。