專利名稱:一種通用數(shù)據(jù)傳輸系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種通用數(shù)據(jù)傳輸系統(tǒng)。
背景技術(shù):
數(shù)據(jù)輸出通道是計(jì)算機(jī)控制系統(tǒng)和各種智能儀器儀表、信號(hào)發(fā)生器、音視頻播放機(jī)等進(jìn)行數(shù)據(jù)傳輸?shù)谋貍洳考?,隨著科學(xué)技術(shù)的發(fā)展,對(duì)數(shù)據(jù)傳輸速率的要求日益提高,對(duì)各種用途的高速數(shù)據(jù)輸出卡的需要越來(lái)越多,也越來(lái)越緊迫。計(jì)算機(jī)控制系統(tǒng)和很多高檔智能儀器儀表、信號(hào)發(fā)生器、音視頻播放機(jī)等都是以計(jì)算機(jī)為核心的,而計(jì)算機(jī)通用的快速總線主要有USB、PCI和PCIe等,這三種總線的傳輸帶寬分別為
UUSB 3. 0傳輸速率理論帶寬為5Gbps,實(shí)際帶寬為(5Gbps*8/10)/8 = 500MB/s。2、PCI傳輸速率理論帶寬為528 MB/s。3、PCIe傳輸速率表如下
JS . ... “. ‘ ,‘ , ‘'1 “ , , ■ ι ‘“ - Λ ” - ι 丨 m “ - * - “ I > - . ‘ ‘ · i ... ! ‘. - - “ ‘“ - .J ;....1:丨·. Il η ι;.”《.-;.,Γ IH f r Ir --μ·. , .ν;‘??; - !! .,。、:.".]
從上述數(shù)據(jù)即可看出,PCIe總線比其他總線傳輸速度要快得多。國(guó)內(nèi)外通用性強(qiáng)、批量大的高端快速輸出卡大多采用PCIe2. χ的16鏈路總線,有的甚至采用PCIe3. 0的16鏈路總線。但一些用途比較特殊、使用量不大的高端快速輸出卡采用PCIe2. χ的16鏈路總線的就很少,采用PCIe3. 0的16鏈路總線的就更少,即使有其價(jià)格也奇高。主要原因如下第一,一般開(kāi)發(fā)特殊用途、使用量不大的產(chǎn)品都采用FPGA,但FPGA有一個(gè)缺點(diǎn)即速度不夠快, 并且在其它指標(biāo)相同的情況下,F(xiàn)PGA系列里速度快的芯片要比速度慢的芯片貴得驚人,而 PCIe2. χ或PCIe3. 0的16鏈路總線速度太快,采用FPGA方案成本很高,對(duì)于一般商用產(chǎn)品沒(méi)有競(jìng)爭(zhēng)力,而采用ASIC方案雖然速度不成問(wèn)題,但是若產(chǎn)品沒(méi)有形成批量生產(chǎn)時(shí),其制造成本很高。第二,由于PCIe2. χ或PCIe3. 0的16鏈路總線速度太快,開(kāi)發(fā)人員要非常有經(jīng)驗(yàn),而且還要借助先進(jìn)的開(kāi)發(fā)工具和開(kāi)發(fā)平臺(tái),這就使得PCIe2.x或PCIe3.0的16鏈路總線數(shù)據(jù)輸出卡的開(kāi)發(fā)存在開(kāi)發(fā)難度大、開(kāi)發(fā)周期長(zhǎng)、開(kāi)發(fā)費(fèi)用高等缺陷,非常不適于產(chǎn)品用途特殊、生成數(shù)量不大、開(kāi)發(fā)周期要求短而產(chǎn)品價(jià)格又不宜太高的情況。
發(fā)明內(nèi)容
本發(fā)明所要解決的技術(shù)問(wèn)題是提供一種高速率傳輸數(shù)據(jù)的通用數(shù)據(jù)傳輸系統(tǒng)。本發(fā)明的技術(shù)方案如下
一種通用數(shù)據(jù)傳輸系統(tǒng),包括計(jì)算機(jī)主機(jī)、以及至少一個(gè)數(shù)據(jù)傳輸裝置,所述計(jì)算機(jī)主機(jī)上配置有至少一個(gè)顯示器接口;所述計(jì)算機(jī)主機(jī)通過(guò)所述顯示器接口與所述數(shù)據(jù)傳輸裝置相連; 所述計(jì)算機(jī)主機(jī),用于根據(jù)所述數(shù)據(jù)傳輸裝置的傳輸速率要求,通過(guò)所述顯示器接口向所述數(shù)據(jù)傳輸裝置發(fā)送高速傳輸?shù)臄?shù)據(jù);
所述數(shù)據(jù)傳輸裝置接收所述計(jì)算機(jī)主機(jī)高速傳輸?shù)臄?shù)據(jù),并將所述數(shù)據(jù)轉(zhuǎn)換為與其相連的外部設(shè)備所需的數(shù)據(jù)形式輸出。進(jìn)一步地,所述計(jì)算機(jī)主機(jī)內(nèi)包含至少一塊顯卡,所述顯卡插接在所述計(jì)算機(jī)主機(jī)板的PCIe或AGP插槽上,所述顯示器接口即為所述顯卡的輸出端口中的一個(gè)或多個(gè)。進(jìn)一步地,所述計(jì)算機(jī)主機(jī)內(nèi)包含至少一塊顯卡,所述顯卡集成在所述計(jì)算機(jī)主機(jī)板上,所述顯示器接口即為所述顯卡的輸出端口中的一個(gè)或多個(gè)。進(jìn)一步地,所述計(jì)算機(jī)主機(jī)內(nèi)包含集成有加速處理器的中央處理器,所述顯示器接口即為所述加速處理器的輸出端口中的一個(gè)或多個(gè)。 進(jìn)一步地,所述計(jì)算機(jī)主機(jī)通過(guò)所述顯示器接口向所述數(shù)據(jù)傳輸裝置發(fā)送數(shù)據(jù)的傳輸速率不小于所述數(shù)據(jù)傳輸裝置要求的傳輸速率。進(jìn)一步地,依據(jù)每個(gè)顯示器接口的數(shù)據(jù)傳輸速率以及數(shù)據(jù)傳輸裝置要求的數(shù)據(jù)傳輸速率,確定所述通用數(shù)據(jù)傳輸系統(tǒng)所需的顯示器接口的數(shù)目;
影響顯示器接口傳輸速率的因素包括顯示分辨率、顯示刷新率和計(jì)算機(jī)顯示模式。本發(fā)明的有益效果是
本發(fā)明技術(shù)方案配合數(shù)據(jù)傳輸裝置的數(shù)據(jù)傳輸速率要求,設(shè)定至少一個(gè)顯示器接口, 實(shí)現(xiàn)數(shù)據(jù)的高速傳輸。利用成熟的顯卡技術(shù),將顯卡或者具有顯卡功能的加速處理器作為傳輸數(shù)據(jù)的轉(zhuǎn)接裝置,就可通過(guò)顯示器接口向數(shù)據(jù)傳輸裝置發(fā)送滿足其傳輸速率要求的數(shù)據(jù)。此外,本發(fā)明技術(shù)方案還減輕了數(shù)據(jù)傳輸系統(tǒng)的開(kāi)發(fā)難度、縮短了開(kāi)發(fā)周期、降低了開(kāi)發(fā)成本。
圖1為本發(fā)明通用數(shù)據(jù)傳輸系統(tǒng)的一種實(shí)現(xiàn)方式的構(gòu)成示意圖。
具體實(shí)施例方式以下結(jié)合附圖對(duì)本發(fā)明的原理和特征進(jìn)行描述,所舉實(shí)例只用于解釋本發(fā)明,并非用于限定本發(fā)明的范圍。本發(fā)明的通用數(shù)據(jù)傳輸系統(tǒng)包括計(jì)算機(jī)主機(jī)1、以及至少一個(gè)數(shù)據(jù)傳輸裝置30, 計(jì)算機(jī)主機(jī)1上配置有至少一個(gè)顯示器接口。計(jì)算機(jī)主機(jī)1通過(guò)顯示器接口與數(shù)據(jù)傳輸裝置30相連。其中,計(jì)算機(jī)主機(jī)1,用于根據(jù)數(shù)據(jù)傳輸裝置30的傳輸速率要求,通過(guò)顯示器接口向數(shù)據(jù)傳輸裝置30發(fā)送高速傳輸?shù)臄?shù)據(jù)。數(shù)據(jù)傳輸裝置30接收計(jì)算機(jī)主機(jī)1高速傳輸?shù)臄?shù)據(jù),并將數(shù)據(jù)轉(zhuǎn)換為與其相連的外部設(shè)備所需的數(shù)據(jù)形式輸出。數(shù)據(jù)傳輸裝置可體現(xiàn)為數(shù)據(jù)傳輸卡、數(shù)據(jù)傳輸板、數(shù)據(jù)傳輸盒、數(shù)據(jù)傳輸箱等形式。為了實(shí)現(xiàn)計(jì)算機(jī)主機(jī)1與數(shù)據(jù)傳輸裝置30之間的高速數(shù)據(jù)傳輸,計(jì)算機(jī)主機(jī)1上設(shè)置有至少一個(gè)顯示器接口,顯示器接口可以由以下三種具體方式實(shí)現(xiàn)。1.計(jì)算機(jī)主機(jī)1內(nèi)包含至少一塊顯卡,顯卡插接在計(jì)算機(jī)主機(jī)板的PCIe或AGP插槽上,顯示器接口即為插接式顯卡的輸出端口中的一個(gè)或多個(gè)。也就是說(shuō),在插接式顯卡的至少一個(gè)輸出端口中,一個(gè)或者一個(gè)以上的輸出端口為顯示器接口。2.計(jì)算機(jī)主機(jī)1內(nèi)包含至少一塊顯卡,此時(shí),顯卡與計(jì)算機(jī)主機(jī)板不是通過(guò)插接方式相連,而是計(jì)算機(jī)主機(jī)板上集成有顯卡,即計(jì)算機(jī)主機(jī)板上含有嵌入式顯卡,顯示器接口即為嵌入式顯卡的輸出端口中的一個(gè)或多個(gè)。也就是說(shuō),在嵌入式顯卡的至少一個(gè)輸出端口中,一個(gè)或者一個(gè)以上的輸出端口為顯示器接口。如圖1所示,在上述兩種實(shí)現(xiàn)方式中,計(jì)算機(jī)主機(jī)1內(nèi)的中央處理器10向顯卡20 (包括插接式顯卡以及嵌入式顯卡)發(fā)送數(shù)據(jù),進(jìn)而由顯卡20的輸出端口將數(shù)據(jù)高速發(fā)送至數(shù)據(jù)傳輸裝置30。3.計(jì)算機(jī)主機(jī)1內(nèi)包含集成有加速處理器的中央處理器,即中央處理器內(nèi)包含具有顯卡功能的加速處理器(APU,Accelerated Processing Units)。顯示器接口即為加速處理器的輸出端口中的一個(gè)或多個(gè)。也就是說(shuō),在加速處理器的至少一個(gè)輸出端口中,一個(gè)或者一個(gè)以上的輸出端口為顯示器接口。在本實(shí)現(xiàn)方式中,中央處理器向加速處理器發(fā)送數(shù)據(jù),通過(guò)加速處理器的輸出端口將數(shù)據(jù)高速發(fā)送至數(shù)據(jù)傳輸裝置30。本發(fā)明技術(shù)方案就可避開(kāi)直接開(kāi)發(fā)高難度的PCIe2. χ或PCIe3. 0的16鏈路總線的專用數(shù)據(jù)輸出卡,而是利用成熟的顯卡技術(shù),將顯卡或者具有顯卡功能的加速處理器作為傳輸數(shù)據(jù)的轉(zhuǎn)接裝置,就可通過(guò)顯示器接口向數(shù)據(jù)傳輸裝置30發(fā)送滿足其傳輸速率要求的數(shù)據(jù)。本發(fā)明配合數(shù)據(jù)傳輸裝置30的數(shù)據(jù)傳輸速率要求,設(shè)定至少一個(gè)顯示器接口, 就可完成只有具有PCIe2. χ或PCIe3. 0的16鏈路總線的數(shù)據(jù)輸出卡才能完成的高速率傳輸數(shù)據(jù)的功能。由于顯卡技術(shù)很成熟,且已實(shí)現(xiàn)了規(guī)模化生產(chǎn),被普遍應(yīng)用,因此其價(jià)格不會(huì)太高,質(zhì)量也容易得到保證。此外,因?yàn)轱@卡的輸出/輸入接口電路比PCIe總線電路要簡(jiǎn)單得多,因此,本發(fā)明中的數(shù)據(jù)傳輸裝置30的研發(fā)要比含有PCIe總線電路的數(shù)據(jù)傳輸裝置30 的研發(fā)容易得多。本發(fā)明技術(shù)方案除了實(shí)現(xiàn)了與含有PCIe2. χ或PCIe3. 0的16鏈路總線輸出卡相同的數(shù)據(jù)傳輸速率,又減輕了開(kāi)發(fā)難度、縮短了開(kāi)發(fā)周期、降低了開(kāi)發(fā)成本。為了滿足數(shù)據(jù)傳輸裝置30的傳輸速率要求,計(jì)算機(jī)主機(jī)1通過(guò)顯示器接口向數(shù)據(jù)傳輸裝置30發(fā)送數(shù)據(jù)的傳輸速率不小于數(shù)據(jù)傳輸裝置30要求的傳輸速率。下面以插接式顯卡以及數(shù)據(jù)傳輸卡為例,對(duì)本發(fā)明通用數(shù)據(jù)傳輸系統(tǒng)的工作過(guò)程進(jìn)行簡(jiǎn)單介紹。首先,根據(jù)需要連接的外部設(shè)備要求的傳輸速率組建本系統(tǒng)。計(jì)算機(jī)主機(jī)1通過(guò)顯示器接口向數(shù)據(jù)傳輸卡發(fā)送數(shù)據(jù)的速率應(yīng)不小于外部設(shè)備要求的傳輸速率,即,顯卡20 提供的數(shù)據(jù)傳輸速率要大于或等于外部設(shè)備要求的傳輸速率。1.設(shè)定每個(gè)顯示器接口的數(shù)據(jù)傳輸速率,即設(shè)定顯卡20每個(gè)輸出端口的數(shù)據(jù)傳輸速率。顯卡20上每個(gè)輸出端口的數(shù)據(jù)傳輸速率是與顯卡本身的性能參數(shù)有關(guān)的,主要包括顯示分辨率、顯示刷新率以及計(jì)算機(jī)顯示模式。每個(gè)輸出端口的傳輸速率具體計(jì)算方法如下
端口傳輸速率(字節(jié)/秒)=顯示分辨率χ屏幕刷新率χ (3 X位深度/8)。其中, 顯示分辨率,是指顯示器所能顯示的像素的多少。屏幕刷新率,就是屏幕每秒畫面被刷新的次數(shù)。
位深度,是指RGB三種顏色各用多少比特表示,比如用8比特表示,則RGB三種顏色共用3X8比特表示。因?yàn)槊?個(gè)比特為一個(gè)字節(jié),所以要除以8。2.確定系統(tǒng)中需要的顯示器接口數(shù)目,即需要的顯卡輸出端口的數(shù)目。設(shè)定好每個(gè)輸出端口的數(shù)據(jù)傳輸速率之后,再根據(jù)顯卡20含有輸出端口的數(shù)目和數(shù)據(jù)傳輸卡需要的傳輸速率來(lái)確定組建系統(tǒng)需要的顯卡20的數(shù)目,確切的說(shuō)是確定系統(tǒng)需要的顯卡輸出端口的數(shù)目,確保多個(gè)輸出端口的數(shù)據(jù)傳輸速率相加之和不小于數(shù)據(jù)傳輸卡需要的傳輸速率。例如,用于4K數(shù)字電影播放器的數(shù)據(jù)傳輸卡需要的傳輸速率Y= (4096 X 2160 ) X (24 幀)X (5 字節(jié))=1061683200 (字節(jié) / 秒)
如果每塊顯卡含有四個(gè)輸出端口,四個(gè)輸出端口設(shè)定的傳輸速率如下 X1= (1680*1050) X (60 幀)X (3 字節(jié))=317520000 (字節(jié) / 秒) X2= (1680*1050) X (60 幀)X (3 字節(jié))=317520000 (字節(jié) / 秒) X3= (1680*1050) X (60 幀)X (3 字節(jié))=317520000 (字節(jié) / 秒) X4= (1680*1050) X (60 幀)X (3 字節(jié))=317520000 (字節(jié) / 秒) 四個(gè)輸出端口傳輸速率之和為1270080000 (字節(jié)/秒),大于數(shù)據(jù)傳輸卡需要的 1061683200 (字節(jié)/秒),所以只要一塊上述性能的顯卡就可滿足本實(shí)例的要求,也就是計(jì)算機(jī)主機(jī)板上插接一塊上述性能的顯卡即可。在本例中為了使顯卡各輸出端口的輸出速率之和與數(shù)據(jù)傳輸卡要求的輸出速率更接近,還可調(diào)低上述任意輸出端口的顯示分辨率、屏幕刷新率、位深度等參數(shù)中的一項(xiàng)或多項(xiàng)??傊?,顯卡20提供的傳輸速率要滿足( + +……+Xn)大于等于Y,η即是組建系統(tǒng)需要的顯卡輸出端口數(shù)目(即顯示器接口的數(shù)目),若顯卡20上包含的輸出端口數(shù)目大于等于η,則只需要一塊顯卡,否則需要多塊顯卡。如上述實(shí)例所述,顯卡輸出端口的傳輸速率可有如下設(shè)定情況。不同輸出端口設(shè)定不同數(shù)據(jù)傳輸速率,這就可使顯卡提供的數(shù)據(jù)傳輸速率與數(shù)據(jù)傳輸卡所需的數(shù)據(jù)傳輸速率盡量相匹配?;蛘撸部蓪⒉煌敵龆丝诘臄?shù)據(jù)傳輸速率設(shè)定為統(tǒng)一的Xs,如果數(shù)據(jù)傳輸卡需要的傳輸速率正好是I的整數(shù)倍k,則顯卡20提供的傳輸速率為kXs ;若數(shù)據(jù)傳輸卡需要的傳輸速率介于kXs和(k+l))(s之間,則顯卡20提供的傳輸速率可以為(k+1) Xs,此時(shí),顯卡 20提供的數(shù)據(jù)傳輸速率大于數(shù)據(jù)傳輸卡需要的傳輸速率?;蛘?,再設(shè)定一個(gè)特殊端口的數(shù)據(jù)傳輸速率Xt,則顯卡20提供的傳輸速率為 kXs+Xt,此時(shí),顯卡20提供的數(shù)據(jù)傳輸速率更接近于甚至等于數(shù)據(jù)傳輸卡需要的傳輸速率。其次,數(shù)據(jù)傳輸裝置利用數(shù)據(jù)傳輸系統(tǒng)進(jìn)行高速的數(shù)據(jù)傳輸工作。如圖1所示,組建完成本發(fā)明的通用數(shù)據(jù)傳輸系統(tǒng)之后,就可利用該系統(tǒng)實(shí)現(xiàn)高速數(shù)據(jù)傳輸。若干塊顯卡20接收計(jì)算機(jī)主機(jī)1內(nèi)的中央處理器10發(fā)送的數(shù)據(jù),并將該數(shù)據(jù)高速傳輸至數(shù)據(jù)傳輸裝置30,數(shù)據(jù)傳輸裝置30的輸入接口應(yīng)與顯卡20的輸出接口相匹配,因?yàn)閿?shù)據(jù)傳輸裝置30還要將接收到的數(shù)據(jù)轉(zhuǎn)換為外部設(shè)備所需的數(shù)據(jù)形式,因此數(shù)據(jù)傳輸裝置30的輸出接口以及數(shù)據(jù)形式也要與外部設(shè)備相匹配。外部設(shè)備可以是智能儀器儀表、信號(hào)發(fā)生器、音視頻播放機(jī)、計(jì)算機(jī)印刷制版或者大型高速機(jī)床等要求計(jì)算機(jī)與其保持高速連續(xù)數(shù)據(jù)傳輸?shù)脑O(shè)備。
計(jì)算機(jī)主機(jī)1采用以下方法驅(qū)動(dòng)顯卡或具有顯卡功能的加速處理器接收數(shù)據(jù)并進(jìn)行相應(yīng)的轉(zhuǎn)接。一是利用操作系統(tǒng)提供的多顯示器驅(qū)動(dòng)功能與實(shí)現(xiàn)機(jī)制,編制應(yīng)用程序, 實(shí)現(xiàn)把用戶的數(shù)據(jù)經(jīng)顯卡或者加速處理器轉(zhuǎn)接后送往數(shù)據(jù)傳輸裝置30,再由數(shù)據(jù)傳輸裝置 30最終把數(shù)據(jù)傳輸給外部設(shè)備。二是根據(jù)顯卡提供商提供的顯卡驅(qū)動(dòng)程序接口,編寫應(yīng)用程序調(diào)用這些驅(qū)動(dòng)程序來(lái)實(shí)現(xiàn)把用戶的數(shù)據(jù)經(jīng)顯卡或者加速處理器轉(zhuǎn)接后送往數(shù)據(jù)傳輸裝置30,再由數(shù)據(jù)傳輸裝置30最終把數(shù)據(jù)傳輸給外部設(shè)備。三是根據(jù)顯卡提供商提供的硬件接口要求編寫顯卡驅(qū)動(dòng)程序,由應(yīng)用程序調(diào)用這些驅(qū)動(dòng)程序來(lái)實(shí)現(xiàn)把用戶的數(shù)據(jù)經(jīng)顯卡或者加速處理器轉(zhuǎn)接后送往數(shù)據(jù)傳輸裝置30,再由數(shù)據(jù)傳輸裝置30最終把數(shù)據(jù)傳輸給外部設(shè)備。以上所述僅為本發(fā)明的較佳實(shí)施例子,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1.一種通用數(shù)據(jù)傳輸系統(tǒng),其特征在于,包括計(jì)算機(jī)主機(jī)、以及至少一個(gè)數(shù)據(jù)傳輸裝置,所述計(jì)算機(jī)主機(jī)上配置有至少一個(gè)顯示器接口;所述計(jì)算機(jī)主機(jī)通過(guò)所述顯示器接口與所述數(shù)據(jù)傳輸裝置相連;所述計(jì)算機(jī)主機(jī),用于根據(jù)所述數(shù)據(jù)傳輸裝置的傳輸速率要求,通過(guò)所述顯示器接口向所述數(shù)據(jù)傳輸裝置發(fā)送高速傳輸?shù)臄?shù)據(jù);所述數(shù)據(jù)傳輸裝置接收所述計(jì)算機(jī)主機(jī)高速傳輸?shù)臄?shù)據(jù),并將所述數(shù)據(jù)轉(zhuǎn)換為與其相連的外部設(shè)備所需的數(shù)據(jù)形式輸出。
2.按照權(quán)利要求1所述的通用數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述計(jì)算機(jī)主機(jī)內(nèi)包含至少一塊顯卡,所述顯卡插接在所述計(jì)算機(jī)主機(jī)板的PCIe或 AGP插槽上,所述顯示器接口即為所述顯卡的輸出端口中的一個(gè)或多個(gè)。
3.按照權(quán)利要求1所述的通用數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述計(jì)算機(jī)主機(jī)內(nèi)包含至少一塊顯卡,所述顯卡集成在所述計(jì)算機(jī)主機(jī)板上,所述顯示器接口即為所述顯卡的輸出端口中的一個(gè)或多個(gè)。
4.按照權(quán)利要求1所述的通用數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述計(jì)算機(jī)主機(jī)內(nèi)包含集成有加速處理器的中央處理器,所述顯示器接口即為所述加速處理器的輸出端口中的一個(gè)或多個(gè)。
5.按照權(quán)利要求1至4任一項(xiàng)所述的通用數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述計(jì)算機(jī)主機(jī)通過(guò)所述顯示器接口向所述數(shù)據(jù)傳輸裝置發(fā)送數(shù)據(jù)的傳輸速率不小于所述數(shù)據(jù)傳輸裝置要求的傳輸速率。
6.按照權(quán)利要求5所述的通用數(shù)據(jù)傳輸系統(tǒng),其特征在于,依據(jù)每個(gè)顯示器接口的數(shù)據(jù)傳輸速率以及數(shù)據(jù)傳輸裝置要求的數(shù)據(jù)傳輸速率,確定所述通用數(shù)據(jù)傳輸系統(tǒng)所需的顯示器接口的數(shù)目;影響顯示器接口傳輸速率的因素包括顯示分辨率、顯示刷新率和計(jì)算機(jī)顯示模式。
全文摘要
本發(fā)明的通用數(shù)據(jù)傳輸系統(tǒng)包括計(jì)算機(jī)主機(jī)以及至少一個(gè)數(shù)據(jù)傳輸裝置,計(jì)算機(jī)主機(jī)上配置有至少一個(gè)顯示器接口。計(jì)算機(jī)主機(jī)通過(guò)顯示器接口與數(shù)據(jù)傳輸裝置相連。計(jì)算機(jī)主機(jī)用于根據(jù)數(shù)據(jù)傳輸裝置的傳輸速率要求,通過(guò)顯示器接口向數(shù)據(jù)傳輸裝置發(fā)送高速傳輸?shù)臄?shù)據(jù)。數(shù)據(jù)傳輸裝置接收計(jì)算機(jī)主機(jī)高速傳輸?shù)臄?shù)據(jù),并將數(shù)據(jù)轉(zhuǎn)換為與其相連的外部設(shè)備所需的數(shù)據(jù)形式輸出。本發(fā)明技術(shù)方案利用成熟的顯卡技術(shù),將顯卡或者具有顯卡功能的加速處理器作為傳輸數(shù)據(jù)的轉(zhuǎn)接裝置,就可通過(guò)顯示器接口向數(shù)據(jù)傳輸裝置發(fā)送滿足其傳輸速率要求的數(shù)據(jù)。此外,本發(fā)明技術(shù)方案還減輕了數(shù)據(jù)傳輸系統(tǒng)的開(kāi)發(fā)難度、縮短了開(kāi)發(fā)周期、降低了開(kāi)發(fā)成本。
文檔編號(hào)G06F3/14GK102207841SQ20111015390
公開(kāi)日2011年10月5日 申請(qǐng)日期2011年6月9日 優(yōu)先權(quán)日2011年6月9日
發(fā)明者劉和, 辛欣 申請(qǐng)人:辛欣