專利名稱:一種嵌入式芯片的電源管理電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電子領(lǐng)域,具體地說是一種嵌入式芯片的電源管理電路。
技術(shù)背景 很多嵌入式芯片沒有電源管理能力,只能通過電源總開關(guān)實現(xiàn)開關(guān)機(jī)的功能。這 種方式存在幾個缺點關(guān)機(jī)時如果在對存貯器進(jìn)行寫操作有很高的可能性損壞存儲器;如 果需要支持電池供電在關(guān)機(jī)時待機(jī)電流較大。
發(fā)明內(nèi)容 本實用新型的目的在于提供一種嵌入式芯片的電源管理電路,可以實現(xiàn)待機(jī),電 池充放電,設(shè)備掉電保護(hù)的功能。 為了實現(xiàn)上述目的,本實用新型的技術(shù)方案是一種嵌入式芯片的電源管理電路, 其特征在于該電路包括CPLD芯片,CPLD芯片與CPU連接,CPLD芯片的輸入端通過開關(guān)電路 與CPLD電源芯片連接,開關(guān)電路與電源按鍵連接,該電源按鍵還與CPU連接,CPLD芯片的 一個輸出端與CPU電源芯片連接。 當(dāng)需要開機(jī)時,按動電源按鍵,開關(guān)電路接通,CPLD芯片的輸入端檢測到信號后, 輸出信號使得CPU電源芯片工作,CPU電源芯片打開整個系統(tǒng)。當(dāng)需要關(guān)機(jī)時,再次按動 電源按鍵,CPU檢測到按鍵信號后,則進(jìn)入關(guān)機(jī)程序,直到可以安全關(guān)機(jī)后,CPU輸出信號給 CPLD芯片,CPLD芯片輸出信號給CPU電源芯片,將系統(tǒng)電源關(guān)閉。本實用新型的優(yōu)點在于 結(jié)構(gòu)簡單,可以實現(xiàn)軟件關(guān)機(jī)、電池管理并且在關(guān)機(jī)時漏電流非常小。
圖1為本實用新型一實施例的電路圖具體實施方式
以下結(jié)合附圖和實施例對本實用新型作進(jìn)一步的描述。 —種嵌入式芯片的電源管理電路,其特征在于該電路包括CPLD芯片,CPLD芯片與 CPU連接,CPLD芯片的輸入端通過開關(guān)電路與CPLD電源芯片連接,開關(guān)電路與電源按鍵連 接,該電源按鍵還與CPU連接,CPLD芯片的一個輸出端與CPU電源芯片連接。其中開關(guān)電路 包括場效應(yīng)管Ql,場效應(yīng)管Ql的柵極與第一二極管Dl的正極連接,第一二極管Dl的負(fù)極 與電源按鍵的一端連接,電源按鍵的另一端接地,二極管D1的負(fù)極還與CPLD芯片的第一輸 入端連接,場效應(yīng)管Q1的源極與電池正極VBAT連接,場效應(yīng)管Q1的漏極與CPLD電源芯片 連接,場效應(yīng)管Ql的源極還與第二二極管D2的負(fù)極連接,場效應(yīng)管Ql的漏極還與第二二 極管D2的正極連接,場效應(yīng)管Q1的柵極和源極之間連接有電阻,場效應(yīng)管Q1的柵極還與 CPLD芯片的第二輸入端連接。根據(jù)本實用新型的一個實施例,CPLD芯片的型號為Altera 公司的EPM240。 CPU的型號為Marvell公司的PXA255,CPLD電源芯片的型號為Richtek公司的RT9193。 CPU電源芯片的型號為Richtek公司的RT8011。 下面根據(jù)該實施例,具體描述本實用新型的工作原理。 VBAT為電池正極,在有外部電源時由充電芯片對電池進(jìn)行充電(電池未滿時),同 時外部電源的充電電壓替代電池給整個系統(tǒng)供電。無外部電源時由電池直接給整個系統(tǒng)供 電。 電源按鍵未按下時,CPLD旁的場效應(yīng)管管Ql由于柵極被上拉至電池電壓,因此處 于關(guān)斷狀態(tài),切斷給CPLD供電的電源芯片的電源,同時其他電源芯片的使能由于CPLD未工 作處于關(guān)閉狀態(tài)。此時整個系統(tǒng)的漏電流僅僅由上拉電阻造成,幾乎可以忽略不計,因此電 池可以保持長時間的待機(jī)。 電源按鍵按下后,MOS管Ql的柵極被拉至地電平,此時MOS管打開,電源芯片開始 給CPLD供電,CPLD開始工作。CPLD啟動后拉低SHDN_CPLD信號,保持MOS管的導(dǎo)通狀態(tài),這 樣即使電源按鍵釋放,由于第一二極管D1的作用,CPLD也能自己保證電源芯片繼續(xù)供電。 然后CPLD拉高SHDN_MISC信號,使能CPU電源,打開整個系統(tǒng)。 再次按下電源按鍵,CPU檢測到按鍵后如果此時可以關(guān)機(jī),則進(jìn)入關(guān)機(jī)程序,停止 存儲器的操作。直到可以安全關(guān)機(jī)后,CPU將POWER OFF信號發(fā)給CPLD, CPLD檢測到POWER OFF信號后拉低SHDN_MISC,關(guān)閉CPU POWER,再拉高SHDN_CPLD,將自身電源關(guān)斷。
權(quán)利要求一種嵌入式芯片的電源管理電路,其特征在于該電路包括CPLD芯片,CPLD芯片與CPU連接,CPLD芯片的輸入端通過開關(guān)電路與CPLD電源芯片連接,開關(guān)電路與電源按鍵連接,該電源按鍵還與CPU連接,CPLD芯片的一個輸出端與CPU電源芯片連接。
2. 根據(jù)權(quán)利要求1所述的電源管理電路,其特征在于開關(guān)電路包括場效應(yīng)管,場效應(yīng) 管的柵極與第一二極管的正極連接,第一二極管的負(fù)極與電源按鍵的一端連接,電源按鍵 的另一端接地,二極管的負(fù)極還與CPLD芯片的第一輸入端連接,場效應(yīng)管的源極與電池正 極連接,場效應(yīng)管的漏極與CPLD電源芯片連接,場效應(yīng)管的源極還與第二二極管的負(fù)極連 接,場效應(yīng)管的漏極還與第二二極管的正極連接,場效應(yīng)管的柵極和源極之間連接有電阻, 場效應(yīng)管的柵極還與CPLD芯片的第二輸入端連接。
專利摘要本實用新型涉及一種嵌入式芯片的電源管理電路,其特征在于該電路包括CPLD芯片,CPLD芯片與CPU連接,CPLD芯片的輸入端通過開關(guān)電路與CPLD電源芯片連接,開關(guān)電路與電源按鍵連接,該電源按鍵還與CPU連接,CPLD芯片的一個輸出端與CPU電源芯片連接。本實用新型的優(yōu)點在于結(jié)構(gòu)簡單,可以實現(xiàn)軟件關(guān)機(jī)、電池管理并且在關(guān)機(jī)時漏電流非常小。
文檔編號G06F1/26GK201497947SQ200920208108
公開日2010年6月2日 申請日期2009年8月19日 優(yōu)先權(quán)日2009年8月19日
發(fā)明者曹毅, 陳立德, 顧樑 申請人:上海風(fēng)格信息技術(shù)有限公司