欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

存儲裝置及其控制方法和其控制程序、存儲卡、電路基板及電子設(shè)備的制作方法

文檔序號:6570619閱讀:153來源:國知局
專利名稱:存儲裝置及其控制方法和其控制程序、存儲卡、電路基板及電子設(shè)備的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種用于個人計算機(jī)(PC)等電子設(shè)備中的信息存儲的存儲器,尤其涉及具有接口功能的存儲裝置及其控制方法和其控制程序、 存儲卡、電路基板及電子設(shè)備。
背景技術(shù)
PC采用JEDEC (Joint Electron Device Engineering Council)規(guī)格的 SDRAM ( Synchronous Dynamic Random Access Memory ) 、 DDR— SDRAM (Double Data Rate—SDRAM)等存儲器。關(guān)于這種存儲器,專利文獻(xiàn)1記載的存儲器控制器,包括存儲適合 于存儲器器件的定時信息的可編程的多個可編程定時寄存器。專利文獻(xiàn)2 記載的存儲卡內(nèi)置有微處理器芯片和非易失性存儲器芯片,并利用內(nèi)部 卡總線將它們連接,微處理器芯片包含密鑰信息、用途信息、程序命令 信息。專利文獻(xiàn)3記載的計算機(jī)系統(tǒng),具有在輸入輸出處理器中結(jié)合了 局域存儲器的裝配處理器。專利文獻(xiàn)4記載的存儲器在內(nèi)部具有SPI驅(qū) 動器和存儲單元。專利文獻(xiàn)5記載的數(shù)據(jù)處理系統(tǒng),包括經(jīng)由單向讀出 總線、單向?qū)懭肟偩€和地址總線鏈接數(shù)據(jù)存儲器的CPU。專利文獻(xiàn)6記 載的存儲器系統(tǒng),分別設(shè)置傳輸寫入數(shù)據(jù)的總線和傳輸讀出數(shù)據(jù)的總線, 從而連接了存儲器控制器和存儲器。專利文獻(xiàn)7記載的隨機(jī)存取存儲器 構(gòu)成為響應(yīng)周期信號的第1轉(zhuǎn)移,控制向隨機(jī)存取存儲器的數(shù)據(jù)傳輸動 作,并且響應(yīng)周期信號的第2轉(zhuǎn)移,控制來自隨機(jī)存取存儲器陣列的數(shù) 據(jù)傳輸動作。專利文獻(xiàn)8記載的半導(dǎo)體存儲裝置,包括具有DRAM部和 DRAM控制及高速緩存/再現(xiàn)控制部的CDRAM。專利文獻(xiàn)9記載的同步 DRAM是具有存儲器陣列和控制單元的同步DRAM,只能在數(shù)據(jù)總線的
內(nèi)容與動作狀態(tài)確認(rèn)信息相同的情況下設(shè)定模式寄存器。專利文獻(xiàn)10記載了一種SDRAM等的模式寄存器控制電路。專利文獻(xiàn)l:日本特開2004—110785號公報(摘要、圖l等) 專利文獻(xiàn)2:日本特開平6—208515號公報(摘要、圖l等) 專利文獻(xiàn)3:日本特開平9一6722號公報(摘要、圖2等) 專利文獻(xiàn)4:日本特開2005 — 196486號公報(第0029段、圖6等) 專利文獻(xiàn)5:日本特表平9一507325號公報(摘要、圖1等) 專利文獻(xiàn)6:日本特開2002—63791號公報(摘要、圖1等) 專利文獻(xiàn)7:日本特開平11一328975號公報(摘要、圖2等) 專利文獻(xiàn)8:日本特開平7 — 169271號公報(第0038段、圖1等) 專利文獻(xiàn)9:日本特開平8—124380號公報(第0020段、圖2等) 專利文獻(xiàn)10:日本特開平9一259582號公報(第0028段、圖1等) 但是,如圖1所示,在以往的存儲器模塊2中,在電路基板上安裝 了多個存儲器芯片41、 42...4N,并且安裝有SPD (Serial Presence Detect) 存儲部6,在存儲器芯片41、 42...4N上連接著存儲器存取用總線8,在 SPD存儲部6上連接著SPD存取用總線10。在這種存儲器模塊2中,存 儲器芯片41、 42...4N的類型、定時參數(shù)等規(guī)格和功能存儲在SPD存儲 部6中,該存儲器模塊2與設(shè)定環(huán)境的匹配性根據(jù)SPD存儲部6的存儲 信息控制。SPD存儲部6利用EEPROM(Electrically Erasable Programmable Read-Only Memory)等非易失性存儲器構(gòu)成。與存儲器分開設(shè)置存儲器 所需要的控制參數(shù)是需要相應(yīng)的處理和管理的,耗費(fèi)部件成本、寫入成 本等各種成本。并且,即使存儲器模塊2具有多個存儲器芯片41、 42...4N,也由于 各個存儲器芯片41、 42...4N的規(guī)格受到SPD存儲部6的限制,所以不 能根據(jù)不同規(guī)格獨立使用各個存儲器芯片41、 42...4N。即,這種存儲器 模塊2缺少靈活性。關(guān)于這種問題,專利文獻(xiàn)1 10未做任何暗示及公開,也沒有披露 其解決方案。 發(fā)明內(nèi)容本發(fā)明的目的在于,針對具有多個存儲器芯片的存儲器,提高不同 的存儲器芯片可以獨立地應(yīng)對不同規(guī)格等的靈活性。并且,本發(fā)明的其他目的在于獨立控制存儲器芯片,實現(xiàn)存儲器的 優(yōu)化。并且,本發(fā)明的其他目的在于提高存儲器的互換性。為了達(dá)到上述目的,本發(fā)明的存儲裝置具有一個或多個存儲器芯片, 該存儲裝置具有存儲存儲器芯片的規(guī)格信息及功能信息等的控制信息的 存儲部,從而可以進(jìn)行所述存儲裝置的存儲器芯片的控制信息的改寫, 并且在具有多個存儲器芯片的結(jié)構(gòu)中,可以根據(jù)所存儲器的控制信息獨 立使用存儲器芯片。為了達(dá)到上述目的,本發(fā)明的第一方面的具有一個或多個存儲器芯 片的存儲裝置,存儲器芯片具有存儲該存儲器芯片的控制信息的存儲部。 在這種結(jié)構(gòu)中,存儲器芯片是構(gòu)成存儲器模塊等存儲裝置的存儲器的構(gòu) 成單位。在存儲器芯片中包含一個或多個存儲器矩陣。在這種結(jié)構(gòu)中, 存儲器芯片的控制信息存儲在存儲部中,可以利用該存儲部中的控制信 息按照存儲器芯片單位進(jìn)行數(shù)據(jù)的讀寫,并且可以改寫作為存儲部的存 儲信息的控制信息。因此,可以實現(xiàn)上述目的。為了達(dá)到上述目的,在上述存儲裝置中,優(yōu)選所述存儲器芯片構(gòu)成 為具有一個或多個存儲器矩陣,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,在上述存儲裝置中,優(yōu)選所述控制信息是所述 存儲器芯片的規(guī)格信息和/或功能信息,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目 的。為了達(dá)到上述目的,在上述存儲裝置中,優(yōu)選所述存儲部構(gòu)成為包括存儲固定信息的第1存儲元件和存儲變動信息的第2存儲元件,根據(jù) 這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,在上述存儲裝置中,優(yōu)選所述第2存儲元件的 所述存儲器芯片的變動信息可以根據(jù)用于確定所述存儲器芯片的地址信 息進(jìn)行讀寫,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。
為了達(dá)到上述目的,在上述存儲裝置中,優(yōu)選所述第l存儲元件利 用非易失性存儲元件構(gòu)成,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,在上述存儲裝置中,優(yōu)選所述第2存儲元件構(gòu) 成為包括可以進(jìn)行讀寫的存儲元件,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。 為了達(dá)到上述目的,本發(fā)明的第二方面的具有一個或多個存儲器芯片的存儲裝置的控制方法,包括執(zhí)行如下處理的步驟根據(jù)用于確定所 述存儲器芯片的地址信息,讀寫所述存儲器芯片的控制信息。根據(jù)這種 結(jié)構(gòu),使用存儲器芯片的地址信息來確定存儲器芯片,通過改寫其確定 的存儲器芯片的存儲部中的控制信息,可以應(yīng)對使用環(huán)境的變化等,可 以實現(xiàn)存儲裝置的互換性和優(yōu)化。為了達(dá)到上述目的,本發(fā)明的第三方面的具有一個或多個存儲器芯 片的存儲裝置的控制程序,使計算機(jī)執(zhí)行以下處理根據(jù)用于確定所述 存儲器芯片的地址信息,對所述存儲器芯片讀寫該存儲器芯片的控制信 息。根據(jù)這種結(jié)構(gòu),利用安裝了存儲裝置的計算機(jī)等電子設(shè)備側(cè)的計算 機(jī)裝置,執(zhí)行這種控制程序,使用存儲器芯片的地址信息來確定存儲器 芯片。通過在計算機(jī)裝置側(cè)改寫所確定的存儲器芯片的存儲部中的控制 信息,可以應(yīng)對使用環(huán)境的變化等,可以實現(xiàn)存儲裝置的互換性和優(yōu)化, 從而實現(xiàn)上述目的。為了達(dá)到上述目的,本發(fā)明的第四方面的具有存儲裝置的存儲卡, 該存儲裝置具有一個或多個存儲器芯片,所述存儲卡構(gòu)成為所述存儲器 芯片具有存儲該存儲器芯片的控制信息的存儲部。根據(jù)這種結(jié)構(gòu)也能夠 實現(xiàn)上述目的。為了達(dá)到上述目的,在上述存儲卡中,優(yōu)選所述存儲器芯片構(gòu)成為 具有一個或多個存儲器矩陣,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,在上述存儲卡中,優(yōu)選所述存儲部包括存儲固 定信息的第1存儲元件和存儲變動信息的第2存儲元件,根據(jù)這種結(jié)構(gòu) 也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,在上述存儲卡中,優(yōu)選所述第2存儲元件的所 述存儲器芯片的變動信息可以根據(jù)用于確定所述存儲器芯片的地址信息
進(jìn)行讀寫,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,在上述存儲卡中,優(yōu)選所述第1存儲元件利用 非易失性存儲元件構(gòu)成,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,本發(fā)明的第五方面的安裝了存儲裝置的電路基 板,該存儲裝置具有一個或多個存儲器芯片,所述存儲裝置的存儲器芯 片具有存儲該存儲器芯片的控制信息的存儲部。根據(jù)這種結(jié)構(gòu)也能夠?qū)?現(xiàn)上述目的。為了達(dá)到上述目的,在上述電路基板中,優(yōu)選構(gòu)成為具有安裝所述 存儲卡的插槽,根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,本發(fā)明的第六方面是具有所述存儲裝置的電子 設(shè)備。該電子設(shè)備可以是計算機(jī)裝置等使用存儲裝置進(jìn)行信息存儲的設(shè) 備。根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,本發(fā)明的第七方面是具有所述電路基板的電子 設(shè)備。該情況時,電子設(shè)備可以是計算機(jī)裝置等使用存儲裝置進(jìn)行信息 存儲的設(shè)備。根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。為了達(dá)到上述目的,本發(fā)明的第八方面是具有所述存儲卡的電子設(shè) 備。該情況時,電子設(shè)備可以是計算機(jī)裝置等使用存儲裝置進(jìn)行信息存 儲的設(shè)備。根據(jù)這種結(jié)構(gòu)也能夠?qū)崿F(xiàn)上述目的。根據(jù)本發(fā)明可以獲得以下效果。 (1 )由于在存儲器芯片的內(nèi)部具有存儲存儲器芯片的控制信息的存 儲部,所以能夠按照存儲器芯片單位使用該存儲部中的控制信息,而且 可以根據(jù)存儲部中的控制信息,使存儲器芯片滿足規(guī)格變更等的環(huán)境變 化,可以提高靈活性。(2) 能夠按照存儲器芯片單位進(jìn)行獨立控制,可以實現(xiàn)作為存儲器 的優(yōu)化。(3) 通過改寫存儲器芯片的存儲部中的控制信息,可以提高作為存 儲器的互換性。并且,本發(fā)明的其他目的、特征和優(yōu)點,通過參照附圖及各個實施 方式將更加明確。


圖1是表示以往的存儲器模塊的結(jié)構(gòu)的圖。圖2是表示第1實施方式涉及的存儲器模塊的結(jié)構(gòu)示例的圖。 圖3是表示存儲器芯片的結(jié)構(gòu)示例的框圖。圖4是表示控制寄存器的輸入輸出控制的時序圖。 圖5是表示第2實施方式涉及的個人計算機(jī)的結(jié)構(gòu)示例的圖。 圖6是表示控制信息的寫入/改寫處理的處理步驟的流程圖。 圖7是表示第3實施方式涉及的存儲卡的結(jié)構(gòu)示例的圖。 圖8是表示第4實施方式涉及的電路基板的結(jié)構(gòu)示例的圖。符號說明100存儲器模塊;201、 202、 203…20N存儲器芯片;211、 212、 213、 214存儲器矩陣;220存儲部;221SPD存儲部;222控制寄存器;231、 232、 233...23N總線;300個人計算機(jī);318存儲器模塊處理程序;400 存儲卡;500電路基板。
具體實施方式
[第1實施方式]以下,參照圖2說明本發(fā)明的第1實施方式。圖2是表示第1實施 方式涉及的存儲器模塊的結(jié)構(gòu)示例的圖。圖2表示本發(fā)明的存儲裝置的 一例,但本發(fā)明不限于圖2所示的結(jié)構(gòu)。存儲器模塊100是本發(fā)明的存儲裝置的一例,例如在電路基板上安 裝有多個存儲器芯片201、 202...20N。各個存儲器芯片201、 202...20N 是構(gòu)成存儲器的構(gòu)成單位,不必一定是最小構(gòu)成單位,并且也可以是不 同的結(jié)構(gòu)。在該實施方式中,利用多個存儲器芯片201、 202...20N構(gòu)成 存儲器模塊100,但也可以利用一個存儲器模塊構(gòu)成。該情況時,在各個存儲器芯片201、 202...20N設(shè)置例如4組存儲器 矩陣2U、 212、 213、 214作為多個存儲單元,并且設(shè)置存儲控制信息的
固定信息和變動信息的存儲部220。各個存儲部220利用ROM(Read-Only Memory)、 RAM (Random-Access Memory)、非易失性存儲器等構(gòu)成, 并獨立存儲有作為對應(yīng)的存儲器芯片201、 202...20N的控制信息的例如 規(guī)格信息和/或功能信息。即,在設(shè)于存儲器芯片201的存儲部220中存 儲著有關(guān)存儲器芯片201的規(guī)格信息和/或功能信息,在設(shè)于存儲器芯片 202的存儲部220中存儲著有關(guān)存儲器芯片202的規(guī)格信息和/或功能信 息。并且,在各個存儲器芯片201 20N分別連接總線231、 232…23N, 可以針對由地址信息確定的存儲器芯片201 20N讀寫數(shù)據(jù),并且可以根 據(jù)用于確定存儲器芯片201 20N的地址信息寫入或改寫存儲部220中的 規(guī)格信息和/或功能信息。根據(jù)這種結(jié)構(gòu),對于安裝在存儲器模塊100上的多個存儲器芯片 201 20N而言,雖然其規(guī)格和功能受到各自具有的存儲部220中的規(guī)格 信息和/或功能信息的限制,但是可以根據(jù)各個存儲部220的存儲信息形 成不同的結(jié)構(gòu)。換言之,存儲部220中的存儲信息發(fā)揮識別存儲器芯片 201 20N或整個存儲器模塊100的識別信息的作用。并且,如果使存儲部220中的存儲信息發(fā)揮存儲器芯片201 20N 的識別信息的作用,則可以利用該存儲信息確定各個存儲器芯片201 20N,并可以獨立進(jìn)行數(shù)據(jù)的讀寫。雖然是一個存儲器模塊100,但可以 根據(jù)不同規(guī)格、即不同的規(guī)格和功能獨立使用各個存儲器芯片201 20N, 存儲器模塊100構(gòu)成靈活性極高的存儲裝置。并且,由于能夠以存儲部220中的存儲信息為基礎(chǔ)獨立控制各個存 儲器芯片201 20N,所以能夠變更各個存儲器芯片201 20N或存儲器 模塊100的規(guī)格和功能,可以應(yīng)對使用環(huán)境等,可以優(yōu)化存儲器并提高 互換性。下面,參照圖3說明設(shè)于該存儲器模塊100的存儲器芯片201 20N。 圖3是表示存儲器芯片的結(jié)構(gòu)示例的框圖。在圖3中,對與圖2相同的 部分賦予相同符號。在各個存儲器芯片201 20N中設(shè)有多個存儲器矩陣211 214,并
且設(shè)有對應(yīng)于各個存儲器矩陣211 214的Row (行)解碼器241、 242、 243、 244和傳感/Column (列)解碼器251、 252、 253、 254。在各個存 儲器矩陣211 214中,多個存儲器單元被配置成矩陣狀,即配置成多行 多列。該情況時,與N比特相應(yīng)的地址信號經(jīng)由與N比特相應(yīng)的行緩沖 器,根據(jù)行地址選擇信號RAS進(jìn)入Row解碼器241 244,選擇與一行 相應(yīng)的存儲器單元。并且,根據(jù)列地址選擇信號CAS進(jìn)入傳感/Column (列)解碼器251 254,選擇該列,從而可以進(jìn)行數(shù)據(jù)的讀寫。這種動 作可以針對每個存儲器矩陣211 214進(jìn)行。在存儲部220中設(shè)有作為第1存儲元件的SPD存儲部221,并且設(shè) 有作為第2存儲元件的控制寄存器222。在SPD存儲部221中存儲著作 為固定信息的同時還作為規(guī)格信息和/或功能信息的CAS (Column Address Strobe)延時等,在控制寄存器222中存儲著從SPD存儲部221 讀出的信息和來自外部的功能信息等變動信息。作為存儲在控制寄存器 222中的控制信息,規(guī)格信息和/或功能信息根據(jù)來自地址總線AB的地 址信息被讀寫。Ao an表示寫入地址,Bo Bm表示存儲單元地址。在存儲部220的SPD存儲部221、控制寄存器222上連接著輸入輸 出電路280,在該輸入輸出電路280上連接著數(shù)據(jù)總線DB,與外部裝置 進(jìn)行規(guī)格信息和/或功能信息等的數(shù)據(jù)收發(fā)。DQo DQp表示數(shù)據(jù)。在這種結(jié)構(gòu)中,如圖4所示,對控制寄存器222提供了時鐘信號CLK (圖4中的A)、片選信號CS (圖4中的B)、行地址選擇信號RAS (圖 4中的C)、列地址選擇信號CAS (圖4中的D)、寫入使能信號WE (圖 4中的E)、和作為讀出命令的地址信息Ao An、 Bo Bm (圖4中的F)。 通過接受這種讀出命令信號,從控制寄存器222通過輸入輸出電路280, 在DB264上得到輸出數(shù)據(jù)DQo DQp (圖4中的G)。并且,對控制寄存器222傳輸了同樣從SPD存儲部221讀出的信息, 根據(jù)存儲在該控制寄存器222中的規(guī)格信息或功能信息,確定存儲器矩 陣211 214的功能和動作。[第2實施方式]參照圖5和圖6說明本發(fā)明的第2實施方式。圖5是表示第2實施方式涉及的個人計算機(jī)(PC)的結(jié)構(gòu)示例的圖,圖6是表示存儲部的存 儲信息的寫入或讀出處理的處理步驟的流程圖。在圖5中,對與圖2或 圖3相同的部分賦予相同符號。該P(yáng)C300是具有存儲器模塊100的電子設(shè)備的一例,其構(gòu)成為可以 根據(jù)地址信息讀寫存儲器模塊100的存儲器芯片201 20N中的各個存儲 部220的存儲信息。在該P(yáng)C300設(shè)有CPU (Central Processing Unit) 302,在該CPU302 上通過總線304連接著北橋芯片(Northbridge,為一種芯片組)306,在 北橋芯片306上連接著存儲器模塊100,并且通過南橋芯片(Southbridge) 308連接著輸入輸出(I/O)接口部310。北橋芯片306是與CPU302和存 儲器模塊100進(jìn)行數(shù)據(jù)傳遞的單元,南橋芯片308是與CPU302和I/O接 口部310之間進(jìn)行數(shù)據(jù)傳遞的單元。存儲器模塊100具有前面敘述(圖2和圖3)的結(jié)構(gòu),所以賦予相 同符號并省略說明。并且,在介于南橋芯片308和I/O接口部310之間的總線312上連 接著利用非易失性存儲器等構(gòu)成的存儲部314,在該存儲部314中存儲著 存儲器模塊處理程序318,用于進(jìn)行BIOS (Basic Input/Output System) 316和存儲器模塊100的存儲部220中的控制信息的寫入或改寫。存儲器 模塊處理程序318只要能夠在存儲于利用硬盤裝置(HDD)等的非易失 性存儲器構(gòu)成的存儲裝置320中的操作系統(tǒng)(OS)上執(zhí)行即可。并且, 在I/O接口部310上連接著作為輸入輸出裝置的例如鍵盤322和未圖示的 顯示裝置。參照圖6說明這種結(jié)構(gòu)的存儲器模塊100的控制信息的寫入或改寫。 圖6是表示其處理步驟的流程圖。通常的存儲器存取針對存儲器的地址進(jìn)行,但在進(jìn)行作為控制信息 的參數(shù)的讀出和寫入時,針對用于對存儲器控制器即北橋芯片306中的 命令寄存器進(jìn)行參數(shù)信息的讀出和寫入等的地址、以及針對用于參數(shù)的 讀出等的數(shù)據(jù)寄存器的地址,進(jìn)行存取。存儲器的初始化步驟首先進(jìn)行命令(參數(shù)信息的讀出)的寫入(步 驟S1),然后進(jìn)行參數(shù)信息的讀出(步驟S2)。然后,進(jìn)行命令(參數(shù)信 息的寫入)的寫入(步驟S3),結(jié)束該處理。結(jié)果,在存儲器模塊100 的存儲部220中寫入表示規(guī)格和功能的控制信息,或者可以更新該信息。 [第3實施方式]參照圖7說明本發(fā)明的第3實施方式。圖7是表示第3實施方式涉 及的存儲卡的結(jié)構(gòu)示例的圖。在圖7中,對與圖2或圖3相同的部分賦 予相同符號。該存儲卡400是前面敘述的存儲器模塊100的具體實施例,在電路 基板402上形成有被插入母板側(cè)的插座中并實現(xiàn)電氣連接的連接器部 404、 406,在連接器部404側(cè)安裝有4組存儲器芯片411、 412、 413、 414, 在連接器部406側(cè)安裝有4組存儲器芯片421、 422、 423、 424。在各個 存儲器芯片411 414、 421 424上安裝著前面敘述的存儲器矩陣211 214和存儲部220。根據(jù)這種存儲卡400,如前面所述,可以根據(jù)不同的規(guī)格和功能獨 立使用,可以構(gòu)成靈活性極高的存儲裝置,并可以變更規(guī)格和功能來應(yīng) 對使用環(huán)境等,可以優(yōu)化存儲器并提高互換性。[第4實施方式]參照圖8說明本發(fā)明的第4實施方式。圖8是表示第4實施方式涉 及的電路基板的結(jié)構(gòu)示例的圖。在圖8中,對與圖2、圖3、圖5或圖7 相同的部分賦予相同符號。在該電路基板500上安裝有存儲器插槽502,用于裝載安裝了前面 敘述的存儲器模塊100的存儲卡400,并且還安裝有北橋芯片306。北橋 芯片306和存儲器插槽602通過總線連接,可以傳遞數(shù)據(jù)。根據(jù)這種電路基板500,可以向存儲卡400寫入所安裝的存儲部220 的控制信息,可以實現(xiàn)靈活性較高的存儲器存取。[其他實施方式等]關(guān)于上述實施方式的變形例和特征事項等列舉如下。 (l)如上述實施方式所述,存儲器模塊100具有存儲器接口的功能, 從而保持較高的互換性。該情況時,保持互換性例如指安裝了存儲器芯
片的模塊可以永久使用。(2) 可以使存儲器芯片201 20N的存儲部200具有基于程序的判 定功能。該情況時,在接口的定時因產(chǎn)品版本代而不同時,可以采用通 過另外設(shè)置控制用接口來進(jìn)行識別的方法。(3) 在上述實施方式中,作為存儲裝置的適用示例的電子設(shè)備示例 了PC300,但本發(fā)明也可以廣泛應(yīng)用于具有PC功能的電視機(jī)裝置、服務(wù) 器裝置、電話裝置等。如上所述說明了本發(fā)明的最優(yōu)選的實施方式等,但本發(fā)明不限于上 述記載,當(dāng)然,本領(lǐng)域技術(shù)人員可以根據(jù)權(quán)利要求的記載或說明書公開 的發(fā)明宗旨進(jìn)行各種變形和變更,這些變形和變更當(dāng)然也包含于本發(fā)明 的范圍中。產(chǎn)業(yè)上的可利用性本發(fā)明在存儲器芯片的內(nèi)部具有存儲存儲器芯片的規(guī)格信息和/或 功能信息等的控制信息的存儲部,可以按照存儲器芯片單位使用,可以 使存儲器芯片應(yīng)對規(guī)格變更等的環(huán)境變化,可以提高存儲器的靈活性、 優(yōu)化性或互換性,所以比較有用。
權(quán)利要求
1. 一種具有一個或多個存儲器芯片的存儲裝置,該存儲裝置的特征在于,存儲器芯片具有存儲該存儲器芯片的控制信息的存儲部。
2. 根據(jù)權(quán)利要求1所述的存儲裝置,其特征在于, 所述存儲器芯片具有一個或多個存儲器矩陣。
3. 根據(jù)權(quán)利要求1所述的存儲裝置,其特征在于, 所述控制信息是所述存儲器芯片的規(guī)格信息和/或功能信息。
4. 根據(jù)權(quán)利要求1所述的存儲裝置,其特征在于, 所述存儲部包括存儲固定信息的第1存儲元件和存儲變動信息的第2存儲元件。
5. 根據(jù)權(quán)利要求4所述的存儲裝置,其特征在于,所述第2存儲元件的所述存儲器芯片的變動信息可以根據(jù)用于確定 所述存儲器芯片的地址信息進(jìn)行讀寫。
6. 根據(jù)權(quán)利要求4所述的存儲裝置,其特征在于,所述第1存儲元件利用非易失性存儲元件構(gòu)成。
7. 根據(jù)權(quán)利要求4所述的存儲裝置,其特征在于, 所述第2存儲元件包括可以進(jìn)行讀寫的存儲元件。
8. —種具有一個或多個存儲器芯片的存儲裝置的控制方法,該存儲 裝置的控制方法的特征在于,該存儲裝置的控制方法包括執(zhí)行如下處理的步驟 根據(jù)用于確定所述存儲器芯片的地址信息,讀寫所述存儲器芯片的 控制信息。
9. 一種具有一個或多個存儲器芯片的存儲裝置的控制程序,該存儲 裝置的控制程序的特征在于,該存儲裝置的控制程序使計算機(jī)執(zhí)行以下處理-根據(jù)用于確定所述存儲器芯片的地址信息,向所述存儲器芯片讀寫 該存儲器芯片的控制信息。
10. —種具有存儲裝置的存儲卡,該存儲裝置具有一個或多個存儲器芯片,所述存儲卡的特征在于,所述存儲器芯片具有存儲該存儲器芯片的控制信息的存儲部。
11. 根據(jù)權(quán)利要求io所述的存儲卡,其特征在于,所述存儲器芯片具有一個或多個存儲器矩陣。
12. 根據(jù)權(quán)利要求10所述的存儲卡,其特征在于, 所述存儲部包括存儲固定信息的第1存儲元件和存儲變動信息的第2存儲元件。
13. 根據(jù)權(quán)利要求12所述的存儲卡,其特征在于, 可以由所述第2存儲元件,根據(jù)用于確定所述存儲器芯片的地址信息,讀寫所述第2存儲元件的所述存儲器芯片的變動信息。
14. 根據(jù)權(quán)利要求12所述的存儲卡,其特征在于, 所述第1存儲元件利用非易失性存儲元件構(gòu)成。
15. —種安裝了具有一個或多個存儲器芯片的存儲裝置的電路基 板,該電路基板的特征在于,在所述存儲裝置的存儲器芯片中具有存儲該存儲器芯片的控制信息 的存儲部。
16. —種電路基板,其特征在于,該電路基板具有用于安裝權(quán)利要 求10、 11、 12、 13或14所述的存儲卡的插槽。
17. —種電子設(shè)備,其特征在于,該電子設(shè)備具有權(quán)利要求1 7所 述的存儲裝置。
18. —種電子設(shè)備,其特征在于,該電子設(shè)備安裝有權(quán)利要求10、 11、 12、 13或14所述的存儲卡。
19. 一種電子設(shè)備,其特征在于,該電子設(shè)備具有權(quán)利要求15或16 所述的電路基板。
全文摘要
本發(fā)明提供存儲裝置及其控制方法和其控制程序、存儲卡、電路基板及電子設(shè)備。其中,存儲裝置具有一個或多個存儲器芯片(201~20N)。該存儲裝置(存儲器模塊100)具有針對一個或多個存儲器芯片的每一個存儲規(guī)格信息、功能信息等的控制信息的存儲部(220),并可以改寫該存儲部中的控制信息。根據(jù)在對各個存儲器芯片獨立設(shè)置的存儲部中存儲的控制信息,可以獨立使用存儲器芯片,可以提高存儲器的互換性和靈活性。
文檔編號G06F12/06GK101401077SQ20068005383
公開日2009年4月1日 申請日期2006年3月31日 優(yōu)先權(quán)日2006年3月31日
發(fā)明者宮本十四廣, 小野博之, 瀧上明夫, 豬子昌哉, 鈴木貴善 申請人:富士通株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
新丰县| 抚远县| 克东县| 镇康县| 秭归县| 泰安市| 大城县| 宜昌市| 岢岚县| 郸城县| 通州市| 织金县| 江都市| 杂多县| 房产| 八宿县| 嘉鱼县| 织金县| 焉耆| 万安县| 车险| 景谷| 尚志市| 长汀县| 潍坊市| 松溪县| 颍上县| 万年县| 皮山县| 黄冈市| 三台县| 新蔡县| 锦屏县| 扬州市| 西乌| 平山县| 建宁县| 淮阳县| 武清区| 赤城县| 土默特左旗|