專利名稱:修復內存部分數(shù)據(jù)區(qū)域發(fā)生故障的結構的制作方法
技術領域:
本實用新型為一種修復內存部份數(shù)據(jù)區(qū)域發(fā)生故障的結構,特別是指一種將多個有部份數(shù)據(jù)區(qū)域發(fā)生故障的內存,利用互補連接的方式,形成正常內存的裝置。
然而,該常用內存在被制作或被使用一段時間后,常常會因制作程序錯誤,或長期錯誤的使用,而發(fā)生部份數(shù)據(jù)區(qū)域故障,令計算機的中央處理單元無法辨識其它未發(fā)生故障的區(qū)域,而判定其為故障的內存,無法能再使用該常用內存,形成該常用內存其它未發(fā)生故障的部份的浪費,亦因該常用內存無法被利用,而被隨意丟棄,導致環(huán)境的污染,是以,如果能開發(fā)設計出一種可將部份數(shù)據(jù)區(qū)域發(fā)生故障的內存回收再利用的技術,將是電子零件業(yè)界亟待努力的目標。
實用新型內容創(chuàng)作人有鑒于前述常用內存于發(fā)生部份數(shù)據(jù)區(qū)域故障時,計算機的中央處理單元無法辨識其它未發(fā)生故障的區(qū)域,而判定其為故障的內存,而無法能再被使用的缺點,乃依其從事電子元件的制造經(jīng)驗和技術累積,針對上述缺失悉心研究各種解決的方法,在經(jīng)過不斷的研究、實驗與改良后,終于開發(fā)設計出本實用新型的一種修復內存部份數(shù)據(jù)區(qū)域發(fā)生故障的結構,俾能摒除先前技藝的諸多缺失。
本實用新型的主要目的,是令多個有部份數(shù)據(jù)區(qū)域發(fā)生故障的內存,利用互補連接的方式,達成可形成正常的內存。
根據(jù)前述的目的,本實用新型提供一種修復內存部份數(shù)據(jù)區(qū)域發(fā)生故障的結構,該結構是利用一測試器將多個有部份數(shù)據(jù)區(qū)域發(fā)生故障的內存分別進行檢測,再以兩個內存為一組,將各組內存分別安裝于一電路板的正、反面,令每一組內存的一內存與另一內存相對應,再依先前的檢測結果,將每一組內存的正常可使用的數(shù)據(jù)區(qū)域的接腳,其中八個接腳依序連接至該電路板的連接端口插腳上,如此,將該電路板安裝于一計算機的電路板上時,該計算機的中央處理單元(CPU)可將各組內存當成一正常內存來使用,因此令部份數(shù)據(jù)區(qū)域發(fā)生故障的內存可回收再利用,達成節(jié)省制造成本以及保護環(huán)境的目的。
圖2為本實用新型的方框示意圖;圖3為本實用新型的動作流程圖;圖4為本實用新型另一最佳實施例的方框示意圖。
10內存11電路板在本實用新型中,復請參閱
圖1、圖2所示,該內存10為一緩存器,被安裝于該計算機上時,可作為該計算機的中央處理單元(CPU)的隨機內存,以令該中央處理單元可實行多時分工的處理,該內存10分成二種,其一為容量128MBIT,另一為容量256MBIT為容量,其中該128MBIT的內存10設有11個地址區(qū)域,每一個地址區(qū)域分別對應一地址區(qū)域接腳(A0、A1、A2、A3、A4、A5、A6、A7…A11),該等接腳與計算機的電路相連接,令該中央處理單元可讀取該等接腳的地址信號,而辨識出該內存10為128MBIT的內存10,而該256MBIT的內存10設有12個地址區(qū)域,每一個地址區(qū)域分別對應一地址區(qū)域接腳(A0、A1、A2、A3、A4、A5、A6、A7…A11、A12),該等接腳與計算機的電路相連接,令該中央處理單元可讀取該等接腳的地址信號,而辨識出該內存10為256MBIT的內存10。
在本實用新型的最佳另一實施例中,請參閱圖4所示,亦可將128MBIT的內存10、256MBIT的內存10混合使用,為利用一測試器將多個有部份數(shù)據(jù)區(qū)域發(fā)生故障的128MBIT的內存10及256MBIT的內存10分別進行檢測,再以一個128MBIT的內存10與一個256MBIT的內存10為一組,將各組內存10分別安裝于一電路板11的正、反面,令每一組內存10的一內存10與另一內存10相對應,再將256MBIT的內存10的地址區(qū)域接腳A12固定住,再依先前的檢測結果,將每一組內存10的數(shù)據(jù)區(qū)域的接腳(D0、D1、D2、D3、D4、D5、D6、D7),其中八個可正常使用的接腳依序連接至該電路板11的連接端口插腳(Pin1、Pin2、Pin3、Pin4、Pin5、Pin6、Pin7、Pin8)上,如此,將該電路板11安裝于一計算機的電路板上時(圖中未示),該計算機的中央處理單元(CPU)可將各組內存10當成一正常內存來使用,因此,即可將該等部份數(shù)據(jù)區(qū)域發(fā)生故障的內存10回收再利用。
在該實施例中,復請參閱圖4所示,將256MBIT的內存10的地址區(qū)域接腳A12固定住的方式,可將該接腳A12與該內存10的電源接腳Vcc(VDD)、接地端GND(Vss)、地址區(qū)域接腳A11、接腳BA0(BS0)或接腳BA1(BS1)相連接,或者,該內存10的地址區(qū)域接腳A11與電源接腳Vcc(VDD)、接地端GND(Vss)、接腳BA0(BS0)或接腳BA1(BS1)相連接,計算機的中央處理單元僅能讀取該內存10的11個地址區(qū)域接腳的地址信號,而辨識出該內存10為一128MBIT的內存10,因此,其可與128MBIT的內存10相互配合使用,不會發(fā)生地址區(qū)域不同而不兼容的問題。
權利要求1.一種修復內存部份數(shù)據(jù)區(qū)域發(fā)生故障的結構,其特征是,利用一測試器將多個有部份數(shù)據(jù)區(qū)域發(fā)生故障的內存分別進行檢測,再以兩個內存為一組,將各組內存分別安裝于一電路板的正、反面,令每一組內存的一內存與另一內存相對應,再依先前的檢測結果,將每一組內存的數(shù)據(jù)區(qū)域的接腳,其中八個可正常使用的接腳依序連接至該電路板的連接端口插腳上,將該電路板安裝于一計算機的電路板上時,該計算機的中央處理單元可將各組內存當成一正常內存來使用。
2.一種修復內存部份數(shù)據(jù)區(qū)域發(fā)生故障的結構,其特征是,利用一測試器將多個有部份數(shù)據(jù)區(qū)域發(fā)生故障的128MBIT的內存及256MBIT的內存分別進行檢測,再以一個128MBIT的內存與一個256MBIT的內存為一組,將各組內存分別安裝于一電路板的正、反面,令每一組內存的一內存與另一內存相對應,再將256MBIT的內存的地址區(qū)域接腳A12固定住,再依先前的檢測結果,將每一組內存的數(shù)據(jù)區(qū)域的接腳,其中八個可正常使用的接腳依序連接至該電路板的連接端口插腳上,將該電路板安裝于一計算機的電路板上時,該計算機的中央處理單元可將各組內存當成一正常內存來使用。
3.如權利要求2所述的修復內存部份數(shù)據(jù)區(qū)域發(fā)生故障的結構,其特征是,該256MBIT的內存的地址區(qū)域接腳A12固定住的方式,將該接腳A12與該內存的電源接腳Vcc(VDD)、接地端GND(Vss)、地址區(qū)域接腳A11、接腳BA0(BS0)或接腳BA1(BS1)相連接,或者,該內存的地址區(qū)域接腳A11與電源接腳Vcc(VDD)、接地端GND(Vss)、接腳BA0(BS0)或接腳BA1(BS1)相連接,計算機的中央處理單元僅能讀取該內存的11個地址區(qū)域接腳的地址信號,而辨識出該內存為一128MBIT的內存,故其可與128MBIT的內存相互配合使用。
專利摘要本實用新型有關一種修復內存部分數(shù)據(jù)區(qū)域發(fā)生故障的結構,利用一測試器將多個有部分數(shù)據(jù)區(qū)域發(fā)生故障的內存,如DDRSDRAM,分別進行檢測,再以兩個內存為一組,將各組內存分別安裝于一電路板的正、反面,令每一組內存的一內存與另一內存相對應,再依先前的檢測結果,將每一組內存的正??墒褂玫臄?shù)據(jù)區(qū)域的接腳,其中八個接腳依序連接至該電路板的連接端口插腳上,如此,將該電路板安裝于一計算機的電路板上時,該計算機的中央處理單元可將各組內存當成一正常內存來使用,如此,即可將部分數(shù)據(jù)區(qū)域發(fā)生故障的內存回收再利用,達成節(jié)省制造成本以及保護環(huán)境的目的。
文檔編號G06F11/18GK2604732SQ03236789
公開日2004年2月25日 申請日期2003年1月27日 優(yōu)先權日2003年1月27日
發(fā)明者邱明哲 申請人:邱明哲