專利名稱:綜合性智能報(bào)務(wù)系統(tǒng)的終端裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種用于通信報(bào)務(wù)的訓(xùn)練和/或?qū)嶋H應(yīng)用的綜合性智能報(bào)務(wù)系統(tǒng)的終端裝置。
傳統(tǒng)的通信報(bào)務(wù)系統(tǒng)可有莫爾斯碼、移頻印字(電傳)和語音報(bào)等多種不同的方式。每種報(bào)務(wù)方式均有各自獨(dú)立的專用操作終端設(shè)備和系統(tǒng),如手鍵、電子鍵、電傳、電臺送話器等,其間無共通性,操作人員只能單獨(dú)訓(xùn)練和單獨(dú)使用,不同報(bào)務(wù)方式的輸出信號間也不能相互轉(zhuǎn)換,不僅訓(xùn)練難度大,效率低,使用上也極為不便。
鑒于此,本實(shí)用新型的目的是提供一種可具有綜合性智能功能的報(bào)務(wù)系統(tǒng)終端裝置,使其能統(tǒng)一由標(biāo)準(zhǔn)計(jì)算機(jī)鍵盤輸入報(bào)文,根據(jù)需要以莫爾斯碼、移頻印字或語音報(bào)等不同的報(bào)務(wù)方式輸出,并能實(shí)現(xiàn)不同報(bào)務(wù)輸出方式間的轉(zhuǎn)換,從而能極大地提高報(bào)務(wù)訓(xùn)練和報(bào)務(wù)通信的效率和效果。
本實(shí)用新型綜合性智能報(bào)務(wù)系統(tǒng)的終端裝置,由主系統(tǒng)電路板、從系統(tǒng)電路板及相關(guān)的外圍電路組成。其中主系統(tǒng)電路板由主CPU和分別與其連接的系統(tǒng)鎖存器、數(shù)據(jù)存儲器及程序存儲器組成,主系統(tǒng)電路板并設(shè)有與標(biāo)準(zhǔn)計(jì)算機(jī)輸入鍵盤的連接接口。從系統(tǒng)電路板由從CPU和分別與其連接的系統(tǒng)鎖存器、數(shù)據(jù)存儲器及程序存儲器組成,從CPU設(shè)有報(bào)務(wù)信號輸出接口。主CPU與從CPU間經(jīng)I2C時鐘引腳及I2C數(shù)據(jù)引腳以I2C總線通信方式連接。各電路板均與電源板連接,由其提供工作電源。上述結(jié)構(gòu)中的主系統(tǒng)電路板和從系統(tǒng)電路板可以分別設(shè)計(jì)為一個獨(dú)立的16位單片機(jī)系統(tǒng),其主CPU和從CPU可以分別均采用8051系列芯片,如PHILIP 80C552單片微控制器等8XC552系列芯片。其優(yōu)點(diǎn)在于功能強(qiáng)大,兼容性好,且擴(kuò)展了溫度范圍,價(jià)格也相對較低。各數(shù)據(jù)存儲器可以均采用62256芯片;程序存儲器可以均采用27C512芯片。I2C總線通信方式是一種無中央主控器件的多主總線,由一條串行數(shù)據(jù)線和一條串行時鐘線組成,在彩色電視機(jī)等電器設(shè)備中已有廣泛的應(yīng)用。主CPU與從CPU間采用I2C總線通信方式連接的優(yōu)點(diǎn)在于其技術(shù)成熟,性能可靠,可實(shí)現(xiàn)主CPU和從CPU間的雙向串行通信。經(jīng)試驗(yàn)測試,其效果滿意。
在上述結(jié)構(gòu)的基礎(chǔ)上,所說的主CPU分別經(jīng)相互對應(yīng)的TXD和RXD腳還可以連接有莫爾斯監(jiān)聽芯片,可以在進(jìn)行報(bào)務(wù)通信的訓(xùn)練和/或使用中進(jìn)一步實(shí)現(xiàn)監(jiān)聽功能。此外,所說的主CPU還可以經(jīng)顯示模塊芯片及相應(yīng)的非門電路連接有顯示結(jié)構(gòu),如常用的數(shù)碼管或液晶等數(shù)碼式顯示結(jié)構(gòu)、屏幕顯示結(jié)構(gòu)、或者其它所希望適當(dāng)形式的顯示結(jié)構(gòu),使報(bào)務(wù)的輸入和/或輸出功能更加完善和方便。
為實(shí)現(xiàn)語音報(bào)務(wù)輸出,可以使上述結(jié)構(gòu)中的從CPU再連接有語音轉(zhuǎn)換輸出電路,可以采用目前已較為成熟的各種形式的語音轉(zhuǎn)換輸出電路。如,可以采用OKI公司的MSM6585等專用ADPCM編解碼芯片,也可以采用DAC0832等D/A轉(zhuǎn)換模塊芯片,這些都是比較成熟的語音處理技術(shù)。
上述結(jié)構(gòu)中從CPU的莫爾斯碼和移頻印字輸出轉(zhuǎn)換開關(guān)可以采用固態(tài)繼電器實(shí)現(xiàn)。
本實(shí)用新型上述綜合性智能報(bào)務(wù)系統(tǒng)終端裝置的工作過程是需發(fā)送的報(bào)文經(jīng)標(biāo)準(zhǔn)計(jì)算機(jī)鍵盤輸入主系統(tǒng)電路板后,由主系統(tǒng)電路板對原始報(bào)文信號進(jìn)行識別和接收、報(bào)文數(shù)據(jù)的存貯、報(bào)文信號的智能化處理和系統(tǒng)的控制等處理后,通過I2C總線方式傳送給從系統(tǒng)電路板;從系統(tǒng)電路板將接收到的報(bào)文數(shù)據(jù)轉(zhuǎn)換為莫爾斯碼、或移頻印字(電傳)、語音等所需的電報(bào)終端信號,經(jīng)相應(yīng)的接口送到監(jiān)聽和輸出口。裝置中的顯示結(jié)構(gòu)可以實(shí)時顯示報(bào)務(wù)員輸入的報(bào)文,監(jiān)聽結(jié)構(gòu)可以對輸入的報(bào)文信號進(jìn)行監(jiān)聽。
本實(shí)用新型上述報(bào)務(wù)系統(tǒng)終端裝置的特點(diǎn)在于以計(jì)算機(jī)為中心,采用通信新技術(shù),在相應(yīng)的程序軟件配合下通過同一套終端裝置,即可統(tǒng)一由標(biāo)準(zhǔn)計(jì)算機(jī)鍵盤將需發(fā)送的報(bào)文輸入后,按需要提供多種標(biāo)準(zhǔn)的報(bào)務(wù)信號輸出,并可完成對報(bào)文的存儲、調(diào)用和相互轉(zhuǎn)換輸出。例如,在莫爾斯工作模式下,其可以實(shí)現(xiàn)包括自動生成電報(bào)報(bào)頭、號數(shù)、組數(shù)和開始符號,以及存貯所拍發(fā)的報(bào)文等智能存發(fā)功能,以及人工存發(fā)報(bào)、調(diào)取報(bào)文、插報(bào)、長短碼轉(zhuǎn)換、存入號、自動呼叫、中間取組、報(bào)文查詢、報(bào)文編輯、速度調(diào)整、監(jiān)聽報(bào)調(diào)調(diào)整、開/關(guān)輸出口等多種功能;在移頻印字工作模式下,也可以實(shí)現(xiàn)智能存發(fā)、移頻印字報(bào)碼型轉(zhuǎn)換、波特率調(diào)整等功能;在語音報(bào)工作模式下,可以實(shí)現(xiàn)語音報(bào)速度調(diào)整、音調(diào)調(diào)整、男女聲語音報(bào)轉(zhuǎn)換及與莫爾斯班模式下其它相似的多種功能。因此,本實(shí)用新型的上述報(bào)務(wù)終端裝置無論是用于電臺機(jī)工作和對報(bào)務(wù)員進(jìn)行訓(xùn)練,還是作為報(bào)務(wù)終端使用,都具有極強(qiáng)的適應(yīng)性和靈活性。裝置中采用的多處理器并行技術(shù),增強(qiáng)了系統(tǒng)的處理能力;采用短時中斷技術(shù),完成了單片機(jī)與標(biāo)準(zhǔn)計(jì)算機(jī)鍵盤的接口,以及采用板際通信技術(shù)完成芯片間的互連與通信,既保證了該終端裝置運(yùn)行的穩(wěn)定性,也為功能的進(jìn)一步擴(kuò)充預(yù)留了較大的空間。
以下通過如附圖所示的實(shí)施例對本實(shí)用新型上述內(nèi)容作進(jìn)一步的詳細(xì)說明。但不應(yīng)將此理解為本實(shí)用新型上述主題的范圍僅限于以下的實(shí)例。
圖1是本實(shí)用新型綜合性智能報(bào)務(wù)系統(tǒng)終端裝置的一種結(jié)構(gòu)示意框圖。
圖2是圖1中主系統(tǒng)電路板的結(jié)構(gòu)示意圖。
圖3是與圖1主系統(tǒng)電路板連接的顯示控制電路結(jié)構(gòu)示意圖。
圖4是與圖1主系統(tǒng)電路板連接的莫爾斯監(jiān)聽CPU連接示意圖。
圖5是圖1中從系統(tǒng)電路板的結(jié)構(gòu)示意圖。
圖6是與圖5從系統(tǒng)電路板連接的ADPCM編解碼語音接口電路結(jié)構(gòu)示意圖。
圖7是與圖5從系統(tǒng)電路板連接的D/A轉(zhuǎn)換語音接口電路結(jié)構(gòu)示意圖。
圖8是本實(shí)用新型綜合性智能報(bào)務(wù)系統(tǒng)終端裝置的工作過程示意圖。
圖1中顯示了本實(shí)用新型綜合性智能報(bào)務(wù)系統(tǒng)終端裝置的一種基本結(jié)構(gòu)。裝置由主系統(tǒng)電路板、從系統(tǒng)電路板及相關(guān)的外圍電路組成。
在圖2中,主系統(tǒng)電路板由主CPU(U1)和分別與其連接的系統(tǒng)鎖存器U2、數(shù)據(jù)存儲器U3及程序存儲器U4組成;主CPU(U1)的外部中斷引腳及某一雙向/準(zhǔn)雙向I/O引腳并分別與標(biāo)準(zhǔn)計(jì)算機(jī)輸入鍵盤的時鐘線和數(shù)據(jù)信號線連接。在圖5中,從系統(tǒng)電路板由從CPU(U9)和分別與其連接的系統(tǒng)鎖存器U10、數(shù)據(jù)存儲器U11及程序存儲器U12,U13組成;從CPU(U9)設(shè)有莫爾斯碼輸出接口MES-0和移頻印字輸出接口DC-0及語音報(bào)輸出接口等報(bào)務(wù)信號輸出接口端。主系統(tǒng)電路板與從系統(tǒng)電路板分別均為獨(dú)立的16位單片機(jī)系統(tǒng),其中的主CPU(U1)和從CPU(U9)均采用PHILIP 80C552單片微控制器;主CPU和從CPU間分別經(jīng)SCL時鐘引腳及SDA數(shù)據(jù)引腳以I2C總線通信方式連接。主系統(tǒng)板和從系統(tǒng)板中的各數(shù)據(jù)存儲器(U3,U11)均采用62256芯片,利用標(biāo)準(zhǔn)RAM擴(kuò)展方法得到62256的連接方式,其尋址范圍可以為0000H-7FFFFH,具有32K字節(jié)的數(shù)據(jù)存貯能力。各系統(tǒng)板中的程序存儲器(U4,U12,U13)均采用27C512芯片,其尋址范圍為0000H-FFFFH,具有64K字節(jié)的程序存貯能力,可為終端功能的擴(kuò)展預(yù)留較大的空間。裝置的工作電源由電源—接口板提供,從系統(tǒng)電路板的報(bào)務(wù)信號也經(jīng)該電源—接口板輸出。
上述主CPU(U1)的AD0-AD7腳還與8255顯示模塊CPU(U7)連接,以常規(guī)方式在相應(yīng)的非門電路(U5和U6)配合下經(jīng)適當(dāng)形式的接口板P1與常用的數(shù)碼顯示結(jié)構(gòu)連接(如圖3所示)。同時,主CPU(U1)分別經(jīng)可相互對應(yīng)的發(fā)送引腳TXD腳和接收引腳RXD腳以標(biāo)準(zhǔn)串口通信方式還與89C2051單片機(jī)系統(tǒng)的莫爾斯監(jiān)聽電路(U8)連接(如圖4所示)。莫爾斯和移頻印字的輸出開關(guān)信號由固態(tài)繼電器產(chǎn)生。
上述從CPU(U9)同時還連接有兩種語音轉(zhuǎn)換輸出電路,以便根據(jù)需要選擇使用。一種語音轉(zhuǎn)換輸出電路是如圖6所示的ADPCM編解碼語音接口電路,即MSM6505專用解碼芯片(U14)的4-7腳與從CPU(U9)的16-19腳連接,經(jīng)ADPCM解碼后的模擬語音信號,再經(jīng)其后連接的LM306音頻放大芯片(U15),將轉(zhuǎn)換的語音信號送至監(jiān)聽和線路輸出。另一種語音轉(zhuǎn)換電路是如圖7所示的D/A轉(zhuǎn)換語音接口電路,即DAC0832 D/A轉(zhuǎn)換模塊芯片(U16)的DA0-DA7腳與從CPU(U9)的50-57腳連接,經(jīng)D/A轉(zhuǎn)換后的模擬語音信號,再經(jīng)其后連接的LM324音頻放大器進(jìn)行音頻放大后輸出。
上述結(jié)構(gòu)形式的本實(shí)用新型綜合性智能報(bào)務(wù)系統(tǒng)終端裝置工作過程如圖8所示。不同報(bào)務(wù)信號的基本處理流程概述如下A.顯示信號流程主CPU(U1)的7腳接收鍵盤輸入的報(bào)文信號后,由P2口將顯示信號送至U7,經(jīng)PA、PB、PC口及非門電路U5和U6的配合,將顯示信號送至數(shù)碼顯示結(jié)構(gòu)。
B.莫爾斯信號流程主CPU(U1)將接收的鍵盤報(bào)文信號經(jīng)P2口送至主板的數(shù)據(jù)存貯器U3存貯;U1的P2口將報(bào)文調(diào)出,經(jīng)23腳送到I2C總線的SDA線向從CPU(U9)的23腳傳送數(shù)據(jù)。U9接收該I2C數(shù)據(jù),并經(jīng)其P2口送出報(bào)文數(shù)據(jù)至從板的數(shù)據(jù)存貯器(U11)存儲;U9的P2口將報(bào)文調(diào)出,經(jīng)其第8腳發(fā)出莫爾斯電平信號,經(jīng)電源—接口板發(fā)送至電臺。
C.移頻印字信號流程主CPU(U1)對輸入報(bào)文信號的處理、向從CPU(U9)的數(shù)據(jù)傳送及U9對I2C信號的接收和存儲均同莫爾斯信號流程。報(bào)文信號輸出時,U9的P2口將報(bào)文調(diào)出,經(jīng)其第9腳發(fā)出移頻印字電平信號至電源—接口板發(fā)送至電臺。
D.語音信號流程主CPU(U1)對輸入報(bào)文信號的處理、向從CPU(U9)的數(shù)據(jù)傳送及U9對I2C信號的接收和存儲均同莫爾斯信號流程。高溫信號輸出時,U9的P2口將報(bào)文調(diào)出,經(jīng)其P1口低4位送出4位并行ADPCM語音編碼信號至ADPCM專用編解碼模塊U14進(jìn)行解碼后,經(jīng)U14第10腳送出模擬語音信號至U15進(jìn)行音頻放大,最后經(jīng)電源—接口板送至監(jiān)聽和發(fā)送至電臺。采用數(shù)字語音信號的D/A轉(zhuǎn)換方式時,按上述方式由相應(yīng)的D/A轉(zhuǎn)換模塊U16和音頻放大模塊U17進(jìn)行類似的處理。
權(quán)利要求1.綜合性智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于由主系統(tǒng)電路板、從系統(tǒng)電路板及相關(guān)的外圍電路組成,其中主系統(tǒng)電路板由主CPU(U1)和分別與其連接的系統(tǒng)鎖存器(U2)、數(shù)據(jù)存儲器(U3)及程序存儲器(U4)組成,主系統(tǒng)電路板并設(shè)有與標(biāo)準(zhǔn)計(jì)算機(jī)輸入鍵盤的連接接口;從系統(tǒng)電路板由從CPU(U9)和分別與其連接的系統(tǒng)鎖存器(U10)、數(shù)據(jù)存儲器(U11)及程序存儲器(U12,U13)組成,從CPU(U9)設(shè)有報(bào)務(wù)信號輸出接口,主CPU(U1)與從CPU(U9)間經(jīng)I2C時鐘引腳I2C數(shù)據(jù)引腳以I2C總線通信方式連接,各電路板并均與電源板連接。
2.如權(quán)利要求1所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于所說的主CPU(U1)分別經(jīng)相互對應(yīng)的TXD和RXD腳還連接有莫爾斯監(jiān)聽芯片(U8)。
3.如權(quán)利要求1所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于所說的主CPU(U1)還經(jīng)顯示模塊芯片(U7)及相應(yīng)的非門電路(U5)連接有顯示結(jié)構(gòu)。
4.如權(quán)利要求3所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于所說的顯示結(jié)構(gòu)為數(shù)碼顯示結(jié)構(gòu)。
5.如權(quán)利要求1所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于所說的從CPU(U9)還連接有語音轉(zhuǎn)換輸出電路。
6.如權(quán)利要求5所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于所說的從CPU(U9)連接的語音轉(zhuǎn)換輸出電路為ADPCM編解碼芯片(U14)。
7.如權(quán)利要求5所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于所說的從CPU(U9)連接的語音轉(zhuǎn)換輸出電路為D/A轉(zhuǎn)換模塊芯片(U16)。
8.如權(quán)利要求1所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于所說的從CPU(U9)的莫爾斯碼和移頻印字輸出轉(zhuǎn)換開關(guān)為固態(tài)繼電器。
9.如權(quán)利要求1至8之一所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于主系統(tǒng)電路板與從系統(tǒng)電路板分別均為獨(dú)立的16位單片機(jī)系統(tǒng),數(shù)據(jù)存儲器(U3,U11)為62256芯片,程序存儲器(U4,U12,U13)為27C512芯片。
10.如權(quán)利要求9所述的綜合智能報(bào)務(wù)系統(tǒng)的終端裝置,其特征在于所說的主CPU(U1)和從CPU(U9)分別均采用8051系列芯片。
專利摘要本實(shí)用新型的綜合性智能報(bào)務(wù)系統(tǒng)的終端裝置,由主系統(tǒng)電路板、從系統(tǒng)電路板及相關(guān)的外圍電路組成。主系統(tǒng)電路板由主CPU和分別與其連接的系統(tǒng)鎖存器、數(shù)據(jù)存儲器及程序存儲器組成,主系統(tǒng)電路板并設(shè)有與標(biāo)準(zhǔn)計(jì)算機(jī)輸入鍵盤的連接接口;從系統(tǒng)電路板由從CPU和分別與其連接的系統(tǒng)鎖存器、數(shù)據(jù)存儲器及程序存儲器組成,從CPU設(shè)有報(bào)務(wù)信號輸出接口,主CPU與從CPU間經(jīng)I
文檔編號G06F13/00GK2445370SQ0024472
公開日2001年8月29日 申請日期2000年10月20日 優(yōu)先權(quán)日2000年10月20日
發(fā)明者陳乘風(fēng), 鄒定學(xué), 熊承康, 馮沫, 林安成 申請人:中國人民解放軍78108部隊(duì)