Vga圖像顯示綜合控制裝置的制造方法
【專利摘要】一種VGA圖像顯示綜合控制裝置,它具有對(duì)電路進(jìn)行控制的FPGA電路;VGA圖像顯示電路,該電路的輸入端接FPGA電路的輸出端;控制電路,該電路的輸出端接FPGA電路的輸入端;PCI電路,該電路的輸出端接FPGA電路的輸入端;該裝置設(shè)計(jì)合理、電路簡(jiǎn)單、集成度高、外圍元件少、可在線調(diào)試,可應(yīng)用于實(shí)驗(yàn)室VGA圖像顯示控制裝置。
【專利說明】
VGA圖像顯不綜合彳£制裝置
技術(shù)領(lǐng)域
[0001]本實(shí)用新型屬于圖像通信裝置或電路設(shè)備或裝置技術(shù)領(lǐng)域,具體涉及到VGA圖像顯示綜合控制裝置。
【背景技術(shù)】
[0002]現(xiàn)實(shí)生活中,VGA圖像顯示是我們經(jīng)常用到的。VGA圖像多用在監(jiān)控,顯示領(lǐng)域。VGA圖像顯示控制的實(shí)驗(yàn)平臺(tái)也很多,主要存在以下幾種:1.基于單片機(jī)的VGA圖像顯示控制實(shí)驗(yàn)平臺(tái);2.基于處理器的VGA圖像顯示控制實(shí)驗(yàn)平臺(tái);3.基于CPLD的VGA圖像顯示控制實(shí)驗(yàn)平臺(tái)等。這些VGA圖像顯示控制實(shí)驗(yàn)平臺(tái)存在下述不足:結(jié)構(gòu)尺寸大,攜帶不方便;電路復(fù)雜,每一種平臺(tái)的功能多,需要元器件較多;設(shè)計(jì)集成度不夠,一個(gè)控制終端可以有多種實(shí)現(xiàn)電路,未整合;設(shè)計(jì)成本較高,浪費(fèi)設(shè)計(jì)材料,整合電路成本少于獨(dú)立電路成本和;調(diào)試不方便,不能在線調(diào)試,需要借助其它手段;電路設(shè)計(jì)不完善,未能設(shè)置一些故障電路,考察學(xué)生分析能力;未能激發(fā)學(xué)生的創(chuàng)新意識(shí)、提高學(xué)生認(rèn)識(shí),具有認(rèn)識(shí)的片面性;未能充分鍛煉學(xué)生實(shí)際動(dòng)手能力;未能鍛煉學(xué)生綜合分析,應(yīng)用知識(shí)的能力。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型所要解決的技術(shù)問題在于克服上述VGA圖像顯示控制裝置的不足,提供一種設(shè)計(jì)合理、電路簡(jiǎn)單、集成度高、外圍元件少、可在線調(diào)試的VGA圖像顯示綜合控制裝置。
[0004]解決上述技術(shù)問題采用的技術(shù)方案是:它具有:對(duì)電路進(jìn)行控制的FPGA電路;VGA圖像顯示電路,該電路的輸入端接FPGA電路的輸出端;控制電路,該電路的輸出端接FPGA電路的輸入端;PCI電路,該電路的輸出端接FPGA電路的輸入端。
[0005]本實(shí)用新型的FPGA電路為:集成電路U2的140腳、143腳、144腳、158腳、159腳、163腳?170腳、176腳?180腳、61腳?68腳、73腳?75腳接PCI電路,集成電路U2的78腳、79腳、82腳?87腳接控制電路,集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳、11腳、8腳、6腳?4腳接VGA圖像顯示電路,集成電路U2的116腳接晶振Yl的輸出端、236腳通過電阻R8接3V電源并接開關(guān)SI的一端、219腳通過電阻R9接3V電源并接開關(guān)S2的一端、200腳通過電阻RlO接3V電源并接開關(guān)S3的一端、154腳和27腳接Al.5V電源、124腳接二極管DI的正極、地端接地,集成電路U2的155腳、149腳、147腳、148腳、34腳?36腳、25腳、33腳、32腳、26腳、146腳、145腳依次接連接器J2的14腳?2腳,集成電路U2的92腳、70腳、112腳、157腳、130腳、172腳、209腳、231腳、189腳、22腳、51腳、9腳接3V電源,集成電路U2的191腳、110腳、90腳、72腳、211腳、229腳、198腳、204腳、220腳、81腳、97腳、103腳接1.5V電源,二極管Dl的負(fù)極接地,晶振Yl的電源端接3V電源、地端接地,連接器J2的I腳接地,開關(guān)SI?開關(guān)S3的另一端接地;集成電路U2的型號(hào)為EP1C12Q240C8,晶振Y2的型號(hào)為JHY50M。
[0006]本實(shí)用新型的VGA圖像顯示電路為:集成電路U3的38腳通過電阻Rl接5V電源、37腳通過電阻R2接地、36腳接電容Cl的一端、35腳接電容C2的一端、34腳通過電阻R3接連接器Jl的I腳、32腳通過電阻R4接連接器Jl的2腳、28腳通過電阻R5接連接器Jl的3腳、電源端接5V電源、地端接地,集成電路Ul的39腳?48腳、I腳?10腳、23腳?14腳、11腳、12腳、24腳依次接集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳、11腳、8腳、6腳,連接器Jl的13腳通過電阻R6接集成電路Ul的5腳、14腳通過電阻R7接集成電路Ul的4腳,連接器JI的1腳、5腳?8腳、17腳、16腳接地,電容CI和電容C2的另一端接5V電源;集成電路Ul的型號(hào)為ADV7123。
[0007]由于本實(shí)用新型采用當(dāng)按下開關(guān)SI,開關(guān)S2和開關(guān)S3斷開,控制電路進(jìn)行VGA圖像顯示控制;當(dāng)按下開關(guān)S2,開關(guān)SI和開關(guān)S3斷開,PCI電路進(jìn)行VGA圖像顯示控制;當(dāng)按下開關(guān)S3,開關(guān)SI和開關(guān)S2斷開,F(xiàn)PGA電路進(jìn)行VGA圖像顯示控制,本裝置電路簡(jiǎn)單、外圍元器件少、集成度高、將不同的平臺(tái)整合在一起、配套調(diào)整方便,電路采用多種控制手段,方便、快捷,實(shí)驗(yàn)功能性強(qiáng),設(shè)計(jì)靈活可引導(dǎo)學(xué)生發(fā)散思維,可在線調(diào)試,可應(yīng)用于實(shí)驗(yàn)室VGA圖像顯示控制裝置。
【附圖說明】
[0008]圖1是本實(shí)用新型電氣原理方框圖。
[0009]圖2是圖1中FPGA電路的電子線路原理圖。
[0010]圖3是圖1中PCI電路和控制電路的電子線路原理圖。
[0011]圖4是圖1中VGA圖像顯示電路的電子線路原理圖。
【具體實(shí)施方式】
[0012]下面結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型做進(jìn)一步詳細(xì)說明,但本實(shí)用新型不限于這些實(shí)施例。
[0013]實(shí)施例1
[0014]在圖1中,本實(shí)用新型VGA圖像顯示綜合控制裝置由FPGA電路、PCI電路、VGA圖像顯示電路、控制電路連接構(gòu)成,VGA圖像顯示電路的輸入端接FPGA電路的輸出端,控制電路的輸出端接FPGA電路的輸入端,PCI電路的輸出端接FPGA電路的輸入端。
[0015]在圖2中,本實(shí)施例的FPGA電路由集成電路U2、二極管Dl、電阻R8?電阻R10、晶振Y1、連接器J2、開關(guān)SI?開關(guān)S3連接構(gòu)成,集成電路U2的型號(hào)為EP1C12Q240C8,晶振Y2的型號(hào)為JHY50M。集成電路U2的140腳、143腳、144腳、158腳、159腳、163腳?170腳、176腳?180腳、61腳?68腳、73腳?75腳接PCI電路,集成電路U2的78腳、79腳、82腳?87腳接控制電路,集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳、11腳、8腳、6腳?4腳接VGA圖像顯示電路,集成電路U2的116腳接晶振Yl的輸出端、236腳通過電阻R8接3V電源并接開關(guān)SI的一端、219腳通過電阻R9接3V電源并接開關(guān)S2的一端、200腳通過電阻RlO接3V電源并接開關(guān)S3的一端、154腳和27腳接Al.5V電源、124腳接二極管Dl的正極、地端接地,集成電路U2的155腳、149腳、147腳、148腳、34腳?36腳、25腳、33腳、32腳、26腳、146腳、145腳依次接連接器J2的14腳?2腳,集成電路U2的92腳、70腳、112腳、157腳、130腳、172腳、209腳、231腳、189腳、22腳、51腳、9腳接3V電源,集成電路U2的191腳、110 腳、90 腳、72 腳、211腳、229 腳、198 腳、204腳、220 腳、81腳、97 腳、103 腳接 1.5V 電源,二極管DI的負(fù)極接地,晶振YI的電源端接3V電源、地端接地,連接器J2的I腳接地,開關(guān)SI?開關(guān)S3的另一端接地。
[0016]在圖3中,本實(shí)施例的控制電路由集成電路U4構(gòu)成,集成電路U4的型號(hào)為C8051F011。集成電路U4的41腳、42腳、24腳?26腳、28腳?30腳依次接集成電路U2的78腳、79腳、82腳?87腳、電源端接3V電源、地端接地。
[0017]在圖3中,本實(shí)施例的PCI電路由集成電路U3、連接器J3連接構(gòu)成,集成電路U3的型號(hào)為CH365。集成電路U3的66腳?73腳、76腳?79腳、2腳?5腳、14腳?23腳、25腳?32腳、74腳、6腳、13腳、24腳、12腳、75腳、7腳?11腳、65腳、64腳依次接連接器J3的20腳、105腳、21腳、103 腳、23 腳、102 腳、24 腳、100 腳、27 腳、97 腳、29 腳、96 腳、30 腳、94 腳、32 腳、93 腳、81 腳、45 腳、79 腳、47 腳、78 腳、48 腳、76 腳、52腳、53腳、71 腳、55 腳、70 腳、56 腳、68 腳、58 腳、67 腳、26腳、33腳、44腳、73腳、82腳、99腳、91腳、35腳、89腳、37腳、119腳、16腳、110腳,集成電U3的59腳、63腳、62腳、41腳、40腳、58腳?42腳、39腳?33腳依次接集成電路U2的140腳、143腳、144腳、158腳、159腳、163腳?170腳、176腳?180腳、61腳?68腳、73腳?75腳、電源端接5V電源、地端接地,連接器J3的123腳接12V電源的正極、I腳接12V電源的負(fù)極、5腳、6腳、61腳?64腳、117腳、120腳接5V電源、地端接地。
[0018]在圖4中,本實(shí)施例的VGA圖像顯示電路由集成電路U1、電阻Rl?電阻R7、電容Cl、電容C2、連接器Jl連接構(gòu)成,集成電路Ul的型號(hào)為ADV7123。集成電路U3的38腳通過電阻Rl接5V電源、37腳通過電阻R2接地、36腳接電容Cl的一端、35腳接電容C2的一端、34腳通過電阻R3接連接器Jl的I腳、32腳通過電阻R4接連接器Jl的2腳、28腳通過電阻R5接連接器Jl的3腳、電源端接5V電源、地端接地,集成電路UI的39腳?48腳、I腳?1腳、23腳?14腳、11腳、12腳、24腳依次接集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳、11腳、8腳、6腳,連接器Jl的13腳通過電阻R6接集成電路Ul的5腳、14腳通過電阻R7接集成電路Ul的4腳,連接器Jl的10腳、5腳?8腳、17腳、16腳接地,電容Cl和電容C2的另一端接5V電源。
[0019]本實(shí)用新型的工作原理如下:
[0020]系統(tǒng)上電,電路開始初始化工作。當(dāng)按下開關(guān)SI,開關(guān)S2和開關(guān)S3斷開,控制器電路工作。此時(shí)是用控制器進(jìn)行VGA圖像顯示控制。數(shù)據(jù)信號(hào)從集成電路U4的30腳?28腳、26腳?24腳、42腳、41腳輸入到集成電路U2,集成電路U2接收到數(shù)據(jù),并對(duì)數(shù)據(jù)處理:啟動(dòng)VGA圖像顯示控制時(shí)序。數(shù)據(jù)信號(hào)從集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳輸出,輸入到集成電路Ul,經(jīng)過集成電路Ul的模數(shù)轉(zhuǎn)換,輸出到連接器Jl,從連接器Jl輸出VGA圖像。
[0021]當(dāng)按下開關(guān)S2,開關(guān)SI和開關(guān)S3斷開,PCI電路工作。此時(shí)是用PCI電路進(jìn)行VGA圖像顯示控制。PCI的控制數(shù)據(jù)從連接器J3輸入,由連接器J3的20腳、105腳、21腳、103腳、23腳、102腳、24 腳、100 腳、27 腳、97 腳、29 腳、96 腳、30 腳、94 腳、32 腳、93腳、81 腳、45 腳、79 腳、47腳、78腳、48腳、76腳、52腳、53腳、71腳、55腳、70腳、56腳、68腳、58腳、67腳輸出,輸入到集成電路U3,經(jīng)集成電路U3內(nèi)部處理,數(shù)據(jù)從U3的51腳?58腳輸出,輸入到集成電路U2,集成電路U2接收數(shù)據(jù),并對(duì)數(shù)據(jù)處理:啟動(dòng)VGA圖像顯示控制時(shí)序。控制信號(hào)從集成電路U2的11腳、8腳、6腳、5腳、4腳輸出;數(shù)據(jù)信號(hào)從集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳輸出,輸入到集成電路Ul,經(jīng)過集成電路Ul的模數(shù)轉(zhuǎn)換,輸出到連接器Jl,從連接器Jl輸出VGA圖像。
[0022]當(dāng)按下開關(guān)S3,開關(guān)SI和開關(guān)S2斷開,F(xiàn)PGA電路工作。此時(shí),是用FPGA電路進(jìn)行VGA圖像顯示控制。集成電路U2啟動(dòng)VGA圖像顯示控制時(shí)序。數(shù)據(jù)信號(hào)從集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳輸出,輸入到集成電路Ul,經(jīng)過集成電路Ul的模數(shù)轉(zhuǎn)換,輸出到連接器Jl,從連接器Jl輸出VGA圖像。
【主權(quán)項(xiàng)】
1.一種VGA圖像顯示綜合控制裝置,其特征在于它具有: 對(duì)電路進(jìn)行控制的FPGA電路; VGA圖像顯示電路,該電路的輸入端接FPGA電路的輸出端; 控制電路,該電路的輸出端接FPGA電路的輸入端; PCI電路,該電路的輸出端接FPGA電路的輸入端。2.根據(jù)權(quán)利要求1所述的VGA圖像顯示綜合控制裝置,其特征在于所述的FPGA電路為:集成電路U2的140腳、143腳、144腳、158腳、159腳、163腳?170腳、176腳?180腳、61腳?68腳、73腳?75腳接PCI電路,集成電路U2的78腳、79腳、82腳?87腳接控制電路,集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳、11腳、8腳、6腳?4腳接VGA圖像顯示電路,集成電路U2的116腳接晶振YI的輸出端、236腳通過電阻R8接3V電源并接開關(guān)SI的一端、219腳通過電阻R9接3V電源并接開關(guān)S2的一端、200腳通過電阻RlO接3V電源并接開關(guān)S3的一端、154腳和27腳接Al.5V電源、124腳接二極管Dl的正極、地端接地,集成電路U2的155腳、149腳、147腳、148腳、34腳?36腳、25腳、33腳、32腳、26腳、146腳、145腳依次接連接器J2的14腳?2腳,集成電路U2的92腳、70腳、112腳、157腳、130腳、172腳、209腳、231腳、189腳、22腳、51腳、9腳接3V電源,集成電路U2的191腳、110腳、90腳、72腳、211腳、229腳、198腳、204腳、220腳、81腳、97腳、103腳接1.5V電源,二極管Dl的負(fù)極接地,晶振Yl的電源端接3V電源、地端接地,連接器J2的I腳接地,開關(guān)SI?開關(guān)S3的另一端接地;集成電路U2的型號(hào)為EP1C12Q240C8,晶振Y2的型號(hào)為JHY50M。3.根據(jù)權(quán)利要求1所述的VGA圖像顯示綜合控制裝置,其特征在于所述的VGA圖像顯示電路為:集成電路U3的38腳通過電阻Rl接5V電源、37腳通過電阻R2接地、36腳接電容Cl的一端、35腳接電容C2的一端、34腳通過電阻R3接連接器Jl的I腳、32腳通過電阻R4接連接器Jl的2腳、28腳通過電阻R5接連接器JI的3腳、電源端接5V電源、地端接地,集成電路Ul的39腳?48腳、I腳?1腳、23腳?14腳、11腳、12腳、24腳依次接集成電路U2的60腳?53腳、50腳、49腳、47腳?44腳、152腳、42腳、41腳、39腳?37腳、23腳、21腳?13腳、11腳、8腳、6腳,連接器Jl的13腳通過電阻R6接集成電路Ul的5腳、14腳通過電阻R7接集成電路Ul的4腳,連接器Jl的10腳、5腳?8腳、17腳、16腳接地,電容Cl和電容C2的另一端接5V電源;集成電路Ul的型號(hào)為 ADV7123。
【文檔編號(hào)】G06F3/0484GK205594385SQ201620383974
【公開日】2016年9月21日
【申請(qǐng)日】2016年4月29日
【發(fā)明人】荊紅莉, 趙鵬, 桂彩云
【申請(qǐng)人】榆林學(xué)院