一種嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器的制造方法
【專利摘要】本實(shí)用新型提供一種嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器,包括時(shí)間自動(dòng)發(fā)送電子電路板,時(shí)間一致性生成電子電路板;其中時(shí)間自動(dòng)發(fā)送電子電路板之間進(jìn)行并聯(lián),與所述時(shí)間一致性生成電子電路板相連,由電路實(shí)現(xiàn)控制信號(hào)的接收和統(tǒng)一到同一時(shí)間結(jié)點(diǎn)。通過(guò)本實(shí)用新型的嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器的建立,可以判斷是否符合正確性、可靠性,實(shí)現(xiàn)在設(shè)計(jì)階段就進(jìn)行驗(yàn)證,可以在很大程度上減少由嵌入式實(shí)時(shí)系統(tǒng)開(kāi)發(fā)人員造成的設(shè)計(jì)故障,提高嵌入式實(shí)時(shí)系統(tǒng)的安全性,并且在測(cè)試嵌入式實(shí)時(shí)系統(tǒng)時(shí),避免了傳統(tǒng)用人工判斷的主觀性強(qiáng),依賴個(gè)人能力或者是身體狀態(tài)、心情,原因分析覆蓋不全面,極大地依賴安全分析師的能力與經(jīng)驗(yàn)等一系列問(wèn)題。
【專利說(shuō)明】一種嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及電子電路板應(yīng)用領(lǐng)域,尤其涉及一種對(duì)電子電路板時(shí)間一致性應(yīng)用擴(kuò)展領(lǐng)域。
【背景技術(shù)】
[0002]電子電路板有時(shí)候需要在指定的時(shí)間內(nèi)完成系統(tǒng)功能并對(duì)外部或內(nèi)部、同步或異步時(shí)間做出響應(yīng),其系統(tǒng)的正確性不僅取決于系統(tǒng)計(jì)算的邏輯結(jié)果,還依賴于產(chǎn)生這個(gè)結(jié)果的時(shí)間。隨著計(jì)算機(jī)技術(shù)和通信技術(shù)的不斷發(fā)展,一些電子電路板如何實(shí)現(xiàn)安全、高效地運(yùn)行,是擺在相關(guān)科研人員面前的一個(gè)突出問(wèn)題。
[0003]通過(guò)本發(fā)明的嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器的建立,可以判斷是否符合正確性、可靠性,實(shí)現(xiàn)在設(shè)計(jì)階段就進(jìn)行驗(yàn)證,可以在很大程度上減少由嵌入式實(shí)時(shí)系統(tǒng)開(kāi)發(fā)人員造成的設(shè)計(jì)故障,提高嵌入式實(shí)時(shí)系統(tǒng)的安全性,并且在測(cè)試嵌入式實(shí)時(shí)系統(tǒng)時(shí),避免了傳統(tǒng)用人工判斷的主觀性強(qiáng),依賴個(gè)人能力或者是身體狀態(tài)、心情,原因分析覆蓋不全面,極大地依賴安全分析師的能力與經(jīng)驗(yàn)等一系列問(wèn)題。
【發(fā)明內(nèi)容】
[0004]本實(shí)用新型要解決的技術(shù)問(wèn)題是:1、解決現(xiàn)有技術(shù)中存在的測(cè)試問(wèn)題。2、提高電路之間的時(shí)間統(tǒng)一的可靠性。
[0005]為解決上述問(wèn)題,本發(fā)明提供以下技術(shù)方案:
[0006]包括時(shí)間自動(dòng)發(fā)送電子電路板,時(shí)間一致性生成電子電路板;
[0007]其中時(shí)間自動(dòng)發(fā)送電子電路板之間進(jìn)行并聯(lián),然后與時(shí)間一致性生成電子電路板相連,由電路實(shí)現(xiàn)控制信號(hào)的接收和統(tǒng)一到同一時(shí)間結(jié)點(diǎn)。
[0008]有益.效果
[0009]本發(fā)明的有益效果是,通過(guò)實(shí)際運(yùn)用,可以確定嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器是符合系統(tǒng)的正確性、可靠性??梢员苊鈧鹘y(tǒng)做法的主觀性強(qiáng),故障覆蓋不全面,極大地依賴安全分析師的能力與經(jīng)驗(yàn)等問(wèn)題,在實(shí)現(xiàn)過(guò)程中全自動(dòng)地進(jìn)行,無(wú)須人機(jī)交互,使得嵌入式實(shí)時(shí)系統(tǒng)更全面,更簡(jiǎn)單可靠。簡(jiǎn)單來(lái)說(shuō),嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器的目的是確認(rèn)被測(cè)嵌入式實(shí)時(shí)系統(tǒng)實(shí)現(xiàn)與其數(shù)據(jù)范圍是否一致。為了測(cè)試嵌入式實(shí)時(shí)系統(tǒng)的一致性,不僅要考慮系統(tǒng)的輸入輸出行為。
【專利附圖】
【附圖說(shuō)明】
[0010]圖1是嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器結(jié)構(gòu)示意圖;
【具體實(shí)施方式】
[0011]為了使本發(fā)明所要解決的技術(shù)問(wèn)題、技術(shù)方案及有益效果更加清楚明白,以下結(jié)合附圖及實(shí)施例,對(duì)本發(fā)明進(jìn)行詳細(xì)的說(shuō)明。應(yīng)當(dāng)說(shuō)明的是,此處所描述的具體實(shí)施例僅用以解釋本發(fā)明,并不用于限定本發(fā)明,即實(shí)現(xiàn)同樣功能的產(chǎn)品都屬于等同替換和改進(jìn),均包含在本發(fā)明的保護(hù)范圍之內(nèi)。具體方法如下:
[0012]實(shí)施例1:
[0013]在實(shí)際設(shè)計(jì)中,嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器里包括有時(shí)間自動(dòng)發(fā)送電子電路板和時(shí)間一致性生成電子電路板;
[0014]我們將時(shí)間自動(dòng)發(fā)送電子電路板之間進(jìn)行并聯(lián),然后與時(shí)間一致性生成電子電路板相連,時(shí)間一致性生成電子電路板由電路實(shí)現(xiàn)邏輯控制,負(fù)責(zé)收集時(shí)間自動(dòng)發(fā)送電子電路板的信號(hào),即由電路實(shí)現(xiàn)控制信號(hào)的接收和統(tǒng)一到同一時(shí)間結(jié)點(diǎn)。并只需要在電子電路板上安上電池就可以自動(dòng)化工作,無(wú)須人工和計(jì)算機(jī)進(jìn)行操作和管理。
[0015]因此,本發(fā)明中嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器解決了以下幾個(gè)問(wèn)題:
[0016]本發(fā)明采用的時(shí)間觸發(fā)控制,從時(shí)間一致性與數(shù)據(jù)相交或者相與,以達(dá)到減少人工工作的目的。
[0017]以上所述僅為本發(fā)明的較佳實(shí)施例而已,并不用于限制本發(fā)明,凡在本發(fā)明的原則和精神之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均就包含在本發(fā)明的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種嵌入式實(shí)時(shí)系統(tǒng)時(shí)間一致性的測(cè)試生成器,其特征是: 包括時(shí)間自動(dòng)發(fā)送電子電路板,時(shí)間一致性生成電子電路板; 其中所述時(shí)間自動(dòng)發(fā)送電子電路板之間進(jìn)行并聯(lián),然后與所述時(shí)間一致性生成電子電路板相連,由電路實(shí)現(xiàn)控制信號(hào)的接收和統(tǒng)一到同一時(shí)間結(jié)點(diǎn)。
【文檔編號(hào)】G05B23/02GK203858505SQ201420181841
【公開(kāi)日】2014年10月1日 申請(qǐng)日期:2014年4月8日 優(yōu)先權(quán)日:2014年4月8日
【發(fā)明者】徐中偉, 萬(wàn)勇兵, 祝玉軍, 梅萌 申請(qǐng)人:徐中偉, 萬(wàn)勇兵, 祝玉軍, 梅萌