專利名稱:可程序的偵測(cè)調(diào)整器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明為一種可程序的偵測(cè)調(diào)整器,該調(diào)整器內(nèi)部的偵測(cè)電路無論保險(xiǎn)絲是否確實(shí)燒斷,該偵測(cè)電路皆會(huì)偵測(cè)到其晶體管開關(guān)的電阻與偵測(cè)電路的電阻有無增加的相對(duì)關(guān)系,因此邏輯控制器可依其所收到的偵測(cè)位準(zhǔn)信號(hào),并配合邏輯轉(zhuǎn)換機(jī)制輸出″開″或″關(guān)″給相對(duì)的晶體管開關(guān)的功效。
背景技術(shù):
目前半導(dǎo)體工業(yè)正走向以設(shè)計(jì)為主的趨勢(shì),而在此趨勢(shì)的帶領(lǐng)下,又以三C整合與系統(tǒng)單芯片(SOC)的發(fā)展最為炙手可熱,因?yàn)楫?dāng)重點(diǎn)放在低價(jià)格、高效能、省電、輕薄短小、可攜帶這幾個(gè)方面時(shí),唯有在更精確的設(shè)計(jì)技術(shù)及更好的制程互相搭配下才能達(dá)到,而現(xiàn)今單位芯片內(nèi)所能容納的晶體管數(shù)目越來越多愈多,且各類元件的整合也成為逐漸在開發(fā)者的努力下有顯著的成果。
在各種芯片電路上,都需要參考電壓產(chǎn)生電路來產(chǎn)生參考電壓,故我們以此為范例說明;電壓參考源的主要目標(biāo)是希望有很好的溫度穩(wěn)定度及對(duì)供應(yīng)電壓變化的穩(wěn)定度,也就是要與一切外界環(huán)境因素做一有效區(qū)隔,然而,參考電壓產(chǎn)生電路,會(huì)因半導(dǎo)體制程變異而造成輸出電壓的偏差,所以,相關(guān)業(yè)者為了解決此輸出電壓偏差的問題,遂以復(fù)數(shù)個(gè)小電阻串聯(lián)于主電阻來解決此問題,請(qǐng)參閱圖1、2所示,為現(xiàn)有技術(shù)參考電壓產(chǎn)生電路的電路圖及電壓輸出表,由圖中可清楚看出,設(shè)計(jì)者為了補(bǔ)償輸出電壓的偏差,于參考電壓產(chǎn)生電路A的主電阻A1上串聯(lián)一微調(diào)電路B,此微調(diào)電路包含有復(fù)數(shù)個(gè)串聯(lián)于主電阻A1的電阻B1,且各電阻B1分別并聯(lián)有保險(xiǎn)絲B2,藉此,利用各電阻B1來微調(diào)主電阻A1的絕對(duì)值,而微調(diào)的動(dòng)作是以各電阻B1所并聯(lián)的保險(xiǎn)絲B2被燒斷與否來達(dá)成。
然而,為了克服上述現(xiàn)有技術(shù)的缺陷而由申請(qǐng)人設(shè)計(jì)另一種偵測(cè)調(diào)整電路,是利用電壓參考電路的主要電阻上設(shè)置有復(fù)數(shù)與主要電阻串聯(lián)的調(diào)整電阻,而各電阻分別并聯(lián)有晶體管開關(guān)且連接于邏輯控制器,邏輯控制器依據(jù)邏輯轉(zhuǎn)換表轉(zhuǎn)換接收到電壓位準(zhǔn)控制相對(duì)的晶體管開關(guān),進(jìn)而發(fā)出″0″代表未燒斷或″1″代表燒斷的電壓位準(zhǔn)給邏輯控制器,以決定各晶體管開關(guān)的導(dǎo)通與否。
但是,上述現(xiàn)有技術(shù)的參考電壓產(chǎn)生電路,實(shí)存在如下列所述的諸多缺陷1、現(xiàn)有技術(shù)的參考電壓產(chǎn)生電路A于芯片制成后,只能選擇燒斷保險(xiǎn)絲B2,而不能新增保險(xiǎn)絲B2,所以,為了能達(dá)到正負(fù)兩向微調(diào),芯片在未處理前,所有的保險(xiǎn)絲B2皆設(shè)計(jì)為未燒斷(短路),所以其參考電壓產(chǎn)生電路A的輸出電壓A2必定是偏低的(如圖2所示)。
2、現(xiàn)有技術(shù)的保險(xiǎn)絲B2利用電流來做燒斷的動(dòng)作,而當(dāng)電流發(fā)生控制不當(dāng)?shù)那樾螘r(shí),會(huì)破壞到參考電壓產(chǎn)生電路A,而使參考電壓產(chǎn)生電路A失去作用。
3、上述的偵測(cè)調(diào)整器,因保險(xiǎn)絲必須確實(shí)燒斷才能分別邏輯“0”或“1”,因此在包裝前在芯片上即需完成處理,若無法明確預(yù)知需求的邏輯“0”或“1”的設(shè)定定,則易產(chǎn)生備料的問題。
緣此,上述現(xiàn)有技術(shù)的不足,便為從事此行業(yè)者所亟欲改善的課題,而有待相關(guān)業(yè)者作進(jìn)一步改進(jìn)與創(chuàng)新設(shè)計(jì)的必要。
發(fā)明內(nèi)容
本發(fā)明的主要目的在于提供一種可程序的偵測(cè)調(diào)整器,其利用調(diào)整電路所設(shè)置的邏輯控制器來控制晶體管開關(guān)的導(dǎo)通與否,用以微調(diào)電壓參考電路的主電阻的絕對(duì)值,使電壓參考電路所輸出的電壓,在未微調(diào)處理前不會(huì)產(chǎn)生電壓偏低的情形。
本發(fā)明的次要目的在于無論偵測(cè)電路的保險(xiǎn)絲是否燒斷,該晶體管的電阻與偵測(cè)電路的電阻相比較,皆有其相對(duì)關(guān)系,因此在生產(chǎn)該可程序的偵測(cè)調(diào)整器時(shí),僅需針對(duì)使用者在出貨前的需求并調(diào)整邏輯控制器的相對(duì)關(guān)系,以簡化備料的缺陷。
為達(dá)成上述目的,本發(fā)明所采用的技術(shù)手段如下一種可程序的偵測(cè)調(diào)整器,其結(jié)構(gòu)包括有電壓參考電路及調(diào)整電路,其中該電壓參考電路由電源輸入、輸出電壓、主電阻、復(fù)數(shù)電阻及復(fù)數(shù)放大器所構(gòu)成;該調(diào)整電路由復(fù)數(shù)調(diào)整電阻、復(fù)數(shù)晶體管開關(guān)、邏輯控制器及偵測(cè)電路所構(gòu)成,其中該調(diào)整電阻與電壓參考電路的主要電阻相串聯(lián),而調(diào)整電阻分別并聯(lián)有晶體管開關(guān),且各晶體管開關(guān)連接于邏輯控制器,而邏輯控制器則分別依序連接有與晶體管開關(guān)數(shù)量相等的偵測(cè)電路,且各偵測(cè)電路會(huì)偵測(cè)其內(nèi)電阻的相對(duì)關(guān)系,進(jìn)一步輸出一位準(zhǔn)電壓給邏輯控制器,并使邏輯控制器可依據(jù)邏輯轉(zhuǎn)換表控制各晶體管開關(guān)的導(dǎo)通與否。
其中,該調(diào)整電路由復(fù)數(shù)的反向器、晶體管開關(guān)、電阻及保險(xiǎn)絲所構(gòu)成,該電阻連接于晶體管開關(guān)的源極,而無論保險(xiǎn)絲是否燒斷,該晶體管開關(guān)的電阻與偵測(cè)電路的電阻相比較,皆有其相對(duì)關(guān)系,因此邏輯控制器可依其所收到的偵測(cè)位準(zhǔn)信號(hào),并配合邏輯轉(zhuǎn)換機(jī)制輸出″開″或″關(guān)″給相對(duì)的晶體管開關(guān)。
其中,該偵測(cè)電路的電阻連接至晶體管開關(guān)的源極,同時(shí)該晶體管開關(guān)的漏極連接至一電源,而該晶體管開關(guān)的源極則連接至一保險(xiǎn)絲。
通過上述技術(shù)特征,本發(fā)明的可程序的偵測(cè)調(diào)整器可改善現(xiàn)有技術(shù)的關(guān)鍵在于(一)本發(fā)明利用調(diào)整電路所設(shè)置復(fù)數(shù)串聯(lián)的調(diào)整電阻,并將各調(diào)整電阻分別并聯(lián)有晶體管開關(guān),而各晶體管開關(guān)連接于邏輯控制器,使邏輯電路于接收到偵測(cè)位準(zhǔn)時(shí),會(huì)依據(jù)邏輯轉(zhuǎn)換表輸出″0″或″1″給相對(duì)的晶體管開關(guān),以控制各晶體管開關(guān)的導(dǎo)通與否,并使電壓參考電路的主要電阻可利用調(diào)整電路所設(shè)置的調(diào)整電阻來微調(diào)其的絕對(duì)值,進(jìn)一步使電壓參考電路所輸出的電壓不產(chǎn)生偏低的情形。
(二)本發(fā)明利用調(diào)整電路來偵測(cè)保險(xiǎn)絲的燒斷與否,以及偵測(cè)電路的電阻有無增加的相對(duì)關(guān)系,并進(jìn)一步輸出電壓位準(zhǔn)給邏輯控制器,使邏輯控制器可以控制各晶體管開關(guān)的導(dǎo)通或關(guān)閉,且在保險(xiǎn)絲于進(jìn)行燒斷時(shí),因偵測(cè)電路并未與電壓參考電路直接連接,所以當(dāng)燒斷保險(xiǎn)絲的電流發(fā)生控制不當(dāng)?shù)那樾螘r(shí),也不會(huì)破壞到電壓參考電路,而使電壓參考電路失去作用。
(三)本發(fā)明利用偵測(cè)電路及邏輯控制器,來微調(diào)參考電壓產(chǎn)生電路的主電阻的絕對(duì)值,而不需增加PAD的數(shù)量,以避免占用太多的空間。
(四)本發(fā)明利用偵測(cè)電路來檢視偵測(cè)電路內(nèi)的預(yù)設(shè)電阻有無增加的相對(duì)關(guān)系,因此無論偵測(cè)電路內(nèi)的保險(xiǎn)絲燒斷與否,皆可使邏輯控制器準(zhǔn)確判斷輸出“開”或“關(guān)”的訊號(hào)給予晶體管開關(guān),因此若加大偵測(cè)電路內(nèi)的保險(xiǎn)絲的電阻值,將可滿足使用者程度上的需求,以及降低備料的問題。
以下將結(jié)合附圖與本發(fā)明的較佳實(shí)施例詳加說明,俾利完全了解。
圖1為現(xiàn)有技術(shù)參考電壓產(chǎn)生電路的電路圖。
圖2為現(xiàn)有技術(shù)參考電壓產(chǎn)生電路的電壓輸出表。
圖3為本發(fā)明的電路圖。
圖4為本發(fā)明的可程序的偵測(cè)電路的示意電路圖(一)。
圖5為本發(fā)明的可程序的偵測(cè)電路的示意電路圖(二)。
圖6為本發(fā)明的可程序的偵測(cè)電路的示意電路圖(三)。
圖中符號(hào)說明1 電壓參考電路11 主要電阻 12輸出電壓2 調(diào)整電路21 調(diào)整電阻 244第四反向器22 晶體管開關(guān)245第一晶體管開關(guān)23 邏輯控制器246第二晶體管開關(guān)24 偵測(cè)電路 247電阻241第一反向器248第三晶體管開關(guān)242第二反向器249保險(xiǎn)絲243第三反向器A 參考電壓產(chǎn)生電路A1 主電阻A2 電壓B 微調(diào)電路B1 電阻 B2 保險(xiǎn)絲具體實(shí)施方式
請(qǐng)參閱圖3所示,為本發(fā)明的電路圖,由圖中可清楚看出,本發(fā)明于電壓參考電路(bandgap)1所設(shè)置的主要電阻11上連接調(diào)整電路2,而該調(diào)整電路2具有復(fù)數(shù)與主要電阻11串聯(lián)的調(diào)整電阻21,而調(diào)整電阻21分別并聯(lián)有晶體管開關(guān)22,且各晶體管開關(guān)22連接于邏輯控制器23,而邏輯控制器23依序連接有與晶體管開關(guān)22數(shù)量相等的偵測(cè)電路24。
再請(qǐng)同時(shí)參閱圖3、4所示,為本發(fā)明的電路圖及可程序偵測(cè)電路的示意電路圖(一),由圖中可清楚得知,當(dāng)調(diào)整電路2對(duì)電壓參考電路(bandgap)1所輸出的輸出電壓(VBG)12進(jìn)行微調(diào)時(shí),各偵測(cè)電路24會(huì)偵測(cè)保險(xiǎn)絲249是否燒斷以及偵測(cè)第三晶體管開關(guān)248的柵極是否有大電流流經(jīng)保險(xiǎn)絲249,保險(xiǎn)絲249若燒斷,則偵測(cè)電路24會(huì)輸出高位準(zhǔn)電壓給邏輯控制器23,反之,則輸出低位準(zhǔn)電壓給邏輯控制器23;另外,保險(xiǎn)絲是否要做燒斷處理則改由控制第三晶體管開關(guān)248的導(dǎo)通與否決定,但流經(jīng)保險(xiǎn)絲249的電流將受第三晶體管開關(guān)248的阻抗限制,若不夠大而導(dǎo)致保險(xiǎn)絲249未被燒斷的情況發(fā)生時(shí),則需用圖5所示的偵測(cè)電路24來判斷偵測(cè)電路24內(nèi)的電阻247有無增加的相對(duì)關(guān)系以決定輸出低位準(zhǔn)或高位準(zhǔn)的電壓給邏輯控制器23,此時(shí)無論保險(xiǎn)絲249是否燒斷,也不致影響到最后電壓參考電路1的輸出。
而當(dāng)邏輯控制器23接收到電壓位準(zhǔn)信號(hào)時(shí),即會(huì)依邏輯轉(zhuǎn)換表轉(zhuǎn)換控制電壓位準(zhǔn)信號(hào)的相對(duì)關(guān)系,來控制相對(duì)的晶體管開關(guān)22的開關(guān),以利調(diào)整各晶體管開關(guān)22的電流的導(dǎo)通與否,使電壓參考電路1的主要電阻11利用各調(diào)整電阻21來微調(diào)主要電阻11的絕對(duì)值。如此,在芯片未處理前,可利用邏輯控制器23再配合圖2所示的調(diào)整表來調(diào)整晶體管開關(guān)22的導(dǎo)通與否,以避免芯片未處理但保險(xiǎn)絲全保留時(shí)的電壓參考電路1的輸出電壓12偏低的問題。
再者,在本發(fā)明中的晶體管開關(guān)22、第一晶體管開關(guān)245、第二晶體管開關(guān)246及第三晶體管開關(guān)248可為NMOS(N型金屬氧化物半導(dǎo)體)或PMOS(P型金屬氧化物半導(dǎo)體),且此種簡易修飾及等效結(jié)構(gòu)變化,均應(yīng)同理包含于本發(fā)明的專利范圍內(nèi),合予陳明。
請(qǐng)同時(shí)參閱圖3、4所示,為本發(fā)明的電路圖及可程序偵測(cè)電路的示意電路圖(一),由圖中可清楚看出,該偵測(cè)電路24具有第一反向器241,而第一反向器241的輸出端分別連接于第二反向器242的輸入端與第一晶體管開關(guān)245,且第一晶體管開關(guān)245的源極為分別連接于第三反向器243的輸入端與第四反向器244的輸出端,而第二反向器242的輸出端連接有第二晶體管開關(guān)246,且第二晶體管開關(guān)246的源極為連接于第三反向器243的輸出端與第四反向器244的輸入端,而第二晶體管開關(guān)246的漏極連接有電阻247,且電阻247為連接于第三晶體管開關(guān)248的源極,而當(dāng)保險(xiǎn)絲249未燒斷時(shí)或第三晶體管開關(guān)248的電阻無增加的相對(duì)關(guān)系時(shí),其動(dòng)作則如圖4所示,此時(shí)偵測(cè)電路24為輸出一低電壓位準(zhǔn)給邏輯控制器23,以使邏輯控制器23可依其所收到的偵測(cè)位準(zhǔn)信號(hào)的相對(duì)關(guān)系,并配合邏輯轉(zhuǎn)換機(jī)制輸出″開″或″關(guān)″給相對(duì)的晶體管開關(guān)22,以控制各晶體管開關(guān)22的導(dǎo)通與否,使電壓參考電路1的主要電阻11利用各調(diào)整電阻21來微調(diào)主電阻11的絕對(duì)值,以達(dá)到無偏差的調(diào)整目的。
另請(qǐng)參閱圖5所示,為本發(fā)明的可程序偵測(cè)電路的示意電路圖(二),由該圖可以清楚看出,當(dāng)偵測(cè)電路24偵測(cè)M3有一大電流經(jīng)過時(shí),因電流鏡的關(guān)系,若保險(xiǎn)絲249的阻值比預(yù)設(shè)的電阻R小,則流經(jīng)M2的電流比M1大,且M1的電流會(huì)經(jīng)M4電流鏡傳到M5,故M5電流小于M2,因此邏輯控制器23輸出的邏輯將是“0”或是“關(guān)”,反之,若保險(xiǎn)絲249值比預(yù)設(shè)的電阻R大,邏輯控制器23將輸出的邏輯將是“1”或是“開”;再者,請(qǐng)參閱圖6所示,依據(jù)上述電路的配置以及電流鏡的作用,第三晶體管開關(guān)248以及保險(xiǎn)絲249可設(shè)置于電源端,藉此亦可達(dá)到無偏差的調(diào)整電壓目的的功效。
上述詳細(xì)說明以電壓參考電路(bandgap)僅為一說明例,但其功用并不因此而局限本發(fā)明的申請(qǐng)專利范圍,凡其它未脫離本發(fā)明所揭示的技藝精神下所完成的均等變化與修飾變更,均應(yīng)包含于本發(fā)明所涵蓋的專利范圍中。
綜上所述,本發(fā)明的可程序的偵測(cè)調(diào)整器于使用時(shí)具有顯著的功效增進(jìn),誠符合新穎性、發(fā)明性及進(jìn)步性的專利要件,依法提出申請(qǐng)。
權(quán)利要求
1.一種可程序的偵測(cè)調(diào)整器,尤指可將參考電壓產(chǎn)生的電路進(jìn)行電壓調(diào)整的調(diào)整電路,其結(jié)構(gòu)包括有電壓參考電路及調(diào)整電路,其中該電壓參考電路由電源輸入、輸出電壓、主電阻、復(fù)數(shù)電阻及復(fù)數(shù)放大器所構(gòu)成;該調(diào)整電路由復(fù)數(shù)調(diào)整電阻、復(fù)數(shù)晶體管開關(guān)、邏輯控制器及偵測(cè)電路所構(gòu)成,其中該調(diào)整電阻與電壓參考電路的主要電阻相串聯(lián),而調(diào)整電阻分別并聯(lián)有晶體管開關(guān),且各晶體管開關(guān)連接于邏輯控制器,而邏輯控制器則分別依序連接有與晶體管開關(guān)數(shù)量相等的偵測(cè)電路,且各偵測(cè)電路會(huì)偵測(cè)其內(nèi)電阻的相對(duì)關(guān)系,進(jìn)一步輸出一位準(zhǔn)電壓給邏輯控制器,并使邏輯控制器可依據(jù)邏輯轉(zhuǎn)換表控制各晶體管開關(guān)的導(dǎo)通與否。
2.如權(quán)利要求1所述的可程序的偵測(cè)調(diào)整器,其中該調(diào)整電路由復(fù)數(shù)的反向器、晶體管開關(guān)、電阻及保險(xiǎn)絲所構(gòu)成,該電阻連接于晶體管開關(guān)的源極,而無論保險(xiǎn)絲是否燒斷,該晶體管開關(guān)的電阻與偵測(cè)電路的電阻相比較,皆有其相對(duì)關(guān)系,因此邏輯控制器可依其所收到的偵測(cè)位準(zhǔn)信號(hào),并配合邏輯轉(zhuǎn)換機(jī)制輸出″開″或″關(guān)″給相對(duì)的晶體管開關(guān)。
3.如權(quán)利要求2所述的可程序的偵測(cè)調(diào)整器,其中該偵測(cè)電路的電阻連接至晶體管開關(guān)的源極,同時(shí)該晶體管開關(guān)的漏極連接至一電源,而該晶體管開關(guān)的源極則連接至一保險(xiǎn)絲。
4.如權(quán)利要求2所述的可程序的偵測(cè)調(diào)整器,其中該偵測(cè)電路的晶體管開關(guān)及保險(xiǎn)絲設(shè)置于一電源端或輸出端。
5.如權(quán)利要求1所述的可程序的偵測(cè)調(diào)整器,其中該邏輯控制器可依據(jù)偵測(cè)電路內(nèi)的電阻及晶體管開關(guān)的電阻有無增加的相對(duì)關(guān)系,再判斷送出“0”或“1”的訊號(hào),以決定各調(diào)整電路內(nèi)的相對(duì)晶體管開關(guān)的導(dǎo)通與否。
6.如權(quán)利要求1所述的可程序的偵測(cè)調(diào)整器,其中該調(diào)整電路的晶體管開關(guān)為PMOS或NMOS。
7.如權(quán)利要求1所述的可程序的偵測(cè)調(diào)整器,其中該偵測(cè)電路的晶體管開關(guān)為PMOS或NMOS。
全文摘要
本發(fā)明為一種可程序的偵測(cè)調(diào)整器,將電壓參考電路的主要電阻與調(diào)整電路相串連,調(diào)整電路上則設(shè)置有復(fù)數(shù)與電壓參考電路的主要電阻串聯(lián)的調(diào)整電阻,而各電阻分別并聯(lián)有晶體管開關(guān),且各晶體管開關(guān)連接于邏輯控制器;另外,邏輯控制器依序連接有與晶體管開關(guān)數(shù)量相等的偵測(cè)電路,當(dāng)偵測(cè)電路偵測(cè)到內(nèi)部的電阻及晶體管開關(guān)的電阻有無增加的相對(duì)關(guān)系,再判斷送出“0”或“1”的訊號(hào),以決定各調(diào)整電路內(nèi)的相對(duì)晶體管的開關(guān)的導(dǎo)通與否,最后邏輯控制器則依據(jù)偵測(cè)電路的訊號(hào)來決定各相關(guān)的晶體管開關(guān)的導(dǎo)通與否,以達(dá)成微調(diào)電壓參考電路的主要電阻值。
文檔編號(hào)G05F1/10GK101093400SQ20061009380
公開日2007年12月26日 申請(qǐng)日期2006年6月19日 優(yōu)先權(quán)日2006年6月19日
發(fā)明者林諭棟 申請(qǐng)人:群聯(lián)電子股份有限公司