專利名稱:鐘表自動校時裝置的制作方法
技術領域:
本實用新型為一種鐘表自動校時裝置。
鐘表時人們日常生活中的必備之物,但所有的鐘表都不能保證其時間的準確。而當鐘表出現(xiàn)時間差時便需要進行調節(jié),這給人們帶來了許多不便,特別時對于廣場等公眾場合使用的較大的鐘表,由于其位置較高而使其調節(jié)極為困難。
本實用新型的目的在于設計一種能夠自動校正為標準時間鐘表自動校時裝置。
本實用新型是利用電臺或電視臺發(fā)出的報時信號對鐘表進行調整的,它包括依次連接的解頻電路和數(shù)據(jù)處理及信號輸出電路。本實用新型首先利用解頻電路將所收到的信號解頻,使其成為數(shù)字信號,并輸出至數(shù)據(jù)處理及信號輸出電路。這些信號可為視頻信號、音頻信號及其它波段的信號,根據(jù)報時信號頻率的不同,可設計不同頻率的解頻電路。解頻電路將所收到的信號解頻后,由數(shù)據(jù)處理及信號輸出電路對所收到的信號進行分析,當確認為報時信號時,將所存的信息輸出至與之連接的鐘表的顯示器或對其機械結構進行控制,從而達到校時的目的。當利用電臺的報時信號進行校正時,本實用新型則由依次連接的收音電路、音頻信號解頻電路和數(shù)據(jù)處理及信號輸出電路組成。為簡化電路結構、降低成本,本實用新型中的數(shù)據(jù)處理及信號輸出電路可選用微型計算機。所說的解頻電路則可采用解頻芯片LM567,將其第1、2端分別通過一電容C1、C2接地,第3端通過電阻R1和電容C3的串聯(lián)電路接地,第4端接電源正極,第5、6端并聯(lián),并通過電阻R2和電容C4的串聯(lián)電路接地,第7端接地,第8端為解頻輸出端。為便于調節(jié)解頻芯片的頻率,使其與報時信號的頻率一致,所說的芯片的第5端可通過一可變電阻R2和電容C4的串聯(lián)電路接地,第6端接可變電阻R2的調節(jié)端。
以下結合附圖對本實用新型的實施例作詳細說明。
圖1為本實施例的電路圖;如圖所示,本實施例由依次連接的收音電路、音頻信號解頻電路和與之連接的微型計算機組成。其中的收音電路可直接采用現(xiàn)有的收音機的電路,這里不再贅述。微型計算機的輸出端用于連接鐘表的顯示器或控制其機械結構。本實施例的音頻信號解頻電路包括一解頻芯片LM567,它的第1、2端分別通過各自的電容C1、C2接地,其第3端通過電阻R1和電容C3的串聯(lián)電路接地,第4端接電源正極,第5端通過可變電阻R2和電容C4的串聯(lián)電路接地,第6端接于可變電阻R2的調節(jié)端,第8端將經(jīng)解頻的信號送入微型計算機。
本實施例的微型計算機進行數(shù)據(jù)分析時按以下方式進行1、主程序
2、定時中斷程序
使用本實用新型可以免去調節(jié)鐘表的繁瑣事物,并能保證時間顯示的準確。另外,本實用新型的結構簡單、成本低,便于普及。
權利要求1.一種鐘表自動校時裝置,其特征是它包括依次連接的解頻電路和數(shù)據(jù)處理及信號輸出電路。
2.根據(jù)權利要求1所述的鐘表自動校時裝置,其特征是它由依次連接的收音電路、解頻電路和數(shù)據(jù)處理及信號輸出電路組成。
3.根據(jù)權利要求1或2所述的鐘表自動校時裝置,其特征是所說的數(shù)據(jù)處理及信號輸出電路為一微型計算機。
4.根據(jù)權利要求3所述的鐘表自動校時裝置,其特征是所說的解頻電路包括解頻芯片LM567,其第1、2端分別通過一電容C1、C2接地,第3端通過電阻R1和電容C3的串聯(lián)電路接地,第4端接電源正極,第5、6端并聯(lián),并通過電阻R2和電容C4的串聯(lián)電路接地,地7端接地,第8端為解頻輸出端。
5.根據(jù)權利要求4所述的鐘表自動校時裝置,其特征是所說的芯片的第5端通過一可變電阻R2和電容C4的串聯(lián)電路接地,第6端接可變電阻R2的調節(jié)端。
專利摘要本實用新型為一種鐘表自動校時裝置。它包括依次連接的解頻電路和數(shù)據(jù)處理及信號輸出電路。本實用新型是利用電臺或電視臺發(fā)出的報時信號對鐘表進行調整的,使用本實用新型可以免去調節(jié)鐘表的繁瑣事物,并能保證時間顯示的準確。另外,本實用新型的結構簡單、成本低,便于普及。
文檔編號G04B18/00GK2272587SQ96227989
公開日1998年1月14日 申請日期1996年5月30日 優(yōu)先權日1996年5月30日
發(fā)明者龔永康 申請人:龔永康