1.一種對(duì)觸發(fā)信號(hào)進(jìn)行高頻抑制的系統(tǒng),其特征在于,包括:
模數(shù)轉(zhuǎn)換器,用于將模擬波形信號(hào)轉(zhuǎn)換成數(shù)字波形信號(hào);
觸發(fā)信號(hào)獲取電路,用于對(duì)所述數(shù)字波形信號(hào)進(jìn)行數(shù)字低通濾波處理,將低通濾波后的數(shù)字波形信號(hào)與預(yù)設(shè)的數(shù)字觸發(fā)電平比較,得到觸發(fā)信號(hào)
所述模數(shù)轉(zhuǎn)換器的輸出端與觸發(fā)信號(hào)獲取電路的輸入端連接。
2.如權(quán)利要求1所述的對(duì)觸發(fā)信號(hào)進(jìn)行高頻抑制的系統(tǒng),其特征在于,所述觸發(fā)信號(hào)獲取電路包括:
數(shù)字高頻觸發(fā)抑制模塊,用于對(duì)模數(shù)轉(zhuǎn)換器輸出的數(shù)字波形信號(hào)進(jìn)行數(shù)字低通濾波處理;
數(shù)字比較器,用于將所述數(shù)字高頻觸發(fā)抑制模塊進(jìn)行低通濾波后的數(shù)字波形信號(hào)與預(yù)設(shè)的數(shù)字觸發(fā)電平比較,得到觸發(fā)信號(hào);
所述模數(shù)轉(zhuǎn)換器的輸出端連接數(shù)字高頻觸發(fā)抑制模塊的輸入端,所述數(shù)字高頻觸發(fā)抑制模塊的輸出端連接數(shù)字比較器。
3.如權(quán)利要求2所述的對(duì)觸發(fā)信號(hào)進(jìn)行高頻抑制的系統(tǒng),其特征在于,所述觸發(fā)信號(hào)獲取電路還包括降采樣及存儲(chǔ)模塊,所述降采樣及存儲(chǔ)模塊用于對(duì)模數(shù)轉(zhuǎn)換器輸出的數(shù)字波形信號(hào)進(jìn)行降采樣和/或存儲(chǔ);所述模數(shù)轉(zhuǎn)換器的輸出端連接降采樣及存儲(chǔ)模塊的輸入端。
4.如權(quán)利要求1或2所述的對(duì)觸發(fā)信號(hào)進(jìn)行高頻抑制的系統(tǒng),其特征在于,所述系統(tǒng)還包括:
輸入通道,用于接收并傳輸模擬信號(hào);
波形通道放大及耦合電路,用于將所述模擬信號(hào)進(jìn)行放大和耦合;
所述輸入通道的輸出端與所述波形通道放大及耦合電路的輸入端相連,所述波形通道放大及耦合電路的輸出端連接模數(shù)轉(zhuǎn)換器的輸入端。
5.如權(quán)利要求1或2所述的對(duì)觸發(fā)信號(hào)進(jìn)行高頻抑制的系統(tǒng),其特征在于,所述觸發(fā)信號(hào)獲取電路為數(shù)字芯片。
6.如權(quán)利要求2所述的對(duì)觸發(fā)信號(hào)進(jìn)行高頻抑制的系統(tǒng),其特征在于,所述數(shù)字高頻觸發(fā)抑制模塊包括多相濾波器。
7.一種數(shù)字芯片,其特征在于,包括:
數(shù)字高頻觸發(fā)抑制模塊,用于對(duì)接收的數(shù)字波形信號(hào)進(jìn)行數(shù)字低通濾波處理;
數(shù)字比較器,用于將所述數(shù)字高頻觸發(fā)抑制模塊進(jìn)行低通濾波后的數(shù)字波形信號(hào)與預(yù)設(shè)的數(shù)字觸發(fā)電平比較,得到觸發(fā)信號(hào);
所述數(shù)字高頻觸發(fā)抑制模塊的輸出端連接數(shù)字比較器的一輸入端。
8.如權(quán)利要求7所述的數(shù)字芯片,其特征在于,所述數(shù)字芯片還包括用于對(duì)接收的數(shù)字波形信號(hào)進(jìn)行降采樣和/或存儲(chǔ)的降采樣及存儲(chǔ)模塊。
9.一種示波器,其特征在于,包括如權(quán)利要求1-6任意一項(xiàng)所述的對(duì)觸發(fā)信號(hào)進(jìn)行高頻抑制的系統(tǒng),或者,包括如權(quán)利要求7或8所述的數(shù)字芯片。